第2章 微处理器与总线精选文档.ppt
《第2章 微处理器与总线精选文档.ppt》由会员分享,可在线阅读,更多相关《第2章 微处理器与总线精选文档.ppt(36页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第2章 微处理器与总线本讲稿第一页,共三十六页最小模式:引脚最小模式:引脚 MN/MX=5V,单处理机方式;,单处理机方式;最大模式:引脚最大模式:引脚 MN/MX=0,多处理机方式,多处理机方式2、部分引脚分时复用、部分引脚分时复用1、工作方式:、工作方式:一、一、特点特点T1 T2 T3 T4 1个总线周期个总线周期CLKCPUMN/MXAD7 AD03、CPU使用使用4个时钟周期读个时钟周期读/写一次内存或写一次内存或I/O端口,端口,T1状态传状态传送地址,送地址,T2T4传送数据传送数据2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工
2、作模式和引脚信号本讲稿第二页,共三十六页二、二、最小模式下引脚的功能最小模式下引脚的功能8086CPUAD15 AD0(8088 AD7 AD0,A15 A8)A19/S6 A16/S3BHE/S7ALE+5VGNDCLKMN/MXINTRNMIHOLDHLDADT/RRDWRREADYINTARESETTESTM/IO(8088 为为SS0)DEN(8088 IO/M)2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第三页,共三十六页1、8086CPU地址地址/数据线数据线:lADAD1515ADAD0 0:地址:地址/
3、数据信号分时复用。传送地址信号数据信号分时复用。传送地址信号时为输出,传送数据信号时为双向。时为输出,传送数据信号时为双向。lA A19 19 A A16 16:输出高位地址信号:输出高位地址信号2、ALE 地址锁存允许,高电平有效地址锁存允许,高电平有效 T1 状态有效,将地址信息锁存到地址锁存器状态有效,将地址信息锁存到地址锁存器3、DEN 数据允许信号数据允许信号 ,三态输出,低电平有效,三态输出,低电平有效 T2 T4 状态有效,用作数据收发器选通信号状态有效,用作数据收发器选通信号2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式
4、和引脚信号本讲稿第四页,共三十六页4、DT/R 数据发送数据发送/接收控制信号,三态接收控制信号,三态 输出输出 确定总线收发器的传送方向,确定总线收发器的传送方向,DT/R=1,CPU发送数据;发送数据;DT/R=0,CPU接收数据接收数据锁存器锁存器STB缓冲器缓冲器TOEAD7 AD0A7 A0D7 D0ALEDT/RDEN2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第五页,共三十六页8086CPURDWRM/IO5、读选通信号、读选通信号6、写选通信号、写选通信号7、存储器、存储器/IO端口控制端口控制RDWR
5、CS接口接口RDWRCS内存内存CS为片选信号,低电平有效为片选信号,低电平有效2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第六页,共三十六页例例:当当WR=1WR=1,RD=0RD=0,M/IO=1M/IO=1时,时,表示表示CPUCPU当前正在进行读存储器操作当前正在进行读存储器操作MOV AL,2000H2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第七页,共三十六页8、INTR 可屏蔽中断请求,输入可屏蔽中断请求,输入10、NMI 不可屏
6、蔽中断请求,输入不可屏蔽中断请求,输入9、INTA 中断响应信号,输出中断响应信号,输出中断服务中断服务子程序子程序主程序主程序中断中断信号信号8086CPU+5VGNDINTRNMIHOLDHLDAINTA2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第八页,共三十六页INTR 可屏蔽中断可屏蔽中断NMI不可屏蔽中断不可屏蔽中断中断允许触发器中断允许触发器 :IF=1,允许,允许 INTR 中断中断 IF=0,禁止,禁止 INTR 中断中断IFCPUINTR NMINMI不受不受IF影响影响2 2.2.5.2.5 80
7、86 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第九页,共三十六页11、HOLD 总线请求,高电平有效,输入总线请求,高电平有效,输入12、HLDA 总线响应,高电平有效,输出总线响应,高电平有效,输出内存内存I/OCPUHLDA响应响应ABDBCBDMAHOLD申请申请2 2.2.5.2.5 8086 8086/8088CPU/8088CPU的工作模式和引脚信号的工作模式和引脚信号本讲稿第十页,共三十六页一、最小模式和最大模式的区别一、最小模式和最大模式的区别 最小模式最小模式 最大模式最大模式 MN/MX接接+5V MN/MX接地接地构成单处理机
8、系统构成单处理机系统 构成多处理机系统构成多处理机系统系统控制信号由系统控制信号由CPU产生产生 系统控制信号由总线系统控制信号由总线 控制器产生控制器产生2 2.2.6 8086.2.6 8086最大模式和最小模式系统构成最大模式和最小模式系统构成本讲稿第十一页,共三十六页2 2.2.6 8086.2.6 8086最大模式和最小模式系统构成最大模式和最小模式系统构成二、最小模式下的系统配置二、最小模式下的系统配置本讲稿第十二页,共三十六页2 2.2.6 8086.2.6 8086最大模式和最小模式系统构成最大模式和最小模式系统构成三、三、最大最大模式模式下的下的系统系统配置配置本讲稿第十三页
9、,共三十六页四、常见总线接口芯片四、常见总线接口芯片 1、锁存器、锁存器OE DI0 DO0DI1 DO1DI2 DO2DI3 DO3DI4 DO4DI5 DO5DI6 DO6DI7 DO7STB8282锁存器由多个锁存器由多个D触发器构成的暂存器,在控制信号的作用下触发器构成的暂存器,在控制信号的作用下将数据传送出去将数据传送出去2 2.2.6 8086.2.6 8086最大模式和最小模式系统构成最大模式和最小模式系统构成OE STB DI DO0 1 0、1 0、10 0 锁存锁存1 高阻态高阻态本讲稿第十四页,共三十六页T VCCA1 B1A2 B2A3 B3A4 B4A5 B5A6 B
10、6A7 B7A8 B8OE82862、缓冲器、缓冲器 当当OE=“0”时时 双向传输:双向传输:T=“1”,AB T=“0”,B A 2 2.2.6 8086.2.6 8086最大模式和最小模式系统构成最大模式和最小模式系统构成AB 1 1OET本讲稿第十五页,共三十六页时序的概念:时序的概念:CPU各引脚信号在时间上的关系各引脚信号在时间上的关系总线周期:总线周期:CPU完成一次访问内存(或接口)操作所需完成一次访问内存(或接口)操作所需要的时间。要的时间。8086一个总线周期至少包括一个总线周期至少包括4个时钟周期个时钟周期T T2 2.2.7 8086CPU.2.7 8086CPU的工作
11、时序的工作时序80868086总线周期为总线周期为4T4T8038680386总线周期为总线周期为2T2T8048680486总线周期为总线周期为1T1TPentium Pentium 总线周期为总线周期为1/2T1/2T本讲稿第十六页,共三十六页1、时钟周期、时钟周期T:每个时钟脉冲持续时间。:每个时钟脉冲持续时间。2、总线周期:对存储器或、总线周期:对存储器或I/O端口进行一次读端口进行一次读/写所需的写所需的 时间;时间;3、指令周期:执行一条指令所需的、指令周期:执行一条指令所需的 时间,分为时间,分为若干若干总线周期;总线周期;CLK指令周期指令周期总线周期总线周期T一、时钟周期、总
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第2章 微处理器与总线精选文档 微处理器 总线 精选 文档
限制150内