第5章 现场可编程逻辑系统的设计技巧精选文档.ppt
《第5章 现场可编程逻辑系统的设计技巧精选文档.ppt》由会员分享,可在线阅读,更多相关《第5章 现场可编程逻辑系统的设计技巧精选文档.ppt(27页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第5章章 现场可编程逻现场可编程逻辑系统的设计技巧辑系统的设计技巧本讲稿第一页,共二十七页5.1 同步电路设计技巧同步电路设计技巧 FPGA具有丰富的触发器资源,灵活、低延时的多时钟资源和三态的总线结构资源,有利于同步电路的设计实现。同时,FPGA的也存在极大的弱点:由内部逻辑实现中的布局布线的不确定性所带来的系统时延的不确定性。因此,特别是对于时延关系要求苛刻的异步电路,用FPGA实现起来相对较困难。本讲稿第二页,共二十七页 5.1.1 同步电路与异步电路的基本概念 数字系统的电路通常由组合逻辑、时序逻辑或者两者混合构成。对于时序逻辑电路,其基本结构如图所示。时序逻辑电路一般由组合逻辑、存
2、储器件和反馈网络3部分组成。X1,Xn为时序逻辑电路的输入或称外部输入;Z1,Zm 为时序电路的输出或称外部输出;y1,yr为时序逻辑电路的状态或称内部输入;Y1,Yr为时序逻辑电路的激励或称内部输出。本讲稿第三页,共二十七页 图 5-2 时序电路结构框图(a)同步时序逻辑电路;(b)异步时序逻辑电路时序逻辑电路按其工作方式可分为同步时序逻辑和异步时序逻辑延迟元件触发器本讲稿第四页,共二十七页图 5-3 时序逻辑电路的输入信号波形 时序逻辑电路的输入信号有脉冲形式和电平形式两种,如图 5-3所示。按照输入信号形式的不同,时序逻辑电路又可分为脉冲型和电平型。本讲稿第五页,共二十七页 5.1.2
3、FPGA现场集成中常见的问题 在采用FPGA这样已规范的可编程逻辑阵列和可编程连线的有限资源,去实现不同功能的时序逻辑电路系统时,如何把握随机的布局、布线带来的时延对系统逻辑的影响,如何避免局部逻辑资源时延特征和不同的时序电路形式的制约,如何有效利用FPGA的特征逻辑结构去优化电路设计,都是一个设计工程师在设计中必须考虑的问题。在采用FPGA的数字时序逻辑的现场集成,特别是对于同步电路的设计实现中,我们常遇到的主要问题有以下几种。本讲稿第六页,共二十七页图 5-4 时钟使能信号电路 1.在同步电路设计中,如何使用时钟(clock)使能信号的问题 同步电路:电路在时钟信号有效时,来捕捉电路的输入
4、信号和输出信号,规范电路的状态变化。同步电路设计中,时钟信号是至关重要的。但是,直接用门控时钟来控制电路的状态变化,由于各种原因造成的时钟信号的毛刺将直接影响电路的正常工作。因此,在电路结构中,增加时钟使能信号,无论对于防止时钟信号随机毛刺的影响,还是严格规范电路逻辑的时序对应,都是非常重要的。本讲稿第七页,共二十七页 图 5-5 在电路中加入CE信号的形式(a)增添具有CE脚的触发器;(b)附加逻辑控制端CE 有的电路采用图 5-5(a)所示的对触发器增添CE脚的形式,而有的设计则采用图5-5(b)所示的附加逻辑控制端CE的方式来实现CE的控制功能。不管采用何种形式,如果在电路中不使用CE信
5、号时,则要将CE端接至高电平。本讲稿第八页,共二十七页 图 5-6 不好的时钟分配电路 图 5-7 好的时钟分配电路 2.在同步电路设计中,如何合理布置时钟分配的问题 同步电路中的多时钟产生,往往采用时钟分配电路来实现。这时,首先要关注的是如何降低分配时钟之间的时钟偏移问题。对于如图所示的时钟分配电路,为了减少时钟CLK1和CLK2之间的时钟偏移,可采用额外的缓冲器BUFG来降低CLK2的时钟偏移。但是,这样的电路并不能完全抑制时钟波形的变形。若需完全抑制CLK1和CLK2-CE之间的时钟偏移,可尝试如图 5-7所示的电路。该电路中的BUFG为可选缓冲器。当CLK2-CE信号是高扇出时,可省略
6、BUFG缓冲器。本讲稿第九页,共二十七页图 5-8 门控时钟的毛刺产生原理 3.在同步电路设计中应严格避免时钟信号(CLK)、置位(Set)/复位(Reset)信号的毛刺 目前的FPGA中的触发器的响应速度越来越快,其可以响应非常窄的时钟脉冲。因此,往往触发器会响应时钟信号中的毛刺,导致逻辑发生误动作。本讲稿第十页,共二十七页图 5-9 避免时钟毛刺的电路 为了防止这类情况的发生,建议采用如图 5-9所示的电路,这样便可以实现相同的逻辑功能,却不会导致时钟产生毛刺。也可以有意识地对与门输入端引入一个CLB时延,如图 5-10所示,同样可以将门控时钟毛刺形成的可能性降低。图 5-10 对与门引入
7、CLB的时延 本讲稿第十一页,共二十七页图 5-11 异步“清除”电路 图 5-12“清除”信号的同步化解决方案 (a)方法A;(b)方法B 本讲稿第十二页,共二十七页图 5-13 避免Set/Reset信号中毛刺的影响的分析 (a)不好的设计;(b)好的设计本讲稿第十三页,共二十七页 4.在同步电路设计中,时钟偏移及不确定信号电平的影响 时序电路在FPGA中实现时,由于各部分连线长短不一致,导致其虽然多个触发器共用一个时钟信号,但触发器时钟端的信号延时并不相同,信号会发生不同的畸变,构成时钟信号偏移。如图 5-14所示,图5-14(a)中标出时钟信号的不同时延,对照图5-14(c)的信号波形
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第5章 现场可编程逻辑系统的设计技巧精选文档 现场 可编程 逻辑 系统 设计 技巧 精选 文档
限制150内