CMOS集成逻辑门电路.pptx
《CMOS集成逻辑门电路.pptx》由会员分享,可在线阅读,更多相关《CMOS集成逻辑门电路.pptx(36页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2023/4/131复习复习为什么要用OC门?OC门的工作条件?OC门有何应用?三态门有哪三态?三态门有何应用?第1页/共36页2023/4/132 MOS门电路:以MOS管作为开关元件构成的门电路。MOS门电路,尤其是CMOS门电路具有制造工艺简单、集成度高、抗干扰能力强、功耗低、价格便宜等优点,得到了十分迅速的发展。3.4 3.4 CMOS 集成逻辑门电路第2页/共36页2023/4/133MOS管有NMOS管和PMOS管两种。MOS管有增强型和耗尽型两种。当NMOS管和PMOS管成对出现在电路中,且二者在工作中互补,称为CMOS管(意为互补)。在数字电路中,多采用增强型。3.4.1 CM
2、OS3.4.1 CMOS反相器 第3页/共36页2023/4/134图3-19NMOS管的电路符号及转移特性(a)电路符号(b)转移特性D接正电源截止导通导通电阻相当小(1)NMOS管的开关特性 1MOS管的开关特性第4页/共36页2023/4/135图3-20PMOS管的电路符号及转移特性(a)电路符号(b)转移特性D接负电源(2)PMOS管的开关特性 导通导通电阻相当小截止第5页/共36页2023/4/136图3-21CMOS反相器PMOS管负载管NMOS管驱动管开启电压|UTP|=UTN,且小于VDD。2CMOS反相器的工作原理 (1)基本电路结构第6页/共36页2023/4/137 (
3、2)工作原理UIL=0V截止导通UOHVDD1、当uI=UIL=0V时,VTN截止,VTP导通,uO=UOHVDD 第7页/共36页2023/4/138UIH=VDD截止UOL 0V2、当uI=UIH=VDD,VTN导通,VTP截止,uO=UOL0V导通第8页/共36页2023/4/139 (3)逻辑功能实现反相器功能(非逻辑)。(4)工作特点VTP和VTN总是一管导通而另一管截止,流过VTP和VTN的静态电流极小(纳安数量级),因而CMOS反相器的静态功耗极小。这是CMOS电路最突出的优点之一。第9页/共36页2023/4/1310图3-22 CMOS反相器的电压传输特性和电流传输特性3 电
4、压传输特性和电流传输特性AB段:截止区i iD D为0BC段:转折区阈值电压UTHVDD/2转折区中点:电流最大CMOS反相器在使用时应尽量避免长期工作在BC段。CD段:导通区第10页/共36页2023/4/13114.CMOS电路的优点(1)微功耗。CMOS电路静态电流很小,约为纳安数量级。(2)抗干扰能力很强。输入噪声容限可达到VDD/2。(3)电源电压范围宽。多数CMOS电路可在318V的电源电压范围内正常工作。(4)输入阻抗高。(5)负载能力强。CMOS电路可以带50个同类门以上。(6)逻辑摆幅大。(低电平0V,高电平VDD)第11页/共36页2023/4/1312图3-23 CMOS
5、与非门1、CMOS与非门 负载管并联(并联开关)驱动管串联(串联开关)3.4.2 3.4.2 其它功能的CMOSCMOS门电路(1)A、B全为高电平,则驱动管导通、负载管截止,输出为低电平。10导通截止第12页/共36页2023/4/1313该电路具有与非逻辑功能,即Y=AB(2)A、B中有低电平,则驱动管导通、负载管截止,输出为低电平。01截止导通第13页/共36页2023/4/1314 负载管串联(串联开关)2、CMOS或非门 驱动管并联(并联开关)图3-24 CMOS或非门(1)A、B有高电平,则驱动管导通、负载管截止,输出为低电平。10截止导通第14页/共36页2023/4/1315
6、该电路具有或非逻辑功能,即Y=A+B(2)当输入全为低电平,两个驱动管均截止,两个负载管均导通,输出为高电平。00截止导通1第15页/共36页2023/4/1316 (1)电路结构C和C是一对互补的控制信号。由于VTP和VTN在结构上对称,所以图中的输入和输出端可以互换,又称双向开关。3 CMOS传输门图2-25CMOS传输门(a)电路 (b)逻辑符号第16页/共36页2023/4/1317若C=1(接VDD)、C=0(接地),当0uI(VDD|UT|)时,VTN导通;当|UT|uIVDD时,VTP导通;uI在0VDD之间变化时,VTP和VTN至少有一管导通,使传输门TG导通。(2)工作原理(
7、了解)若C=0(接地)、C =1(接VDD),uI在0VDD之间变化时,VTP和VTN均截止,即传输门TG截止。第17页/共36页2023/4/1318(3)应用举例图3-26 CMOS模拟开关CMOS模拟开关:实现单刀双掷开关的功能。C=0时,TG1导通、TG2截止,uO=uI1;C=1时,TG1截止、TG2导通,uO=uI2。第18页/共36页2023/4/1319图3-27 CMOS三态门(a)电路 (b)逻辑符号当EN=0时,TG导通,F=A;当EN=1时,TG截止,F为高阻输出。CMOS三态门第19页/共36页2023/4/13201输入电路的静电保护 CMOS电路的输入端设置了保护
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 集成 逻辑 门电路
限制150内