标准化设计精选PPT.ppt
《标准化设计精选PPT.ppt》由会员分享,可在线阅读,更多相关《标准化设计精选PPT.ppt(44页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、标准化设计第1页,此课件共44页哦 2 逻辑表达式或逻辑表达式或卡诺图卡诺图最简与或最简与或表达式表达式化简 3 2 已为最简与或表达式 4 逻辑变换逻辑变换 5 逻辑电路图逻辑电路图用与非门实现用异或门实现第2页,此课件共44页哦真值表真值表电路功电路功能描述能描述例例例例:用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,根据逻辑要求列出真值表。1 穷举法 1 2 2
2、 逻辑表达式逻辑表达式第3页,此课件共44页哦 3 卡诺图卡诺图最简与或最简与或表达式表达式化简 4 5 逻辑变换逻辑变换 6 逻辑电路逻辑电路图图 3 化简 4 111Y=AB+AC 5 6 第4页,此课件共44页哦本节小结组组合合电电路路的的特特点点:在在任任何何时时刻刻的的输输出出只只取取决决于于当当时时的的输输入入信信号号,而而与与电电路路原原来来所所处处的的状状态态无无关关。实实现现组组合合电电路路的基础是逻辑代数和门电路。的基础是逻辑代数和门电路。组组合合电电路路的的逻逻辑辑功功能能可可用用逻逻辑辑图图、真真值值表表、逻逻辑辑表表达达式式、卡卡诺诺图图和和波波形形图图等等5种种方方
3、法法来来描描述述,它它们们在在本本质质上上是是相相通通的,可以互相转换。的,可以互相转换。组组合合电电路路的的分分析析步步骤骤:逻逻辑辑图图写写出出逻逻辑辑表表达达式式逻辑表达式化简逻辑表达式化简列出真值表列出真值表逻辑功能描述。逻辑功能描述。组组合合电电路路的的设设计计步步骤骤:列列出出真真值值表表写写出出逻逻辑辑表表达达式式或或画画出卡诺图出卡诺图逻辑表达式化简和变换逻辑表达式化简和变换画出逻辑图。画出逻辑图。在在许许多多情情况况下下,如如果果用用中中、大大规规模模集集成成电电路路来来实实现现组组合函数,可以取得事半功倍的效果。合函数,可以取得事半功倍的效果。第5页,此课件共44页哦2.6
4、.2 利用中规模组件设计组合电路利用中规模组件设计组合电路(标准标准化设计化设计)中规模组件都是为了实现专门的逻辑功能而设计,中规模组件都是为了实现专门的逻辑功能而设计,但是通过适当的连接,可以实现一般的逻辑功能。但是通过适当的连接,可以实现一般的逻辑功能。用中规模组件设计逻辑电路,可以减少连线、提用中规模组件设计逻辑电路,可以减少连线、提高可靠性。高可靠性。下面介绍用选择器和译码器设计组合逻辑电下面介绍用选择器和译码器设计组合逻辑电路的方法。路的方法。第6页,此课件共44页哦原理:变量译码器输出能产生输入变量的所有最小项。高电平输出时:低电平输出时:而任何一个组合逻辑函数都可以变换为最小项之
5、和的标任何一个组合逻辑函数都可以变换为最小项之和的标准形式准形式。因此,用译码器和门电路可实现任何单输出或多输出的组合逻辑函数。当译码器输出低电平有效时,一般选用与非门;当译码器输出高电平有效时,一般选用或门;1.用译码器实现组合逻辑函数用译码器实现组合逻辑函数第7页,此课件共44页哦例例1 1 用译码器实现三个输入变量函数用译码器实现三个输入变量函数 解:译码器没有特指的情况下,指的都是变量译码器。低电平输出有效的译码器能产生输入变量的所有最小项的非。由于任何逻辑函数都可以按照最小项之和表示成标准积之和的形式,再二次求反,变成与非-与非式。因此可以想象,利用译码器得到最小项之非,而由外部的与
6、非门来形成与非,即可实现逻辑函数。由于本题有三个输入变量,总共有八个最小项。可以采用3线-8线译码器(如74LS138),得到逻辑电路图如下图所示。第8页,此课件共44页哦例例2 2 用译码器和门电路实现逻辑函数:用译码器和门电路实现逻辑函数:解:1)选择译码器。由于Y中有3个变量A、B、C,故应选3-8译码器,如74LS138。因74LS138输出为低电平有效,故选用与非门。2)将Y变换为标准与或表达式。3)令A2=A、A1=B、A0=C,可画出逻辑电路图。第9页,此课件共44页哦例例3 3 用译码器设计一个一位全加器。它能将两个二进制数及用译码器设计一个一位全加器。它能将两个二进制数及来自
7、低位的进位进行相加,并产生和数与进位数。来自低位的进位进行相加,并产生和数与进位数。解:1)分析设计要求,列出真值表。设被加数为Ai,加数为Bi,来自低位的进位为Ci-1。本位和为Si,向高位的进位为Ci。第10页,此课件共44页哦2)写出逻辑函数表达式3)选择译码器 全加器有3个输入信号,有两个输出信号,因此可选74LS138和两个与非门来实现。4)将Ai连A2、Bi连A1、Ci-1连A0,则Si、Ci式变为:5)有此可画出所设计的全加器电路图。第11页,此课件共44页哦2、用数据选择器设计逻辑电路、用数据选择器设计逻辑电路四选一选择器功能表四选一选择器功能表类似三变量函数的表达式!类似三变
8、量函数的表达式!第12页,此课件共44页哦例:例:利用四选一选择器实现如下逻辑函数。利用四选一选择器实现如下逻辑函数。与四选一选择器输出的逻辑式比较与四选一选择器输出的逻辑式比较可以令:可以令:变换变换第13页,此课件共44页哦接线图接线图D0D1D2D3A0A1WAGRY“1”74LS153第14页,此课件共44页哦第第2章章 逻辑函数与门网络逻辑函数与门网络PLD、EDA、竞争和险象、可测试设计第15页,此课件共44页哦GAL:Generic Array Logic 通用阵列逻辑通用阵列逻辑相关专业名词相关专业名词EDA:Electronic Design Automation 电子设计自
9、动化电子设计自动化PLD:Programmable Logic Device 可编程逻辑器件可编程逻辑器件CPLD:Complex Programmable Logic Device 复杂可编程逻辑器件复杂可编程逻辑器件EPLD:Erasable Programmable Logic Device 可擦除可编程逻辑器件可擦除可编程逻辑器件FPGA:Field Programmable Gate Array 现场可编程门阵列现场可编程门阵列VHDL:Very High Speed Integrated Circuit Hardware Description Language 超高速集成电路硬件
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 标准化 设计 精选 PPT
限制150内