电子技术原理精选PPT.ppt
《电子技术原理精选PPT.ppt》由会员分享,可在线阅读,更多相关《电子技术原理精选PPT.ppt(34页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电子技术原理课件电子技术原理课件第1页,此课件共34页哦l l数字电路的优点数字电路的优点(1)便于集成与系列化生产,成本低廉,使用方便;)便于集成与系列化生产,成本低廉,使用方便;(2)工作准确可靠,精度高,搞干扰能力强。)工作准确可靠,精度高,搞干扰能力强。(3)不仅能完成数值计算,还能完成逻辑运算和)不仅能完成数值计算,还能完成逻辑运算和 判断,运算速度快,保密性强。判断,运算速度快,保密性强。(4)维修方便,故障的识别和判断较为容易。)维修方便,故障的识别和判断较为容易。l l数字电路的类型数字电路的类型 组合逻辑电路和时序逻辑电路。组合逻辑电路和时序逻辑电路。第2页,此课件共34页哦
2、基本逻辑关系基本逻辑关系 “与与”、“或或”、“非非”是三种基本的逻辑关系,任何其它的是三种基本的逻辑关系,任何其它的逻辑关系都可以以它们为基础表示。逻辑关系都可以以它们为基础表示。(1)“与与”逻辑逻辑 A、B、C都具备时,事件都具备时,事件F才发生。才发生。EFABC&ABCF逻辑符号逻辑符号第3页,此课件共34页哦l逻辑式逻辑式F=ABCAFBC00001000010011000010101001101111真值表真值表逻辑乘法逻辑乘法逻辑与逻辑与第4页,此课件共34页哦(2)“或或”逻辑逻辑 A、B、C只有一个具备时,事件只有一个具备时,事件F就发生。就发生。AEFBC 1ABCF逻辑
3、符号逻辑符号第5页,此课件共34页哦l逻辑式逻辑式 F=A+B+CAFBC00001001010111010011101101111111真值表真值表逻辑加法逻辑加法逻辑或逻辑或第6页,此课件共34页哦(3)“非非”逻辑逻辑 A具备时具备时,事件,事件F不发生;不发生;A不具备时,事件不具备时,事件F发生。发生。逻辑符号逻辑符号AEFRAF1第7页,此课件共34页哦l逻辑式逻辑式逻辑非逻辑非逻辑反逻辑反AF0110真值表真值表AF=第8页,此课件共34页哦几种基本的逻辑运算几种基本的逻辑运算从三种基本的逻辑关系,我们可以得到以下逻辑从三种基本的逻辑关系,我们可以得到以下逻辑运算:运算:0 0=
4、0 1=1 0=01 1=10+0=00+1=1+0=1+1=110=01=第9页,此课件共34页哦基本逻辑关系的扩展基本逻辑关系的扩展l与非与非CBAF =条件条件A、B、C都具备,则都具备,则F 不发生。不发生。&ABCF第10页,此课件共34页哦l或非或非l异或异或CBAF+=条件条件A、B、C 任一具备,则任一具备,则F 不不发生。发生。1ABCFBABABAF=+=条件条件A、B有一个有一个具备,另一个不具备,另一个不具备则具备则F 发生。发生。=1ABF第11页,此课件共34页哦基本门电路基本门电路 逻辑门电路:逻辑门电路:逻辑门电路:逻辑门电路:用以实现基本和常用逻辑运算的电子电
5、路。简称门电用以实现基本和常用逻辑运算的电子电路。简称门电路。路。基本门电路:基本门电路:基本门电路:基本门电路:与与门、门、或或门、门、非非门(反相器)。门(反相器)。常用门电路:常用门电路:常用门电路:常用门电路:与非与非门、门、或非或非门、门、异或异或门等。门等。逻辑逻辑逻辑逻辑0 0和逻辑和逻辑和逻辑和逻辑1 1:电子电路中通常把高电平表示为电子电路中通常把高电平表示为逻辑逻辑1;把低电;把低电平表示为平表示为逻辑逻辑0。(正逻辑)。(正逻辑)获得高、低电平的基本方法:获得高、低电平的基本方法:获得高、低电平的基本方法:获得高、低电平的基本方法:利用半导体开关元件(二极管、利用半导体开
6、关元件(二极管、三极管)的导通、截止(即开、关)两种工作状态来实现。三极管)的导通、截止(即开、关)两种工作状态来实现。第12页,此课件共34页哦TTL电路与电路与CMOS电路电路lTTL(transistor-transistor logic:晶体管:晶体管-晶体管逻辑晶体管逻辑)电电路。路。常见的常见的TTL集成电路主要有集成电路主要有74LS、74ALS、74S、74AS、74F等系列。等系列。lCMOS(complementary MOS:互补金属氧化物半导体:互补金属氧化物半导体)电路。电路。常见的常见的CMOS集成电路主要有集成电路主要有4000、74HC、74HCT、74AHC、
7、74AHCT、74VHC、74VHCT、74FCT等系列,等系列,l54系列则是系列则是74系列对应的军品,功能完全一样。系列对应的军品,功能完全一样。第13页,此课件共34页哦TTL电路电路lTTL电路在电路在5V的电源下,的电源下,0V0.8V为逻辑为逻辑“0”;2V5V为逻辑为逻辑“1”。0.8V2V是动态是动态过渡区,稳定的输入和输出是不能出现在这过渡区,稳定的输入和输出是不能出现在这个范围的。个范围的。l5V电源下,电源下,TTL逻辑的输出高电平最低电压逻辑的输出高电平最低电压为为2.7V;输入高电平要求最低为;输入高电平要求最低为2.0V。输入低。输入低电平的最高电压要求为电平的最
8、高电压要求为0.8V;而输出低电平的;而输出低电平的最高电压为最高电压为0.5V。第14页,此课件共34页哦TTL门电路传输特性门电路传输特性uo(V)ui(V)123UOH(3.4V)UOL(0.3V)VOFFVONVT传输特性传输特性理想的传输特性理想的传输特性(0.3V)ui(V)uo(V)123UOH“1”UOL阈值阈值VT=1.4V第15页,此课件共34页哦常用常用TTL逻辑门电路逻辑门电路名称名称国际常用系列型号国际常用系列型号国产部标型号国产部标型号说明说明四四2 2输入与非门输入与非门7474LS00LS00T1000T1000四四2 2输入或门输入或门四四2 2异或门异或门四
9、四2 2输入或非门输入或非门四四2 2输入与门输入与门双双4 4输入与非门输入与非门双双4 4输入与门输入与门六反相器六反相器8 8输入与非门输入与非门7474LS32LS327474LS02LS027474LS08LS087474LS86LS867474LS21LS217474LS20LS207474LS30LS307474LS04LS04T186T186T1008T1008T1086T1086T1021T1021T1002T1002一个组件内部有一个组件内部有四个门,每个门四个门,每个门有两个输入端一有两个输入端一个输出端。个输出端。一个组件内有两个一个组件内有两个门,每个门有门,每个门有
10、4 4个输个输入端。入端。只一个门,只一个门,8 8个输入个输入端。端。有有6 6个反相器。个反相器。第16页,此课件共34页哦CMOS电路电路lCMOS电路在电路在5V的电源下,的电源下,0.0V1.5V为逻辑为逻辑0;3.5V5.0V为逻辑为逻辑1。1.5V3.5V是动态是动态过渡区,稳定的输入和输出是不能出现在这个范过渡区,稳定的输入和输出是不能出现在这个范围的。围的。第17页,此课件共34页哦CMOS电路电路l lCMOS反相器:反相器:uiUDDT1T2u0 NMOS管管 PMOS管管(1)ui0V时,时,T1截止,截止,T2导通。导通。输出电压输出电压u0UDD;(2)uiUDD时
11、,时,T1导通,导通,T2截截止。输出止。输出 压压u00V。第18页,此课件共34页哦常用的组合逻辑电路常用的组合逻辑电路l基本的门电路基本的门电路(与、或、非门与、或、非门)和常用的门电路和常用的门电路(与非门、或非门、异或门与非门、或非门、异或门)都是组合逻辑电路,都是组合逻辑电路,此外常用的组合逻辑电路还有:三态门、译码此外常用的组合逻辑电路还有:三态门、译码器、编码器、数值比较器、数据选择器器、编码器、数值比较器、数据选择器(MUX)、加法器等。加法器等。第19页,此课件共34页哦三态门三态门l三态门具有三种输出状态:三态门具有三种输出状态:高电平、低电平高电平、低电平高电平、低电平
12、高电平、低电平和和高阻状态高阻状态高阻状态高阻状态。因为三态门在因为三态门在E=1时为普通时为普通与非门,输出有高、低电平两种状态;在与非门,输出有高、低电平两种状态;在E=0时输出为高阻态;一共有三种时输出为高阻态;一共有三种状态,因此称为三态门。状态,因此称为三态门。l三态门与非门符号及功能表三态门与非门符号及功能表&ABF符号符号功能表功能表&ABF符号符号功能表功能表使能端使能端高电平高电平起作用起作用使能端使能端低电平低电平起作用起作用第20页,此课件共34页哦l用途:用途:三态门主要作为三态门主要作为TTL电路与电路与总线总线间的间的接口电路接口电路。E1E2E3公公用用总总线线工
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 原理 精选 PPT
限制150内