第23 集成逻辑门电路精选PPT.ppt
《第23 集成逻辑门电路精选PPT.ppt》由会员分享,可在线阅读,更多相关《第23 集成逻辑门电路精选PPT.ppt(43页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第23 集成逻辑门电路第1页,此课件共43页哦 教学内容:教学内容:4.2 4.2 集成逻辑门集成逻辑门4.34.3TTLTTL和和CMOSCMOS反相器的电压传输特性反相器的电压传输特性4.44.4OCOC门、三态门、传输门的用法门、三态门、传输门的用法4.54.5不同逻辑门多余端的处理方法不同逻辑门多余端的处理方法第2页,此课件共43页哦集成电路:集成电路:把二极管、三极管、电阻和连线都制作把二极管、三极管、电阻和连线都制作 在一块半导体基片上构成具有一定功能的电路。在一块半导体基片上构成具有一定功能的电路。集成电路分类:集成电路分类:为线性集成电路、为线性集成电路、数字集成电路数字集成电
2、路、混合集成电路。、混合集成电路。数字集成电路可分为:数字集成电路可分为:SSI、MSI、LSI、VLSI。SSI从功能可分为从功能可分为门电路、触发器门电路、触发器 门电路从集成工艺可分为门电路从集成工艺可分为双极型、双极型、MOS型型 双极型工艺可分为双极型工艺可分为TTL、HTL、ECL、I2L MOS型工艺可分为型工艺可分为NMOS、PMOS、CMOS4.集成门电路集成门电路第3页,此课件共43页哦.TTLTTL反相器反相器输入级输入级输入级输入级中间级中间级中间级中间级输出级输出级输出级输出级(1)结构原理)结构原理第4页,此课件共43页哦T1R1+Vcc 设设 uA=0.3V 则则
3、 VB1=0.3+0.7=1V T2、T5 截截 止止 T3、T4导导 通通+5VAT1R1R2T2T4T5R3R4uo (Y)拉电流拉电流VB1=1Vuo=3.6Vuo=5 ube3 ube4 uR2(小)(小)=5 0.7 0.7 =3.6V Y=1.TTL.TTL 反相器反相器第5页,此课件共43页哦设设 uA=3.6V VB1升高,足以使升高,足以使T2,T5导通,导通,uo=0.3V,Y=0 且且VB1=2.1V,T1发射结全部反偏。发射结全部反偏。VC2=VCE2+VBE5=0.3+0.7=1V,使使T3导通,导通,T4截止。截止。+5VAT1R1R2T2T4T5R3R4uo (Y
4、)灌电流灌电流T1R1+VccVB1=2.1VVC2=1Vuo=0.3V.TTL.TTL 反相器反相器第6页,此课件共43页哦输出高电平:输出高电平:VOH=3.4V输出低电平:输出低电平:VOL=0.2V阈值电压:阈值电压:VTH=1.4V(2)TTL反相器的电压传输特性反相器的电压传输特性VTHTHAB段:段:UI0.6伏,截止区;伏,截止区;BC段:段:0.6伏伏UI1.3伏,线性区;伏,线性区;CD段:段:UI1.4伏,转折区;伏,转折区;DE段:段:UI1.4伏,饱和区。伏,饱和区。第7页,此课件共43页哦)输出高电平电压VOH 在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值
5、为3.4V,产品规定产品规定 VOH(min)=2.4V。2 2)输出低电平电压VOL正逻辑体制中代表逻辑“0”的输出电压。VOL的理论值为0.3V,产品规定产品规定 VOL(max)=0.4V。相关参数:相关参数:第8页,此课件共43页哦3 3)关门电平电压)关门电平电压VOFF 当输出电压下降到VOH(min)时对应的输入电压。即输入低电压的最大值。产品规定产品规定 VIL(max)=0.8V。)开门电平电压)开门电平电压VON当输出电压下降到VOL(max)时对应的输入电压。即输入高电平的最小值。产品规定产品规定 VIH(min)=2V。第9页,此课件共43页哦Vth常被形象化地称为门槛
6、电压门槛电压。Vth的值为1.3V1.V。5)阈值电压)阈值电压Vth 电压传输特性的过渡区所对应的输入电压,是决定输出高、低电压的分界线。近似地:VthVOFFVON 即 ViVth,与非门关门,输出高电平;ViVth,与非门开门,输出低电平。第10页,此课件共43页哦 高电平噪声容限高电平噪声容限VNH 低电平噪声容限低电平噪声容限VNLV VNLNLV VOFF OFF-V VOLOL(maxmax)0.8V0.8V-0.4V0.4V0.4V0.4V V VNHNHV VOHOH(minmin)-V VON ON 2.4V2.4V-2.0V2.0V0.4V0.4VV Vo oV VI I
7、V Vo oHH(min)(min)V VIHIH(min)(min)V Vo oL L(max)(max)V VI IL L(max)(max)V VNHNHV VNLNL6)噪声容限:)噪声容限:第11页,此课件共43页哦标准标准标准标准TTLTTL门的输入门的输入门的输入门的输入/输出逻辑电平输出逻辑电平第12页,此课件共43页哦1)输入伏安特性)输入伏安特性1IiIi=f(Vi)输入短路电流输入短路电流:IIL=1mA输入漏电流:输入漏电流:IIH=40A+ViVi(V)Ii(mA)11.40 0拉拉电电流流灌灌电电流流(3)TTL反相器的静态输入和输出特性反相器的静态输入和输出特性第
8、13页,此课件共43页哦Vo=f(IL)输出为高电平输出为高电平:带拉电流负载带拉电流负载输出为低电平输出为低电平:带灌电流负载带灌电流负载1+VoHIL(max)IL(mA)Vo(V)3.60 0IL(mA)Vo(V)0 01+VoLVH(min)IL IL)输出特性)输出特性第14页,此课件共43页哦+Vi_1Ri输入端短路接地相当于接低电平输入端短路接地相当于接低电平输入端电阻小于输入端电阻小于0.7K时相当于接低电平时相当于接低电平输入端电阻大于输入端电阻大于1.5K时相当于接高电平时相当于接高电平输入端悬空时相当于接高电平输入端悬空时相当于接高电平1.4Ri(K)Vi(V)0 0VB
9、1 2.1VVE1 1.4V3)输入负载特性)输入负载特性 Vi=f(Ri)第15页,此课件共43页哦4 4)TTL非门的传输延迟时间非门的传输延迟时间tpd导通延迟时间导通延迟时间tPHL 从输入波形上升沿中点到输出波形从输入波形上升沿中点到输出波形 下降沿的中点所经历的时间。下降沿的中点所经历的时间。截止延迟时间截止延迟时间tPLH 从输入波形下降沿的中点到输出波形从输入波形下降沿的中点到输出波形 上升沿的中点所经历的时间。上升沿的中点所经历的时间。一般一般TTL与非门传输延迟时间与非门传输延迟时间tpd的值为几纳秒十几个纳秒。的值为几纳秒十几个纳秒。与非门的传输延迟时间:与非门的传输延迟
10、时间:tPHLPHLtPLHPLH第16页,此课件共43页哦5)集成逻辑电路的扇入和扇出系数集成逻辑电路的扇入和扇出系数 IOHLow输出高电平输出高电平V VOHOHV VIHIHIIH驱动门驱动门负载门负载门负载门负载门IOLHighHigh输出低电平输出低电平V VOLOLV VILILIIL驱动门驱动门负载门负载门负载门负载门第17页,此课件共43页哦.其他逻辑功能的其他逻辑功能的TTL门门 TTL门电路门电路常见的类型有:常见的类型有:与门、或门、与非门、或非门、与或非门、异或门等;与门、或门、与非门、或非门、与或非门、异或门等;TTL门电路输入端、端出端的电路结构形式门电路输入端、
11、端出端的电路结构形式与反相器基本相同;与反相器基本相同;反相器的特性反相器的特性同样适用所有的同样适用所有的TTL门电路门电路第18页,此课件共43页哦*由由DTLDTL门到门到TTLTTL门门第19页,此课件共43页哦T1R1+Vcc 设设 uA=0.3V 则则 VB1=0.3+0.7=1V T2、T5 截截 止止 T3、T4导导 通通+5VABCT1R1R2T2T3T4T5R3R5R4uo (Y)拉电流拉电流VB1=1Vuo=3.6V*TTL与非门与非门uo=5 ube3 ube4 uR2(小)(小)=5 0.7 0.7 =3.6V Y=1第20页,此课件共43页哦设设 uA=uB=uC=
12、3.6V VB1升高,足以使升高,足以使T2,T5导通,导通,uo=0.3V,Y=0 且且VB1=2.1V,T1发射结全部反偏。发射结全部反偏。VC2=VCE2+VBE5=0.3+0.7=1V,使使T3导通,导通,T4截止。截止。+5VABCT1R1R2T2T3T4T5R3R5R4uo (Y)灌电流灌电流T1R1+VccVB1=2.1VVC2=1Vuo=0.3V*TTL与非门与非门第21页,此课件共43页哦*TTL与非门举例与非门举例74LS0074LS0074LS0074LS00是一种典型的是一种典型的TTL与非门器件,与非门器件,内部含有内部含有4 4个个2 2输入端与非门,共有输入端与非
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第23 集成逻辑门电路精选PPT 23 集成 逻辑 门电路 精选 PPT
限制150内