新《考研资料》chapter5.ppt
《新《考研资料》chapter5.ppt》由会员分享,可在线阅读,更多相关《新《考研资料》chapter5.ppt(37页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第5章 半导体存储器 5.1 存储器概述 5.2 随机存储器(RAM)5.3 只读存储器(ROM)5.4 存储器连接与扩展 5.1 存储器概述存储器概述作用:作用:作用:作用:存放待加工的原始数据和中间计算结果以及系统或存放待加工的原始数据和中间计算结果以及系统或 用户程序等用户程序等。第第5 5章章 半导体存储器半导体存储器内存(内存(内存(内存(RAM+ROMRAM+ROM):):):):(半导体存储器,本章内容(半导体存储器,本章内容(半导体存储器,本章内容(半导体存储器,本章内容)磁盘磁盘磁盘磁盘 软盘:普通软盘:普通软盘:普通软盘:普通1.441.44MM硬盘:从硬盘:从硬盘:从硬盘
2、:从1010MBMB几十几十几十几十GBGB光盘光盘光盘光盘 CDCD、DVDDVD (650(650MBMB、4.74.7GBGB)外存外存外存外存 磁光盘磁光盘磁光盘磁光盘MOMO:高密度、大容量、快速、高密度、大容量、快速、高密度、大容量、快速、高密度、大容量、快速、“无限次无限次无限次无限次”擦写、擦写、擦写、擦写、寿命长、可靠性高、抗干扰强、性价比高寿命长、可靠性高、抗干扰强、性价比高寿命长、可靠性高、抗干扰强、性价比高寿命长、可靠性高、抗干扰强、性价比高 (1.31.3GBGB几个几个几个几个GBGB)存存存存储储储储器器器器 e e盘(基于盘(基于盘(基于盘(基于USBUSB接口
3、的电子盘等)接口的电子盘等)接口的电子盘等)接口的电子盘等)存储器分类存储器分类存储器分类存储器分类 1.1.按内存储器与外存储器来分类按内存储器与外存储器来分类按内存储器与外存储器来分类按内存储器与外存储器来分类第第5 5章章 半导体存储器半导体存储器2.2.按存储载体材料分类按存储载体材料分类按存储载体材料分类按存储载体材料分类半导体材料半导体材料半导体材料半导体材料 半导体存储器:半导体存储器:半导体存储器:半导体存储器:TTLTTL型、型、型、型、MOSMOS型、型、型、型、ECLECL型、型、型、型、I I2 2L L型等;型等;型等;型等;磁性材料磁性材料磁性材料磁性材料 磁带存储
4、器、软磁盘存储器和硬磁盘存储器等;磁带存储器、软磁盘存储器和硬磁盘存储器等;磁带存储器、软磁盘存储器和硬磁盘存储器等;磁带存储器、软磁盘存储器和硬磁盘存储器等;光介质材料光介质材料光介质材料光介质材料 CD-ROMCD-ROM、DVDDVD等。等。等。等。3.3.按存储器的功能来分类按存储器的功能来分类按存储器的功能来分类按存储器的功能来分类 按存储器与按存储器与按存储器与按存储器与CPUCPU的关系分类的关系分类的关系分类的关系分类 控制存储器控制存储器控制存储器控制存储器CMCMCMCM 、主存储器主存储器主存储器主存储器MM MM、高速缓冲存储器高速缓冲存储器高速缓冲存储器高速缓冲存储器
5、Cache Cache、外存储器外存储器外存储器外存储器EM EM;按存储器的读写功能分类按存储器的读写功能分类按存储器的读写功能分类按存储器的读写功能分类 读写存储器读写存储器读写存储器读写存储器RWM RWM、只读存储器只读存储器只读存储器只读存储器ROMROM;按数据存储单元的寻址方式分类按数据存储单元的寻址方式分类按数据存储单元的寻址方式分类按数据存储单元的寻址方式分类 随机存取存储器随机存取存储器随机存取存储器随机存取存储器RAM RAM、顺序存取存储器顺序存取存储器顺序存取存储器顺序存取存储器SAM SAM、直接存取存储器直接存取存储器直接存取存储器直接存取存储器DAM DAM;按
6、半导体器件原理分类按半导体器件原理分类按半导体器件原理分类按半导体器件原理分类 晶体管逻辑存储器晶体管逻辑存储器晶体管逻辑存储器晶体管逻辑存储器TTL TTL、发射极耦合存储器发射极耦合存储器发射极耦合存储器发射极耦合存储器ECL ECL、单极性器件存单极性器件存单极性器件存单极性器件存储器储器储器储器MOSMOS;第第5 5章章 半导体存储器半导体存储器按存储原理分类按存储原理分类按存储原理分类按存储原理分类 随机存取存储器随机存取存储器随机存取存储器随机存取存储器RAM RAM、只读存储器只读存储器只读存储器只读存储器ROMROM;按数据传送方式分类按数据传送方式分类按数据传送方式分类按数
7、据传送方式分类 并行存储器并行存储器并行存储器并行存储器PMPM、串行存储器串行存储器串行存储器串行存储器SMSM;2.最大存取时间:最大存取时间:访问一次存储器(对指定单元写入或读出)所需要的时间,这个时间的上限值即最大存取时间,一般为十几ns到几百ns。从从CPU给出有效的存储器地址到存储器输出有效数据所需要的时间给出有效的存储器地址到存储器输出有效数据所需要的时间1.容量:容量:指一个存储器芯片能存储的二进制信息。存储器芯片容量存储器芯片容量=存储单元数存储单元数每单元的数据位数每单元的数据位数 例:例:6264 8KB=8K 8bit 6116 2KB=2K 8bit 1字节=8 bi
8、t;1KB=210字节=1024字节;1MB=210KB=1024KB;1GB=210MB=1024MB;1TB=210GB=1024GB。5.1.1 半导体存储器的性能指标半导体存储器的性能指标3.其他指标:其他指标:功耗,工作电源,可靠性,集成度,价格等。半导体存储器(Memory)随机存取存储器(RAM)只读存储器(ROM)静态RAM(SRAM)常用于Cache 动态RAM(DRAM)常用于内存条掩膜ROM可编程ROM(PROM)紫外线可擦除的PROM(EPROM)电可擦除的PROM(EEPROM)快擦写存储器(Flash Memory)5.1.2 半导体存储器的分类半导体存储器的分类u
9、 从应用角度可分为两大类:u RAM具有易失性,可读,可写,常用于存放数据、中间结果等。具有易失性,可读,可写,常用于存放数据、中间结果等。u ROM在程序执行时只能读不能写。常用于存放程序或不易变的数据。在程序执行时只能读不能写。常用于存放程序或不易变的数据。u 掩膜掩膜ROM不可改写。不可改写。u 可编程可编程PROM、EPROM、E2PROM及及FLASH在在 一定条件下可改写一定条件下可改写。第第5 5章章 半导体存储器半导体存储器一、一、RAM原理原理构成存储体(R-S触发器构成的存储矩阵)外围电路译码电路、缓冲器译码电路、缓冲器I/O控制电路控制电路 5.2 随机存取存储器随机存取
10、存储器(RAM)第第5 5章章 半导体存储器半导体存储器5.2.1 静态静态RAM(SRAM)地址译码器存储矩阵数据缓冲器012n-101m控制逻辑CSR/Wn位地址m位数据存储芯片内部构成示意图存储芯片内部构成示意图第第5 5章章 半导体存储器半导体存储器q地址译码器:地址译码器:地址译码器:地址译码器:接收来自接收来自接收来自接收来自CPUCPU的的的的n n位地址,经译码后产生位地址,经译码后产生位地址,经译码后产生位地址,经译码后产生2 2n n个地址选择信号,个地址选择信号,个地址选择信号,个地址选择信号,实现对片内存储单元的选址。实现对片内存储单元的选址。实现对片内存储单元的选址。
11、实现对片内存储单元的选址。q控制逻辑电路:控制逻辑电路:控制逻辑电路:控制逻辑电路:接收片选信号接收片选信号接收片选信号接收片选信号CSCS及来自及来自及来自及来自CPUCPU的读的读的读的读/写控制信号,形成芯片内写控制信号,形成芯片内写控制信号,形成芯片内写控制信号,形成芯片内部控制信号,控制数据的读出和写入。部控制信号,控制数据的读出和写入。部控制信号,控制数据的读出和写入。部控制信号,控制数据的读出和写入。q数据缓冲器:数据缓冲器:数据缓冲器:数据缓冲器:寄存来自寄存来自寄存来自寄存来自CPUCPU的写入数据或从存储体内读出的数据。的写入数据或从存储体内读出的数据。的写入数据或从存储体
12、内读出的数据。的写入数据或从存储体内读出的数据。q存储体:存储体:存储体:存储体:存储体是存储芯片的主体,由基本存储元按照一定的排列规存储体是存储芯片的主体,由基本存储元按照一定的排列规存储体是存储芯片的主体,由基本存储元按照一定的排列规存储体是存储芯片的主体,由基本存储元按照一定的排列规律构成。律构成。律构成。律构成。第第5 5章章 半导体存储器半导体存储器1.存储体存储体 一个基本存储电路能一个基本存储电路能存储存储1位位2#数。数。(1)T1和和T2组成一个双稳态组成一个双稳态触发器,用于保存数据。触发器,用于保存数据。T3和和T4为负载管。为负载管。(2)如如O1点为数据点为数据Q,则
13、则O2点为数据点为数据/Q。(3)行选择行选择线有效(高电线有效(高电 平)平)时,时,O1、O2处的数据信息处的数据信息通过门控管通过门控管T5和和T6送至送至T7和和T8。(4)列选择列选择线有效(高电线有效(高电 平)平)时,时,T7和和T8处的数据信息通处的数据信息通过门控管过门控管T7和和T8送至芯片送至芯片C的引脚,读控制线有效则输的引脚,读控制线有效则输出至数据线。出至数据线。2.外围电路外围电路(1)地址译码器 对外部地址信号译码,用以选择要访问的单元。第第5 5章章 半导体存储器半导体存储器 单地址译码单地址译码(右图1):译码器为10:1024,译码输出线 2101024
14、根。引线太多,制造困难。若要构成若要构成1K1b个存储单元,个存储单元,需需10根地址线,根地址线,1根数据线。根数据线。双地址译码双地址译码(右图2):u 有X、Y两个译码器,每个有10/2个输入,210/2个输出,共输出210/2 210/2=210(1024)个状态,而输出线只有2 210/2根。u 两个两个5:32译码器组成行列形式选中单译码器组成行列形式选中单元,大大减少引线。元,大大减少引线。第第5 5章章 半导体存储器半导体存储器存储体存储体I/O缓缓冲冲 X译译码码Y译码译码存储器控存储器控制逻辑制逻辑A0A1A P-1APA P+1 AKD0D1D N-1R/WCERAM基本
15、结构框图基本结构框图(2)I/O控制电路ii.ii.接收R/W信号0 0 写有效写有效1 1 读有效读有效i.i.接收片选信号(CECE或CSCS)0 0 选中芯片选中芯片1 1 未选中未选中例:一片62256为32K*8的RAM 地址线15根,数据线8根,RAM的控制信号为3根(WE,OE,CE)。常用RAM有:6116 6264 62256低功耗 CMOS SRAM,容量8K8bit;DIP封装,单一5V电源供电。28PIN,输入输出电平与TTL兼容。最大存储时间70120ns。第第5 5章章 半导体存储器半导体存储器1.引脚及其含义引脚及其含义二、典型芯片二、典型芯片HM6264BL D
16、in 写 0 1 0 Dout 读 0 1 1 0 高阻 输出禁止 1 1 1 0 高阻 低功耗 0 高阻 低功耗 1I/O信号 工作方式 OE WE CS2 CS1 表表 5-1 HM6242BL工作方式工作方式第第5 5章章 半导体存储器半导体存储器表表5-1为为HM6264BL工作方式真值表(功能表)。工作方式真值表(功能表)。2.工作方式工作方式第第5 5章章 半导体存储器半导体存储器62646264SRAMSRAM与与与与CPUCPU的连接的连接的连接的连接 80868086CPUCPU WR WR RD RD62646264WE WE OE OE 3.读写周期时序读写周期时序读出时
17、间tAA:最大70ns,从地址有效到RAM数据线上出现稳定 数据的时间。是RAM读操作速度快慢的主要指标。读周期 tRC:70ns(mim),表示连续操作允许最小时间。它总是大于或等于读出时间。正确读数:地址有效经tAA后,且片选信号有效经tCO 及tOE后才 能收到数据。第第5 5章章 半导体存储器半导体存储器(1)读周期)读周期读周期读周期时序时序第第5 5章章 半导体存储器半导体存储器 写周期时序写周期时序 要实现写操作必须要CS1、CS2和WE都有效。但在地址改变期间,WE必须为高,以防止地址变化期间可能有误码写入,破坏内存数据。为此,WE必须在地址有效以后经过一段时间才有效,使地址信
18、号足够稳定。注意:注意:(2)写周期写周期twc(定义同读周期)定义同读周期)在地址给定且WE有效一段时间后,才可写入数据。u(一)6225662256是32K*8的CMOS静态RAM 补充:典型存储器芯片和译码器芯片补充:典型存储器芯片和译码器芯片第第5 5章章 半导体存储器半导体存储器62256工作表(二)3-8译码器74LS13874LS138引脚功能(1)片选信号:G1G2AG2B(2)CBA译码Y0到Y7有效5.2.2 动态动态RAM(DRAM)一、单管动态基本存储电路、单管动态基本存储电路(1或或0由电容由电容C上有无电荷决定)上有无电荷决定)设设 T1导通时(字选线导通时(字选线
19、1),将),将 D1 写入,则写入,则C上有电荷。上有电荷。字选线撤消,字选线撤消,T1截止。截止。T1导通(字选线导通(字选线1)才能读)才能读。读时:读时:D本为本为0,CD无电荷。无电荷。导通时导通时C上电荷转移到上电荷转移到 CD 上,所以上,所以D为为1;若若C上原无电荷,则上原无电荷,则D为为0;第第5 5章章 半导体存储器半导体存储器电容电容C通常小于数据线上的通常小于数据线上的分布电容分布电容CD,每个数据读出后,每个数据读出后,C上的电荷经上的电荷经CD释放,信息被破坏。释放,信息被破坏。所以需要刷新所以需要刷新周期性不断充电。刷新时间周期性不断充电。刷新时间2ms8ms。(
20、刷新即在数据线上加电刷新即在数据线上加电压,给压,给C充电,然后关断充电,然后关断T。)。)字选线字选线“1”数据线数据线D”1”CDES()ES()CT1SDGPD424256的容量是256K4,片内需log2256K=18个地址信号,外接9根地址线,由内部多路开关将外部18根地址线分两次送入。一、基于预测技术的一、基于预测技术的DRAM 二、同步二、同步DRAMSDRAM 三、基于协议的三、基于协议的DRDRAMDirect Rambus DRAM 5.2.4 高集成度高集成度RAM(IRAM)又称为又称为RAM条,条,将多片DRAM芯片装配在印刷电路 板上,直接插在微机内MEM插座上。特
21、点:特点:动态刷新电路集成在片内,克服了DRAM需外接刷新电路 的缺点,从而兼有动、静RAM的优点。第第5 5章章 半导体存储器半导体存储器动、静动、静RAM比较:比较:动:容量大,速度慢,功耗低,刷新电路复杂。静:容量小,速度快,功耗大,无刷新电路。二、典型芯片二、典型芯片uPD424256uPD4242565.2.3 高速高速RAM(由由DRAM进行改进,因进行改进,因RAM价格高)价格高)第第5 5章章 半导体存储器半导体存储器主要产品有主要产品有:Intel 2186、2187(8K8位)。封装形式有:封装形式有:SIMM(Single In-line Memory Modle)单边沿
22、连接插脚DIMM(Dual In-line Memory modle)双边沿连接插脚 5.3 只读存储器(只读存储器(ROM)掩膜ROM芯片所存储的信息由芯片制造厂家完成,用户不能修改。掩膜ROM以有有/无无跨接管子来区分0/1信息:有为0,无(被光刻而去掉)(被光刻而去掉)为1。5.3.1 掩膜掩膜ROM和和PROM一、掩膜一、掩膜ROM(Read Only Memory)位线位线字线字线 D3D2D1D0单元单元0 1010单元单元1 1101单元单元20101单元单元30110典型的PROM基本存储电路如下图所示。芯片出厂时,开关管T1与位线(数据线)之间以熔丝相连。用户可对其进行一次性
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 考研资料 考研 资料 chapter5
限制150内