数字钟实验报告--多功能计时电路的设计.doc
《数字钟实验报告--多功能计时电路的设计.doc》由会员分享,可在线阅读,更多相关《数字钟实验报告--多功能计时电路的设计.doc(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、南京理工大学电类综合实验报告题目:多功能计时电路的设计-数字钟 姓名:马冯生 学号:114116001203 学院:材料学院专业:材料加工工程 指导:电子技术中心 完成时间:2015年3月24日目 录一、引言二、实验目的三、实验设计要求 四、实验原理及框图五、单元电路设计及其电路六、实验中遇到的问题及解决方法七、心得体会八、元器件清单一 引言 随着数字技术在仪表和通信系统中的广泛应用,数字钟已经应用到生活的方方面面,而数字钟的功能也随着人们要求的提高在不断的增加,同时在数字技术的快速发展下,功能也越来越强大。 数字钟能够比传统的时钟更加精确的进行计时,并且能够实现多种显示。在调节方面,能够内嵌
2、许多诸如报时、万年历、彩铃等计时以外的功能。本设计在介绍数字钟工作原理的基础上,运用数字集成技术,来设计实现一个多功能数字钟。二 实验目的1、通过实验掌握十进制加法计数、译码、显示电路的工作过程。2、通过实验深入掌握电路的分频原理和数字信号的测量方法。 3、熟悉集成电路构成的计数、译码、显示器件的外部功能及其使用方法。三实验设计要求1、秒信号发生电路:为计时器提供信号。2、及时电路:完成0分00秒-9分59秒的计时功能。3、清零电路:具有开机自动清零功能;在任何时候,按动清零开关,可进行计时器手动清零。4、译码显示电路:显示计时电路产生的数字信息。5、系统级联调试:将以上电路进行级联完成等计时
3、器的所有功能。四实验原理及框图图1 三位计时器示意图数字钟示意图如图1所示,计时电路完成计时功能,并将计时结果传送至显示电路,进而实现显示功能。原理框图如图2所示,主要由计时电路、秒信号发生电路、清零电路和译码电路组成。计时电路在秒信号的作用下,产生0:009:59的循环计时,清零电路控制计时电路的清零端,实现时钟的清零,最终将计时电路的输出送至译码显示电路,实现时钟的显示。图2 数字钟的原理框图五单元电路设计及其电路1、 秒信号发生电路图3 秒信号发生电路秒信号发生电路为计时电路提供驱动信号,电路原理如图3所示。为提供较为精确的秒信号,本设计中振荡电路采用215Hz的石英晶体管为主体的晶振电
4、路,并作为电路的秒信号源。由于震荡电路产生的源信号为215Hz,而秒的基准信号频率为1Hz,则需要对215Hz信号进行分频,得到1Hz信号,分频器采用CD4060和74LS74来实现,CD4060为14位二进制串行计数器,各脚管功能如表1所示,功能如表2所示。虽然CD4060内部有14级由T触发器构成的二分频器,但实际输出端只有10个:Q4Q10、Q12Q14、Q1Q13以及Q13并不引出。为晶振电路的引出端,需接外部石英晶体。Cr为复零端,为高电平或正脉冲时振荡器停振。从输出功能看,CD4060能得到10中不同的分频系数,最小为24=16分频,最大为214=16384分频,即将215Hz送入
5、该芯片,最大分频输出端Q14输出信号频率为2Hz。表1 CD4060管脚功能由于CD4060最多完成14级二分频,所以还需要再加一级分频,才能把4060输出的2Hz信号变成秒信号。外接二分频器可采用D触发器(74LS74)构成的二分频电路,74LS74管脚功能如表3所示,该芯片上有上片和下片两个D触发器,2Hz信号经过二分频电路得到1Hz的秒脉冲信号,即将D触发器的同相位输出Q端与触发信号连接在一起,复位端和控制端接电源,使该两端口无效,则Q端的输出信号即为1Hz的秒脉冲信号。时钟输入端CP0时钟输出端反相时钟输出端Q4Q10,Q12Q14计数器输出端表2 CD4060功能表输入功能CRX1清
6、零0计数0保持表3 74LS74管脚功能管脚号引脚代码引脚功能管脚号引脚代码引脚功能11复位信号82反相位输出21D触发信号92Q同相位输出31CP时钟信号102控制41控制112CP时钟信号51Q同相位输出122D触发信号61反相位输出132复位信号7GND地14VCC电源2、计时电路该电路是本实验中的关键部分,有分计数器、秒十位计数器、秒个位计数器构成,电路均使用CD4518BCD码计数器来实现。CD4518管教如图45所示,该计数器为双十进制同步加法计数器,片子内部封装两个相同且独立的十进制计数器,每个计数器中都含有四位二进制的技术单元,每个计数器含有两个时钟输入端“CP”和“EN”,简
7、称双时钟,可以根据使用要求来选择不同的始终输入,两者所不同在于“CP”端对始终的上升沿有效,“EN”读研对时钟的下降沿有效。该计数器功能表如表4所示。表4 CD4518功能表功能输入输出CrCPENQDQCQBQA清零XXX0000计数01BCD码加法计数保持0X0保持计数00BCD码加法计数保持01X保持计时整体电路如图5所示,分位计数器和秒个位计数器均是从09循环计数(模10计数),可采用CD4518直接实现十进制计数功能;秒十位计数器为六进制计数器,需要将CD4518的模10计数变换为一个从05的模六计数:当4518计数到6时,将Qc,Qb引到与门74LS21的输入端,此时74LS21输
8、出一个高电压送回至4518的Cr端,实现复位(4518回0),由于4518的Cr端为异步复位,因此4518余姚计数到6时才引出复位信号,并且6状态非常短暂,显示器并不显示,所以实际效果还是05显示。74LS21为四输入与门,片子内部封装两个相同且独立的四输入与门,该电路中只用到1个与门的2个输入,因此需要将该与门的其他两个输入端接5V电源+极,不可悬空不接。搭建电路时,首先将所有芯片电源端(Vcc和GND端)分别连接至5V电源+、-极;对于秒个位计数器,将秒信号发生电路输出的秒信号(1Hz信号)送入秒个位计数器的2CP端,同时2EN端接5V电源+极,2Cr端接5V电源-极(注意:当清零电路搭建
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 实验 报告 多功能 计时 电路 设计
限制150内