dsp原理及应用课程设计dsp系统设计+按键计数程序设计.doc
《dsp原理及应用课程设计dsp系统设计+按键计数程序设计.doc》由会员分享,可在线阅读,更多相关《dsp原理及应用课程设计dsp系统设计+按键计数程序设计.doc(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 湖南工程学院课 程 设 计课程名称 DSP 原 理 及 应 用 课题名称 DSP系统设计+按键计数程序设计专 业 班 级 学 号 姓 名 LY 指导教师 2011年12月20日湖南工程学院课 程 设 计 任 务 书课程名称 DSP原理及应用 课题名称 DSP系统设计+按键计数程序设计专业班级 学生姓名 学 号 指导老师 审 批 任务书下达日期 2011年12月20日任务完成日期 2011年12月31日设计内容与设计要求设计内容:设计一个DSP系统并编写相应程序,内容包括:1、 系统设计,包括:1) 电源电路2) 复位电路3) 时钟电路4) 外部存储器总线接口电路(扩充一定容量的外部存储器)5
2、) 仿真器接口电路2、 对外部中断1进行中断次数计数,计数结果在8个发光二极管以二进制方式显示。计满256次后从零开始。发光二极管接在DSP的I/O引脚上。设计要求:1)确定系统设计方案;2)进行系统的硬件设计,完成必要的参数计算与元器件选择;绘制电路图(使用protel软件);3)完成应用程序设计;主 要 设 计 条 件1、 CCS IDE开发软件2、 PROTEL 软件3、 教材及其它参考书说 明 书 格 式1. 课程设计任务书2. 目录3. 系统结构框图4. 各单元硬件设计说明及计算方法5. 软件设计与说明(包括流程图)6. 程序清单7. 总结8. 参考文献附录附录A 系统原理图(pro
3、tel原理图)附录B 程序清单进 度 安 排设计时间为两周第一周星期一、上午:布置课题任务,讲课及课题介绍 下午:借阅有关资料星期二、确定总体设计方案星期三、硬件模块方案设计星期四、软件模块方案设计星期五、元器件参数计算及选择第二周星期一、各硬件模块设计星期二、各软件模块设计星期三、各软件模块设计星期四、写说明书星期五、上午:写说明书,整理资料下午:交设计资料,答辩参 考 文 献1秦永左、杨光.TMS320LF240XDSP原理及应用M.北京:清华大学出版社2 林容益. TMS320F240xDSP汇编及C语言多功能控制应用M. 北京:北京航空航天大学出版社3 刘纪红、孙宇舸、 李景华. 数字
4、信号处理实验教程.辽宁:东北大学出版社4 岂兴明. DSP嵌入式开发入门与典型实例. 北京:人民邮电出版社目 录第1章 DSP硬件系统设计11.1 系统总框图11.2 各硬件介绍11.2.1 TMS320LF2407主要特点11.2.2 时钟、锁相环31.2.3 电源电路31.2.4 JTAG电路及复位电路31.2.5 输入、输出电路41.2.6 RAM41.3 最小系统原理图5第2章 软件设计62.1 程序设计思路62.2 程序流程图72.3 程序清单72.3.1 初始化程序72.3.2 中断服务程序8第3章 总结8参考文献10附 录11附录A 系统原理图11附录B 程序清单12第1章 DS
5、P硬件系统设计1.1 系统总框图 系统由电源、锁相环、时钟、复位电路、JTAG仿真等电路组成,如下图所示:图1-1 系统结构图1.2 各硬件介绍 TMS320LF2407主要特点1该模块上的资源有32千字FLASH22千字SARAM,544字DARAM,外扩64千字的程序ROM,64千字的数据RAM3两个事件管理器EVA和EVB4可扩展外部存储器总共192K字空间:64K程序存储器,64K字数据存519位A/D转换器6高达40个可单独编程或复用的通用输入/输出引脚GPIO7电源管理包括3种低功耗模式 时钟、锁相环 系统采用有源晶振提高系统的稳定性和时钟的准确性,PLL模块使用外用滤波器电路回路
6、来抑制信号抖动和电磁干扰,使信号抖动和干扰最小,其锁相环和晶振电路如下:图 1-3 锁相环和晶振电路 电源电路系统采用,并添加滤波电容。图1-4 电源电路1.2.4 JTAG电路及复位电路JTAG是JOINT TEST ACTION GPOUP的简称,JTAG接口用于连接DSP系统板和仿真器,实现仿真器DSP访问,JTAG的接口必须和仿真器的接口一致,否则将无法连接上仿真器。TMS320LF2407A内部带有复位电路,因此可以直接RS复位引脚外面接一个上拉电阻即可。JTAG连接图如下:图1-5 JTAG下载接口1.2.5 输入、输出电路系统用8个LED灯指示计数值的0-255,计数输入通过按键
7、中断实现。按键接在XINT1上并上拉,下降沿有效,8个LED分别接在E口的IOPE0-IOPE7上,按键及LED灯指示电路如下:图1-6 按键及LED灯显示1.2.6 RAM其RAM特点如下:164K,16位静态RAM2高速转换时间:8、10、12、15ns4TTL可共存界面6完全静态管理:无时钟或刷新要求7三种输出状态8高位、低位数据控制图1-7 CY7C1021 RAM芯片1.3 最小系统原理图图1-8 系统总原理图第2章 软件设计2.1 程序设计思路按键接在中断上,当遇到外部下降沿时,程序进入中断服务程序,将计数值变量DATA(全局变量)进行加1,并将DATA的值直接赋值给IOPE,由于
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- dsp 原理 应用 课程设计 系统 设计 按键 计数 程序设计
限制150内