用中小规模集成电路设计数字钟--大学毕业论文.doc
《用中小规模集成电路设计数字钟--大学毕业论文.doc》由会员分享,可在线阅读,更多相关《用中小规模集成电路设计数字钟--大学毕业论文.doc(25页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、四川信息职业技术学院毕业设计目 录摘 要1第1章 绪 论2第2章 数字钟电路的设计方案3第3章 数字钟电路的设计43.1 秒脉冲产生电路的设计4311 电路设计43.1.2 使用器件介绍43.2 计数器电路的设计73.2.1六十进制计数器73.2.2十二进制计数器73.2.3使用器件介绍83.3 译码显示电路的设计103.3.1 电路设计103.3.2 使用器件介绍113.4 校时电路的设计133.4.1 电路设计133.4.2 基本RS触发器的介绍143.5 整点报时电路的设计16351 电路设计16352 使用器件介绍173.6 鸣叫电路的设计18第4章 整机电路的工作原理19总 结20致
2、 谢21参考文献22附录1 集成块引脚排列图23附录2 数字钟整机电路图24I摘 要近年来,钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、定时广播、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,具有非常现实的意义。本次设计的数字钟是一种用数字电路技术实现时、分、秒计时的装置,并且在电路中加入了校时电路和整点报时电路,能够分别对时、分进行校正和整点报时,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。 关键词:秒脉冲;
3、计数器;译码显示;校时;整点报时第22页 共24页 第1章 绪 论时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时间,现在,数字钟的产生给人们生活带来极大的方便,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,得到广泛的应用,小到人们日常生活中电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。近年来,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。目前,数字钟功能越来越强,并有多种大规模集成电路可供选择
4、,从本次设计要求的角度考虑,后面章节主要介绍以中小规模集成电路设计数字钟的方法。一般数字钟的主要功能是:1、用数字显示时、分、秒,12小时循环一次。2、可以在任一时刻校准时间,要求可靠方便。3、能自动整点报时。随着社会的不断进步和科技的不断发展,数字钟已经逐步取代机械钟,将会成为人们工作、学习、生活中必不可少的工具。第2章 数字钟电路的设计方案数字钟实质上是一个对标准频率(1Hz)进行计数的计数电路,由于计数的起始时间不可能与标准时间(北京时间)一致,所以需要在电路上加一个校时电路。同时标准的1Hz信号必须准确,一般采用石英晶体振荡器电路构成数字钟。图2-1是一般数字钟的电路组成方框图。图2-
5、1 数字钟的整机框图由图2-1可见,数字钟由以下几部分组成:石英晶体振荡器电路和分频器电路组成的秒脉冲发生器;校时电路;报时电路;六十进制秒、分计数器及十二进制时计数器电路;以及秒、分、时的译码显示电路等。第3章 数字钟电路的设计3.1 秒脉冲产生电路的设计311 电路设计数字钟的秒脉冲产生电路通常由石英晶体振荡器加分频器构成。常见的石英晶体振荡器由CMOS反相器构成,选用振荡频率为32768Hz的石英晶体。因为32768=,只要经过分频就可以得到稳定度很高的秒信号。分频器选用14位二进制串行计数器CD4060,再加一级触发器二分频,就能够对石英晶体振荡器输出的32768Hz信号进行分频。图3
6、-1所示是一种秒脉冲发生器的具体电路。图3-1 秒脉冲产生电路3.1.2 使用器件介绍1. 14位二进制串行计数器CD4060CD4060的引脚如图3-2所示。图3-2 CD4060引脚排列图CP:时钟(计数)脉冲输入端,下降沿有效。CP、:脉冲输出。CP与CP相位相同,与CP相位相反。RST:异步清零端高电平有效,即该端为高电平时计数器清零,该端通常处于低电平。Q4Q10、Q12、Q13、Q14:计数器分频器输出。电源电压VCC:4060为+(318)V,CD4060为+(4.55.5)V。输入电压:0VCC。CD4060典型传输延迟时间为58ns,最高工作频率为45MHz。表3-1 芯片C
7、D4060功能表输入输出CPRSTXH清除L计数L保持注:X上升沿或下降沿 下降沿 上升沿 H高电平 L低电平2触发器74LS74在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Qn+1=D,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作分频、移位寄存等。这里只介绍74LS74型号的集成块。图3-3为双D74LS74的引脚排列及逻辑符号。功能如表3-2。图3-3 74LS74引脚排列及逻辑符号 引脚功能如下:异步预置端。低电平有效,即该端为低电平时,触发器Q端预置高电平。:异步清零端,低
8、电平有效,即该端为低电平时,触发器Q端清零。CP:脉冲接收端。上升沿脉冲有效。Q:芯片脉冲的输出端。D:脉冲状态输入端。 芯片74LS74的典型传输延迟时间为19纳秒,最高工作频率33MHZ,典型总功耗为20毫瓦。表3-2 74LS74功能表输 入输 出CPD0110100100111101100111注:X任意态 高到低电平跳变 低到高电平跳变()现态 ()次态 不定态从D触发器的特性方程不难看出,只要令D=,D触发器就可以构成T触发器,即构成D触发器的计数形式。图3-4(a)为D触发器的计数形式,图3-4(b)所示为其工作波形。图3-4 接成计数器形式的D触发器从图3-4(b)可以看出,每
9、来一个CP脉冲,D触发器就翻转一次,显然能实现计数功能。3.2 计数器电路的设计3.2.1六十进制计数器在数字钟电路中,秒、分计数器均为六十进制计数器。如下图3-5所示。图3-5 六十进制计数器从图3-5看出,当十位片为0110状态、个位片为0000状态时,反馈与门的输出为1,使个、十位计数器均复位到0,从而完成六十进制计数的功能。3.2.2十二进制计数器在数字钟电路中,时计数器为十二进制计数器。如下图3-6所示。图3-6 十二进制计数器从图3-6看出,当十位片为0001状态、个位片为0010状态时,反馈与门的输出为1,使个、十位计数器均复位到0,从而完成十二进制计数的功能。3.2.3使用器件
10、介绍1计数器74LS290图3-7是74LS290的外引脚图逻辑符号。表3-3是其逻辑功能表。(a)外引脚图 (b)逻辑符号图3-7 74LS290计数器引脚功能:、:异步清零端。高电平有效,即当该两端同时为高电平时,计数器清零,否则不能清零。在计数过程中该两端之一必须为低电平。、:异步置9端。高电平有效。即当该两端同时为高电平时,计数器输出置9。在计数过程中该两端之一必须为低电平。:二进制计数分频器和十进制计数器时钟输入端,下降沿有效。:二五进制计数器/分频器时钟输入端,下降沿有效。、:计数器/分频器输出端。作十进制计数时与相接;作二五进制计数(分频)时,与相接,计数时钟由输入。计数器时钟由
11、输入时,也可作为二进制计数输出端。NC:空脚。电源电压VCC:极限值+7V,一般使用+5V。芯片74LS290最高工作频率32MHz,典型总功耗40mW。表3-3 74LS290功能表输 入输 出CP1100000110000011100100计数00计数00计数00计数这种电路功能很强,可灵活地组成各种进制计数器。在74LS290内部有四个触发器,第一个触发器有独立的时钟输入端(下降沿有效)和输出端,构成二进制计数器;其余三个触发器以五进制方式相连,其时钟输入为(下降沿有效),输出端为、。计数器74LS290的功能如下。(1)直接置9功能当异步置9端和均为高电平时,不管其他输入端的状态如何,
12、计数器直接置9。(2)清零功能当、中有低电平时,若、均为高电平,则计数器完成清零功能。(3)计数功能当、中有低电平以及、中有低电平这两个条件同时满足时,计数器可实现计数功能。2与门集成块74LS08如图3-8所示74LS08集成块的外引脚图。图3-8 74LS08外引脚图由图3-8可以看出,74LS08内部有4个与门,8个输入端,4个输出端。每个与门都是独立的。公式是:Y=AB。与门的逻辑功能:有0则0,全1则1。3.3 译码显示电路的设计3.3.1 电路设计译码显示电路主要由LED数码管和BCD码七段译码器两大部分组成,如图3-9所示,计时电路的输出信号作为译码显示电路的输入信号,分别从七段
13、译码器的A、B、C、D端输入,从a、b、c、d、e、f、g输出,通过LED数码管显示。图3-9 译码显示电路3.3.2 使用器件介绍1LED数码管LED数码管又称为半导体数码管,它是由多个LED按分段式封装制成的。图3-10(a)是一个七段显示LED数码管外形图。LED数码管有两种形式,即共阴型和共阳型。共阴型LED数码管,是将内部所有LED的阴极连在一起引出来,作为公共阴极;共阳型LED数码管是将内部所有LED的阳极连在一起引出来,作为公共阳极。具体电路如图3-10(b)和(c)所示。图3-10 七段显示LED数码管因为LED工作电压较低,工作电流也不大,所以可以直接用七段显示译码器驱动LE
14、D数码管。但是,要正确选择驱动方式。对共阴型LED数码管,应采用高电平驱动方式;对共阳型LED数码管,应采用低电平驱动方式。2七段译码器LED数码管通常采用图3-11所示的七段字形显示方式来表示09十个数字。七段显示译码器应当把输入的BCD码,翻译成驱动七段LED数码管各对应段所需的电平。图3-11 七段数码管字形显示方式74LS49是一种七段显示译码器,图3-12所示为它的逻辑符合,表3-4是它的功能表。从图3-12看出,74LS49电路有4个译码输入端D、C、B、A,1个控制输入端,7个输出端ag。图3-12 74LS49逻辑符号表3-4 74LS49的功能表DCBAabcdefg显示字形
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 中小 规模 集成电路设计 数字 大学毕业 论文
限制150内