触发器原理及应用.pptx
《触发器原理及应用.pptx》由会员分享,可在线阅读,更多相关《触发器原理及应用.pptx(52页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第第第第4 4章章章章 集成触发器集成触发器集成触发器集成触发器第1页/共52页触发器是构成时序逻辑电路的基本逻辑部件。它有两个稳定的状态:0状态和1状态;在不同的输入情况下,它可以被置成0状态或1状态;当输入信号消失后,所置成的状态能够保持不变。所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。4.1 概述概述第2页/共52页4.2 触发器的基本形式触发器的基本形式电电路路组组成成和和逻逻辑辑符符号号信号输入端,低电平有效。信号输入端,低电平有效。
2、信号输出端,信号输出端,Q=0、Q=1的状态称的状态称0状态,状态,Q=1、Q=0的状态称的状态称1状态,状态,4.2.1 4.2.1 基本基本RS触发器触发器第3页/共52页工作原理工作原理R SQ10011 00R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。第4页/共52页0110R SQ1 00R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q0。即不论触发器原来处于什么状态都将变成1状态,这种情况称
3、将触发器置1或置位。S端称为触发器的置1端或置位端。0 11第5页/共52页1110R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。R SQ1 000 111 1不变10第6页/共52页0011R SQ1 000 111 1不变0 0不定?R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定触发器是处于1状态还是0状态。所以触发器不允许出现这种情况,这就是基本RS触发器的约束条件。第7页/共52页特性表(真值表)特性表(真值表)现态:触发
4、器接收输入信号之前的状态,也就是触发器原来的稳定状态。次态:触发器接收输入信号之后所处的新的稳定状态。第8页/共52页次态次态Qn+1的卡诺图的卡诺图特性方程特性方程触发器的特性方程就是触发器次态Qn+1与输入及现态Qn之间的逻辑关系式第9页/共52页状态图状态图描述触发器的状态转换关系及转换条件的图形称为状态图011/1/10/01/当触发器处在0状态,即Qn=0时,若输入信号 01或11,触发器仍为0状态;RS当触发器处在1状态,即Qn=1时,若输入信号 10或11,触发器仍为1状态;RSRS若 10,触发器就会翻转成为1状态。RS若 01,触发器就会翻转成为0状态。第10页/共52页波形
5、图波形图反映触发器输入信号取值和状态之间对应关系的图形称为波形图RSQQ置1置0置1置1置1保持不允许第11页/共52页基本基本RS触发器的特点触发器的特点(1)触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。(3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。(4)在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。第12页/共52页集成基本集成基本RS触发器触发器EN1时工作EN0时禁止1S3
6、S第13页/共52页4.2.2 4.2.2 同步触发器同步触发器RSCP0时,R=S=1,触发器保持原来状态不变。CP1时,工作情况与基本RS触发器相同。一、同步RS触发器第14页/共52页特特性性表表特性特性方程方程CP=1期间有效期间有效第15页/共52页主主要要特特点点波波形形图图(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不确定的状态。不变不变不变不变不变不变置1置0置1置0不变第16页/共52页CP=1期间有效期间有效将S=D、R
7、=D代入同步RS触发器的特性方程,得同步D触发器的特性方程:二、同步二、同步D触发器(触发器(D锁存器)锁存器)第17页/共52页状状态态图图波波形形图图在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。第18页/共52页集成同步集成同步D触发器触发器CP1、2CP3、4POL1时,CP1有效,锁存的内容是CP下降沿时刻D的值;POL0时,CP0有效,锁存的内容是CP上升沿时刻D的值。第19页/共52页CP=1期间有效期间有效将S=JQn、R=KQn代入同步RS触发器的特性方程,得同步JK触发器的特性方程:三、同步三、同步JK触发器触发器
8、第20页/共52页特性表特性表JK=00时不时不变变JK=01时置时置0JK=10时置时置1JK=11时翻时翻转转第21页/共52页状状态态图图波波形形图图在数字电路中,凡在CP时钟脉冲控制下,根据输入信号J、K情况的不同,具有置0、置1、保持和翻转功能的电路,都称为JK触发器。第22页/共52页空翻波形图四、同步四、同步JK触发器空翻触发器空翻 空翻现象:就是在CP=1期间,触发器的输出状态翻转两次或两次以上的现象。如下图所示,第一个CP=1期间Q状态变化的情况。第23页/共52页4.3.1 TTL4.3.1 TTL边沿边沿JK触发器触发器CP下降沿时刻有效4.3 边沿触发器边沿触发器(a)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 原理 应用
限制150内