数字电路第五章.ppt
《数字电路第五章.ppt》由会员分享,可在线阅读,更多相关《数字电路第五章.ppt(65页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、5 锁存器和触发器5.1 双稳态存储单元电路双稳态存储单元电路5.2 锁存器锁存器5.3 触发器的电路结构和工作原理触发器的电路结构和工作原理5.4 触发器的逻辑功能触发器的逻辑功能教学基本要求教学基本要求1.掌握锁存器、触发器的电路结构和工作原理掌握锁存器、触发器的电路结构和工作原理2.熟练掌握熟练掌握SR触发器、触发器、JK触发器、触发器、D触发器及触发器及T 触发器的逻辑功能触发器的逻辑功能3.正确理解锁存器、触发器的动态特性正确理解锁存器、触发器的动态特性1.1.时序逻辑电路与锁存器、触发器:时序逻辑电路与锁存器、触发器:时序逻辑电路时序逻辑电路:概述概述锁存器和锁存器和触发器触发器是
2、构成时序逻辑电路的基本逻辑单元是构成时序逻辑电路的基本逻辑单元 。结构特征结构特征:由组合逻辑电路和存储电路组成由组合逻辑电路和存储电路组成,电路中存在反馈。电路中存在反馈。工作特征:工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不时序逻辑电路的工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。仅与该当前的输入信号有关,而且与此前电路的状态有关。2.锁存器与触发器锁存器与触发器共同点:共同点:具有具有0 和和1两个稳定状态,一旦状态被确定,就能自行保两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。持。一个锁存器或触发器能存
3、储一位二进制码。不同点:不同点:锁存器锁存器-对脉冲电平敏感的对脉冲电平敏感的存储存储电路,在特定输入脉冲电平作用下电路,在特定输入脉冲电平作用下改变状态。改变状态。触发器触发器-对脉冲边沿敏感对脉冲边沿敏感的存储电的存储电路,在时钟脉冲的上升沿或下降沿路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。的变化瞬间改变状态。CP CP 5.1 双稳态存储单元电路5.1.1 双稳态的概念双稳态的概念5.1.2 双稳态存储单元电路双稳态存储单元电路5.1 双稳态存储单元电路双稳态存储单元电路5.1.1 双稳态的概念双稳态的概念反馈反馈5.1.2 双稳态存储单元电路双稳态存储单元电路 Q端的状态定义为
4、电路输出状态。端的状态定义为电路输出状态。电路有两个互补的输出端电路有两个互补的输出端1.电路结构电路结构 2.数字逻辑分析数字逻辑分析电路具有记忆电路具有记忆1 1位二进制数据的功能。位二进制数据的功能。若若 Q=1若若 Q=0100101103.模拟特性分析模拟特性分析(略略)I1=O2 O1=I2图中两个非门的传输特性图中两个非门的传输特性5.2.1 SR 锁存器锁存器5.2 锁存器锁存器5.2.2 D 锁存器锁存器5.2.1 SR 锁存器锁存器5.2 锁存器锁存器1.1.基本基本SR锁存器锁存器初态:初态:R、S信号作用前信号作用前Q端的状态,端的状态,初态初态用用Q n表示。表示。次
5、态:次态:R、S信号作用后信号作用后Q端端的状态的状态次态次态用用Q n+1表示。表示。逻辑符号逻辑符号 输入端输入端输出端输出端逻辑符号逻辑符号 5.2.1 SR 锁存器锁存器5.2 锁存器锁存器工作原理工作原理a.没有没有有效电平输入有效电平输入(S=R=1)时:时:1 11 1若初态若初态Qn=1若初态若初态 Qn=01 10 00 01 11 11 1触发器保持稳定状态不变触发器保持稳定状态不变5.2.1 SR 锁存器锁存器5.2 锁存器锁存器0 01 1若初态若初态Qn=1若初态若初态 Qn=01 10 00 01 10 01 1无论初态无论初态Q为为0或或1,触发,触发器都会转变为
6、器都会转变为1态。态。b.有有有效电平输入有效电平输入(S=0、R=1)时:时:1 15.2.1 SR 锁存器锁存器5.2 锁存器锁存器1 10 0若初态若初态Qn=1若初态若初态 Qn=01 11 10 01 11 10 0无论初态无论初态Q为为0或或1,触发,触发器都会转变为器都会转变为0态。态。c.有有有效电平输入有效电平输入(S=1、R=0)时:时:0 05.2.1 SR 锁存器锁存器5.2 锁存器锁存器0 00 0若初态若初态Qn=1若初态若初态 Qn=01 11 10 01 10 00 0无论初态无论初态Q为为0或或1,触发器的,触发器的两个输出都为两个输出都为1禁止!禁止!d.都
7、是低电平输入都是低电平输入(S=0、R=0)时:时:1 15.2.1 SR 锁存器锁存器5.2 锁存器锁存器1 10 00 0无论初态无论初态Q为为0或或1,触发器的,触发器的两个输出都为两个输出都为1禁止!禁止!d.都是低电平输入都是低电平输入(S=0、R=0)时:时:1 11 11 10 0先翻转先翻转若若G2先翻转,触发器置被先翻转,触发器置被1;5.2.1 SR 锁存器锁存器5.2 锁存器锁存器1 11 11 11 10 0先翻转先翻转若若G1先翻转,触发器置被先翻转,触发器置被0;输入输入R、S同时从低电平回到高电同时从低电平回到高电平时,触发器状态不能人为确定平时,触发器状态不能人
8、为确定!为避免该状态的出现,为避免该状态的出现,要求输入信号满足要求输入信号满足S+R=1的约束条件的约束条件5.2 锁存器锁存器若若G2先翻转,触发器置被先翻转,触发器置被1;无论初态无论初态Q为为0或或1,触发器的,触发器的两个输出都为两个输出都为1禁止!禁止!d.都是低电平输入都是低电平输入(S=0、R=0)时:时:5.2.1 SR 锁存器锁存器S R 1 1 0 0 1 1 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 0 0 0 不定 0 0 1 不定 约束条件约束条件:R+S=1保持保持置置 1 1置零置零不定不定S:Set,置位、置1;R:Reset,复
9、位、置0置置1输入端输入端置置0输入端输入端触发方式触发方式:电平电平触发触发5.2 锁存器锁存器5.2.1 SR 锁存器锁存器0 01 11 11 10 01 11 11 10 01 11 11 10 01 11 11 10 00 0不不定定 不定不定 置置1 1 不变不变 置置1 1 不变不变 置置0 0 不变不变 工作波形能直观地表示其输入信号与输出的时序关系工作波形能直观地表示其输入信号与输出的时序关系 S R Q Q 1 11 15.2.1 SR 锁存器锁存器5.2 锁存器锁存器SRS 接在接在B处S接在接在A处 悬空时间悬空时间S接接A振动振动 悬空时间悬空时间S接接B振动振动SR
10、SR=0,S=1 Q=0 R=1,S=1 Q=0 R=1S=1 Q=1 R=1,S=0 Q=1 R=1,S=1 Q=1 S=0 Q=1S=1R=1 Q=0 R=0 Q=05.2 锁存器锁存器2.逻辑门控逻辑门控SR锁存器锁存器 电路结构电路结构 国标逻辑符号国标逻辑符号简单简单SR锁存器锁存器使能信号控制门电路使能信号控制门电路工作原理工作原理 S=0,R=0:Qn+1=Qn S=1,R=0:Qn+1=1 S=0,R=1:Qn+1=0 S=1,R=1:Qn+1=XE=1:E=0:状态不变状态不变Q3=S Q4=R SRQn+1 00 Qn 01 0 10 1 11 X SRQn+1 00 Qn
11、 01 0 10 1 11 X 同步同步RSRS触发器真值表触发器真值表在在E E为为高电平高电平期间,期间,R、S信号影响触发器的状态;信号影响触发器的状态;在在E E为为低电平低电平期间,触发器期间,触发器的状态保持不变的状态保持不变 E S R Q 5.1 触发器的电路结构与工作原理 5.1.2 同步同步RS触发器触发器RS 触发器次态卡诺图触发器次态卡诺图逻辑功能表逻辑功能表(E=1)S R Qn Qn+1 说 明 0 0 0 0 0 1 状态不变0 0 1 1 0 1 状态同S 1 1 0 0 0 1 状态同S1 1 1 1 0 1 状态不定 特性方程特性方程(约束条件)(约束条件)
12、1 1 1 5.1 触发器的电路结构与工作原理 5.1.2 同步同步RS触发器触发器5.2.2 D 锁存器锁存器1.逻辑门控逻辑门控D锁存器锁存器国标逻辑符号国标逻辑符号逻辑电路图逻辑电路图=S=DS=0 R=1D=0Q=0D=1Q=1E=0:不变不变E=1:=DS=1 R=0D锁存器的功能表锁存器的功能表置置10111置置01001保持保持不变不变不不变变0功能功能QDEQ逻辑逻辑功能功能2.传输门控传输门控D锁存器锁存器 (c)E=0时时(b)E=1时时(a)电路结构电路结构TG2导通,导通,TG1断开断开TG1导通,导通,TG2断开断开Q=DQ 不变不变E=1,Q=D;E=0,Q=不变不
13、变(c)工作波形工作波形E=1,Q=D;E=0,Q=不变不变3.D 锁存器的动态特性锁存器的动态特性定时图定时图:表示电路动作过程中,对各输入信号的表示电路动作过程中,对各输入信号的时间要求以及输出对输入信号的响应时间。时间要求以及输出对输入信号的响应时间。74HC/HCT373 八八D锁存器锁存器4.典型集成电路典型集成电路74HC/HCT373的功能表的功能表高阻高阻H高阻高阻H锁锁存和禁止存和禁止输输出出HHH*LLLLL*LL锁锁存和存和读锁读锁存存器器HHHHLLLLHL使能和使能和读锁读锁存存器器(传传送模式)送模式)QnDnLE输输 出出内部内部锁锁存器存器状状 态态输输 入入工
14、作模式工作模式L*和和H*表示门控电平表示门控电平LE由高变低之前瞬间由高变低之前瞬间Dn的逻辑电平。的逻辑电平。5.3 触发器的电路结构和工作原理触发器的电路结构和工作原理5.3.1 主从触发器主从触发器5.3.2 维持阻塞触发器维持阻塞触发器5.3.4 触发器的动态特性触发器的动态特性5.3 触发器的电路结构和工作原理触发器的电路结构和工作原理1.锁存器与触发器锁存器与触发器 锁存器在锁存器在E的高的高(低低)电平期电平期间对信号敏感间对信号敏感 触发器在触发器在CP的上升沿的上升沿(下下降沿降沿)对信号敏感对信号敏感 在在Verilog HDL中对中对锁存器与锁存器与触发器的描述语句是不
15、同的触发器的描述语句是不同的主触发器主触发器 从触发器从触发器 1 1Q Q 主触发器根据主触发器根据R、S的状态触发翻转的状态触发翻转 0 0从触发器的状态不受影响从触发器的状态不受影响 0 01 1主触发器的状态不受主触发器的状态不受R、S的影响的影响 从触发器据从触发器据Q、Q的状态翻转的状态翻转 1S C1 1R Q Q 逻辑符号逻辑符号 触发器在时钟脉冲的触发器在时钟脉冲的负跳负跳沿沿触发翻转,因此,输入触发翻转,因此,输入信号在信号在CP负跳沿前加入负跳沿前加入功能与同步功能与同步RSRS触发器的功能一样触发器的功能一样动作特征:动作特征:CPCP的高电平期间的高电平期间主触发器存
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 第五
限制150内