数字电子技术基础简明教程课件触发器.ppt
《数字电子技术基础简明教程课件触发器.ppt》由会员分享,可在线阅读,更多相关《数字电子技术基础简明教程课件触发器.ppt(76页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、肖合九肖合九 教授教授数字逻辑电路数字逻辑电路 1第第4 4章章 触发器触发器 2第第4 4章章 触发器触发器概述概述4.1 基本触发器基本触发器4.2 同步触发器同步触发器4.3 边沿触发器边沿触发器4.4 触发器的电气特性触发器的电气特性3概概 述述数字电路:数字电路:分组合逻辑电路和时序逻辑电路两大类。分组合逻辑电路和时序逻辑电路两大类。组合逻辑电路的基本单元是门电路。组合逻辑电路的基本单元是门电路。时序逻辑电路的基本单元是触发器。时序逻辑电路的基本单元是触发器。一、对触发器的基本要求一、对触发器的基本要求 1 1、具有两个能自行保持的稳态、具有两个能自行保持的稳态0 0状态状态和和1
2、1状态状态(0 0状态和状态和1 1状态表征触发器的存储内容)状态表征触发器的存储内容)2 2、能够、能够接收接收、保存保存和输出信号,即外加触发信号时,电路的和输出信号,即外加触发信号时,电路的输出状态可以翻转;在触发信号消失后,能将获得的新态保存输出状态可以翻转;在触发信号消失后,能将获得的新态保存下来。下来。二、触发器的现态和次态二、触发器的现态和次态 现态现态Qn触发器接收输入信号之前的状态触发器接收输入信号之前的状态 次态次态Qn+1触发器接收输入信号之后的状态触发器接收输入信号之后的状态 (现态(现态Qn和次态和次态Qn+1的逻辑关系是研究触发器工作原理的基本的逻辑关系是研究触发器
3、工作原理的基本问题)问题)4从电路结构不同分从电路结构不同分1、基本触发器、基本触发器2、同步触发器、同步触发器3、边沿触发器、边沿触发器从逻辑功能不同分从逻辑功能不同分1、RS触发器触发器2、JK触发器触发器3、D触发器触发器4、T触发器触发器5 5、T触发器触发器 三、触发器的分类三、触发器的分类触发器触发器基本触发器基本触发器同步触发器同步触发器边沿触发器边沿触发器输入信号直接加到输入端,是触发器的基本输入信号直接加到输入端,是触发器的基本电路结构,是构成其他类型触发器的基础。电路结构,是构成其他类型触发器的基础。输入信号经过控制门输入,控制门受时钟信输入信号经过控制门输入,控制门受时钟
4、信号号CP控制。控制。只在时钟信号只在时钟信号CP的上升沿或下降沿时刻,输的上升沿或下降沿时刻,输入信号才能被接收。入信号才能被接收。54.1 4.1 基本触发器基本触发器4.1.1 用与非门组成的基本触发器用与非门组成的基本触发器信信号号输输入入端端低低电平有效电平有效一、电路组成和逻辑符号一、电路组成和逻辑符号用两个用两个与非门与非门交叉连交叉连接构成接构成电电路路组成组成逻逻辑辑符号符号有两个输有两个输出端,一出端,一个无小圆个无小圆圈,为圈,为Q端,一个端,一个有小圆圈,有小圆圈,为为Q端。端。两个互补的输出端两个互补的输出端1状态状态:Q1、Q 0 0状态状态:Q0、Q 16S RQ
5、10011 00R=0、S=1时:由于时:由于R=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由S=1、Q=1可得可得Q0。即不论触发器原来处于什么状态都。即不论触发器原来处于什么状态都将变成将变成0状态状态,这种情况称将触发器,这种情况称将触发器置置0或或复位复位。R端称为触发端称为触发器的置器的置0端或复位端。端或复位端。二、工作原理二、工作原理70110R=1、S=0时:由于时:由于S=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由R=1、Q=1可得可得Q0。即不论触发器原来处于什么状态都。即不论触发器原来处于什么状态都将变成将变成1状态状态,
6、这种情况称将触发器,这种情况称将触发器置置1或或置位置位。S端称为触发端称为触发器的置器的置1端或置位端。端或置位端。Q1 00S R0 118R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。触发器具有记忆能力。11101101Q1 000 11S R1 1不变90011?R=0、S=0时:时:Q=Q=1,不符合触发器的逻辑关系。并且由,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的于与非门
7、延迟时间不可能完全相等,在两输入端的0同时撤除同时撤除后,将不能确定触发器是处于后,将不能确定触发器是处于1状态还是状态还是0状态。所以触发器不状态。所以触发器不允许出现这种情况,这就是允许出现这种情况,这就是基本基本RS触发器的约束条件触发器的约束条件。Q1 000 111 1不变S R0 0不定10Q=Q“保持保持”Q=0Q=10 态态“置置 0”或或“复位复位”(Reset)Q=1Q=01 态态“置置 1”或或“置位置位”(Set)Q和和Q 均为均为UHR 先撤消:先撤消:1 态态S 先撤消:先撤消:0 态态信号同时撤消:信号同时撤消:状态不定状态不定 (随机随机)总结:总结:1、2、3
8、、4、11基本基本RS触发器的特性表触发器的特性表10 1 1触发器置010 1 010 0 1触发器保持原状态不变00 0 01 1 1触发器状态不定1 1 001 0 1触发器置101 0 0说明Qn1R S Qn12基本基本RS触发器的特性表触发器的特性表 电路中,输入信号是电路中,输入信号是R、S。当。当R0时时R1、当、当R1时时R0;当;当S0时时S1、当、当S1时时S0。因此基本。因此基本RS触发器的特性表又可以表示如下:触发器的特性表又可以表示如下:011100不用不用不用不用0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1Qn+1R S Qn基
9、本基本RS触发器的简化特性表触发器的简化特性表R SQn+1注注0 00 11 01 1Qn10不用不用保持保持置置1置置0不允许不允许13次态次态Qn+1的卡诺图的卡诺图特性方程特性方程触发器的特性方程就是触发器次态触发器的特性方程就是触发器次态Qn+1与输入及现态与输入及现态Qn之间的逻辑关系式之间的逻辑关系式 Qn0001111000011011RS 约束条件SRQn14状态图状态图描述触发器的状态转换关系及转换条件的图形称为状态图描述触发器的状态转换关系及转换条件的图形称为状态图011/1/10/01/当触发器处在当触发器处在0状态,即状态,即Qn=0时,若输入信号时,若输入信号 01
10、或或11,触发器仍为触发器仍为0状态状态;RS当触发器处在当触发器处在1状态,状态,即即Qn=1时,若输入信号时,若输入信号 10或或11,触发器仍为触发器仍为1状态状态;RS若若R S 10,触发器就会翻转成为触发器就会翻转成为1状态状态。若若R S 01,触发器就会翻转成为触发器就会翻转成为0状态状态。15波形图波形图 反映触发器输入信号取值和状态之间对应关系的图形称为反映触发器输入信号取值和状态之间对应关系的图形称为波形图波形图RSQQ置置1置置0置置1置置1置置1保持保持不不允允许许不定不定16RSQQ置置0置置1置置1保持保持不定不定保保持持不不允允许许不允许不允许不不允允许许置置0
11、保持保持当当R=S=0=0的的信信号同时撤销号同时撤销当当R=S=0=0的的信信号分时撤销号分时撤销当当R=S=0=0的的信信号分时撤销号分时撤销 1、R=S=0是不允许的,这时是不允许的,这时Q端和端和Q端都为高电平,这是一端都为高电平,这是一种未定义的状态。种未定义的状态。2、当当R=S=0的信号同时撤销时状态不定。的信号同时撤销时状态不定。3、当当R=S=0的信号分时撤销时,状态决定于后撤销的信号。的信号分时撤销时,状态决定于后撤销的信号。17 用或非门组成的基本触发器用或非门组成的基本触发器输入信号输入信号R、S为为高电平有效高电平有效用两个用两个或非门或非门交叉连交叉连接构成接构成电
12、电路路组成组成两个互补的输出端两个互补的输出端1状态状态:Q1、Q 0 0状态状态:Q0、Q 118或非门组成的基本或非门组成的基本RS触发器的状态转换表触发器的状态转换表 R高电平高电平有效置有效置0S高电平有高电平有效置效置119基本基本RS触发器的特点:触发器的特点:主要优点主要优点(1 1)结构简单,仅由两个与非门或者或非门交叉连接构成。)结构简单,仅由两个与非门或者或非门交叉连接构成。(2 2)具有置)具有置0、置、置1 1和保持功能,其特性方程为和保持功能,其特性方程为存在问题存在问题(1 1)电电平平直直接接控控制制,即即由由输输入入信信号号直直接接控控制制触触发发器器的的输输出
13、出,电路抗干扰能力下降电路抗干扰能力下降(2 2)R、S之间存在约束,即两个输入不能同时为高电平。之间存在约束,即两个输入不能同时为高电平。约束条件204.1.3 集成基本触发器集成基本触发器EN1时工作时工作 EN0时禁止时禁止1S3S21作业题作业题P273 题题4.1 22一、填空题一、填空题 1、按照电路结构和工作特点的不同,将触发器分成、按照电路结构和工作特点的不同,将触发器分成()、()和和()。2、由与非门构成的基本、由与非门构成的基本RS触发器的特征方程为:触发器的特征方程为:();约束条件为:;约束条件为:()。3、填写下表所示的、填写下表所示的RS触发器特性表中的触发器特性
14、表中的Qn+1。二、选择题二、选择题 1、已知、已知R、S是或非门构成的基本是或非门构成的基本RS触发器触发器输入端,则约束条件为输入端,则约束条件为()。RS0 R+S1 RS1 R+S0 2、有、有1个与非门构成的基本个与非门构成的基本RS触发器,欲使触发器,欲使Qn+1Qn,则输入信号应为,则输入信号应为()。S0,R1 SR1 S1,R0 SR00 00 11 01 1Qn+1R S23一、填空题一、填空题 1、按照电路结构和工作特点的不同,将触发器分成、按照电路结构和工作特点的不同,将触发器分成(基本基本触发器触发器)、(同步触发器同步触发器)和和(边沿触发器边沿触发器)。2、由与非
15、门构成的基本、由与非门构成的基本RS触发器的特征方程为:触发器的特征方程为:();约束条件为:;约束条件为:(RS=0)。3、填写下表所示的填写下表所示的RS触发器特性表中的触发器特性表中的Qn+1。二、选择题二、选择题 1、已知、已知R、S是或非门构成的基本是或非门构成的基本RS触发器触发器输入端,则约束条件为输入端,则约束条件为()。RS0 R+S1 RS1 R+S0 2、有有1个与非门构成的基本个与非门构成的基本RS触发器,欲使触发器,欲使Qn+1Qn,则输入信号应为则输入信号应为()。S0,R1 SR1 S1,R0 SR0Qn10不用不用0 00 11 01 1Qn+1R S244.2
16、 4.2 同步触发器同步触发器 在数字系统中,如在数字系统中,如果要求某些触发器在同一时刻动作,果要求某些触发器在同一时刻动作,就必须给这些触发器引入就必须给这些触发器引入时间控制信号。时间控制信号。时间控制信号时间控制信号也称也称同步信号同步信号,或,或时钟信号时钟信号,或,或时钟时钟脉冲脉冲,简称,简称时钟时钟,用,用CP(Clock Pulse)表示。表示。CP控制时序电路工作节奏的固定频率的脉冲信号,控制时序电路工作节奏的固定频率的脉冲信号,一般是矩形波。一般是矩形波。具有时钟脉冲具有时钟脉冲CP控制的触发器称为控制的触发器称为同步触发器同步触发器,或,或时钟触发器时钟触发器,触发器状
17、态的改变与时钟脉冲同步。,触发器状态的改变与时钟脉冲同步。同步触发器:同步触发器:同步同步 RS 触发器触发器同步同步 D 触发器触发器25一、电路组成及工作原理一、电路组成及工作原理1.电路及逻辑符号电路及逻辑符号QG1R&SQG3R&SG2G4CPCP曾用符号曾用符号QQRSRS CPCP国标符号国标符号QQRSRS CPC14.2.1 同步同步RS触发器触发器控制门控制门只有只有CP=1时,时,G3、G4导通导通 与非门与非门G1、G2构成基本触发器,与非门构成基本触发器,与非门G3、G4是控制门,输入信号是控制门,输入信号R、S通过控制门进行通过控制门进行传送,传送,CP称为时钟脉冲,
18、是输入控制信号。称为时钟脉冲,是输入控制信号。时钟信号时钟信号时钟信号时钟信号26QG1R&SQG3R&SG2G4CPCP2.工作原理工作原理 从右上图所示电路可以看出,从右上图所示电路可以看出,CP=0时控制门时控制门G3、G4被封锁,基被封锁,基本触发器保持原来状态不变。只有当本触发器保持原来状态不变。只有当CP1时时控制门被打开后,输控制门被打开后,输入信号才会被接收,而且工作情况与右下图所示的由与非门构成的入信号才会被接收,而且工作情况与右下图所示的由与非门构成的基本基本RSRS触发器电路没有什么区别。因此,可列出特性表如下。触发器电路没有什么区别。因此,可列出特性表如下。QG1R&S
19、QG2不用1 1 1 1不允许不用1 1 1 001 1 0 1置001 1 0 011 0 1 1置111 0 1 011 0 0 1保持01 0 0 0保持Qn0 注Qn+1CP R S Qn27QG1R&SQG3R&SG2G4CPCP特征方程特征方程当当 CP=0保持保持当当 CP=1 对照由与非门构成的基本对照由与非门构成的基本 RS 触发器的逻辑功能也触发器的逻辑功能也可以得到上式的特征方程。可以得到上式的特征方程。由特性表可列出特征方程如下。由特性表可列出特征方程如下。从右图所示的电路也可以推从右图所示的电路也可以推导出特征方程。导出特征方程。约束条件约束条件CP=1期间有效期间有
20、效28二、二、主要特点主要特点1.时钟电平控制时钟电平控制 CP=1=1期间触发器接收输入信号;期间触发器接收输入信号;CP=0=0期间触发器保期间触发器保持状态不变。与基本持状态不变。与基本RS触发器相比,对触发器状态的触发器相比,对触发器状态的转变增加了时间控制。多个这样的触发器可以在同一个转变增加了时间控制。多个这样的触发器可以在同一个时钟脉冲控制下同步工作,这给用户的使用带来了方便时钟脉冲控制下同步工作,这给用户的使用带来了方便而且由于这种触发器只在而且由于这种触发器只在CP=1=1时工作,时工作,CP=0=0时被禁时被禁止所以其抗干扰能力也要比基本止所以其抗干扰能力也要比基本RS触发
21、器强得多。触发器强得多。2.RS 之间有约束之间有约束 同步同步RS触发器在使用过程中,如果违反了触发器在使用过程中,如果违反了RS0 0的约的约束条件,则可能出现下列四种情况:束条件,则可能出现下列四种情况:CP=1=1期间,若期间,若R=S=1,则将出现,则将出现Q端和端和Q端均为高端均为高电平的不正常情况。电平的不正常情况。CP=1=1期间,若期间,若R、S分时撤销,则分时撤销,则触发器触发器的状态决的状态决定于后撤销者定于后撤销者。29 CP=1=1期间,若期间,若R、S同时同时从从1跳变到跳变到0 则会出现竞则会出现竞态现象,而竞争结果是不能预先确定的。态现象,而竞争结果是不能预先确
22、定的。若若R=S=1时时CP突然撤销,即突然撤销,即从从1跳变到跳变到0,也会,也会出出现竞态现象,而竞争结果是不能预先确定的。现竞态现象,而竞争结果是不能预先确定的。RSQQCP不允许不允许不不允允许许不不允允许许30一、一、电路组成及工作原理电路组成及工作原理QG1R&SQG3R&SG2G4CPCP1D D(CP=1期间有效期间有效)4.2.2 4.2.2 同步同步D触发器触发器 在同步在同步RS触发器的基础上,触发器的基础上,增加了反相器增加了反相器G5,通过它把,通过它把加在加在S端的端的D信号反相后送到信号反相后送到了了R端。如右图。端。如右图。简化电路:省掉反相器。把简化电路:省掉
23、反相器。把G3的输出送到的输出送到R端。端。G3的输出为的输出为SCPS1SDR311 1、时钟电平控制,无约束问题、时钟电平控制,无约束问题在在CP=1期间,若期间,若D=1,则则Qn+1=1;若若D=0,则则Qn+1=0,即根据输入信号即根据输入信号D取值不同,触发器取值不同,触发器既可以置既可以置1,也可以置也可以置0。由于电路是在同步由于电路是在同步RS触发器基础上经过改进触发器基础上经过改进得到的,所以约束问题不存在。得到的,所以约束问题不存在。2、CP=1时跟随,下降沿到来时才锁存时跟随,下降沿到来时才锁存CP=1期间,输出端随输入端的变化而变化;期间,输出端随输入端的变化而变化;
24、只有只有当当CP脉冲下降沿到来时才锁存,锁存的内脉冲下降沿到来时才锁存,锁存的内容是容是CP下降沿瞬间下降沿瞬间D的值。的值。二、主要特点二、主要特点32三、集成同步三、集成同步 D 触发器触发器1.TTL:74LS375CPCPD DQG1QG3R&SG2G4111G5RS+VCC74LS37574LS3751D01LE1D12D02LE2D11Q01Q01Q11Q12Q02Q02Q12Q114791215236510111413Q1Q1Q2Q2Q3Q3Q4Q4D1CP1、2D2D3CP3、4D4816332.CMOS:CC4042CD DG1QG3G2G41TGQTG111CG5G6CPC
25、P11=1POLPOL0CPCPCPCPCPCPCPCP1CPCPCPCPCP=1保持保持CP=0D DCP=1D DCP=0保持保持 POL1 1时,时,CP1 1有效,锁有效,锁存的内容是存的内容是CP下降沿时刻下降沿时刻D的的值;值;POL0 0时,时,CP0 0有效,锁存有效,锁存的内容是的内容是CP上上升沿时刻升沿时刻D的值。的值。POL是是CP极性控制信号。极性控制信号。当当POL=0时,时,C=CP、C=CP;当当POL=1时,时,C=CP、C=CP。34+VCCD0D1D2D3CPPOLQ0Q0Q1Q1Q2Q2Q3Q347131456329101211151Q0Q0Q1Q1Q2
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 简明 教程 课件 触发器
限制150内