数字式秒表课程设计(共13页).doc
《数字式秒表课程设计(共13页).doc》由会员分享,可在线阅读,更多相关《数字式秒表课程设计(共13页).doc(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上课程设计报告题 目: 数字式秒表 学 院: 电气学院 专 业: 自动化 班 级: 姓 名: 学 号: 指导老师: 2015年6月29日专心-专注-专业目录摘要第1章 系统概述1.1 数字式秒表的设计要求与分析 1.2 设计方案论证 1.3 总体设计方案框图及分析第2章 单元电路的设计与分析2.1 基准脉冲的获取 2.2 控制电路的选择 2.3 计数、译码、显示单元的设计第3章 整体电路图 3.1 总体电路图 3.2 各部分工作原理第4章 体会与收获 4.1 遇到的问题及解决方案 4.2 心得体会参考文献元器件明细表摘 要 本次的设计任务是一个数字秒表,而秒表与普通的钟
2、表不同,它的目的是对从某一时刻到另一时刻的时间间隔进行计时。 在翻阅相关资料后,我们把秒表的设计分成了三大部分:基准脉冲产生部分;控制部分和计数、译码、显示部分。 基准脉冲产生部分由石英振荡器和由计数器组成的分频器构成。在石英振荡器中,石英晶体的固有频率是1M Hz,即振荡器的输出为1M Hz的矩形脉冲。而分频器将1M Hz分频为100 Hz的基准脉冲。 控制部分可由基本RS触发器和相应的开关组成。 计数、译码、显示部分中,将使用同步四位二进制加法计数器74LS161 来计数。74LS48是BCD-7段译码器/驱动器,专用于驱动LED七段共阴极显示数码管。第一章1.1 数字式秒表的设计要求与分
3、析 设计要求如下: 秒表的最大计时值为99分59.99秒; 6位数码管显示,分辨率为0.01秒 具有清零、启动计时、暂停及继续计数等控制功能; 首先,秒表的分辨率为0.01秒,故要获得频率为100 Hz的基准毫秒脉冲;其次,分、毫秒计数器为100进制计数器,秒计数器为60进制计数器;最后,用一个控制键实现秒表的暂停/继续计数功能,用另一个控制健实现秒表的清零/启动功能。分别实现以上模块功能,即可设计出符合要求的数字秒表。1.2设计方案论证 即为数字式秒表,那么必须有数字显示。按设计要求,须用数码管来做显示器。题目要求最大记数值为99分59.99秒,那则需要六个数码管。要求计数分辨率为0.01秒
4、,那么我们需要相应频率的信号发生器。选择信号发生器时,有两种方案:一种是用晶体震荡器,另一种方案是采用集成电路555定时器与电阻和电容组成的多谐振荡器。秒表核心部分使用六个74161计数器采用串联方式构成,这种连接方式简单,使用元器件数量少。本次设计采用的是555构成的多谐振荡器,成本低,操作简便。1.3总体设计方案框图及分析 通过以上的分析,查阅相关资料后,得数字式秒表的原理方框图如图1-3所示。如图1-3 数字式秒表原理图 本电路由启动、清零复位电路、多谐振荡电路、分频计数电路、译码显示电路等组成,整体上是按照基准脉冲产生部分,控制部分和计数、译码、显示部分这三大部分来设计的。第2章 单元
5、电路的设计与分析2.1 基准脉冲的获取 1.方案一:由555构成多谐振荡器 555 定时器是一种模拟和数字功能相结合的中规模集成器件,它的电源电压范围宽,可在 4.5V16V 工作,输出驱动电流大约为 200mA,因而它的输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555 定时器的内部电路框图和外引脚排列R如图1.2 所示。它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一
6、个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3。如图2-1 555多谐振荡器注明:6脚为THR,触发器输入端,低电平有效。 2脚为TRI,阀值输入端,高电平有效。4脚为RST,总复位端,低电平有效。 7脚为DIS,放电端。5脚为CON,控制端。1脚接地,8脚接电源。 3脚为输出端。TD为内部三极管。 由555定时器构成的多谐振荡器如图2-2(a)所示,图1.3(b)为其工作波形。如图2-2 555振荡器及波形矩形波的振荡周期T=T1+T2=2(R1+2R2)C在调试电路时,调节电位器RP,使输出脉冲周期为0.01s,即可获得所需的基准脉冲。仿真图如图2-3 基准
7、仿真图2方案二:由石英晶体构成的多谐振荡器 在对频率的稳定性要求较高的电路中,应采用频率稳定性很高的石英晶体振荡器,图2-4给出了两种常见的石英晶体振荡电路。如图2-4 晶体振荡器石英晶体振荡电路的谐振频率由石英晶体的固有频率决定,故图 1.4中的两电路输出的波形的振荡频率均为1M Kz,电路中其它元器件对输出波形频率的影响极为有限。只是石英晶体振荡器产生的频率很高,要得到基准毫秒脉冲,还需要用分频电路。振荡器输出1M Kz信号,为了得到100 Hz的振荡脉冲,可以进行10 000分之一的分频。3. 两种方案的比较与选择石英晶体振荡器成本高,需要元器件多,电路比较复杂而用555多谐振荡器结构简
8、单,成本低,易于维修,不需加分频电路。因此在数字式秒表的设计中,选择了方案一。2.2控制电路的选择 1.启动和暂停控制开关 启动和暂停控制开关是由基本RS触发器构成的。基本RS触发器是由两个与非门交叉耦合而成的,是TTL触发器的最基本组成部分,其逻辑图如图2-5所示,它能够存储1位二进制信息,但存在 R+S =1的约束条件。如图2-5 与非门组成的RS触发器逻辑电路及逻辑符号基本RS触发器的用途之一是作无抖动开关。例如触发器是具有记忆功能的二进制信息存储器件,是时序逻辑电路的基本器件之一。在图2-5(a)所示的电路中通过希望在开关S闭合时,A点电压的变化是从+5V到0V的清楚跃迁,但是由于机械
9、开关的接触抖动,往往在几十毫秒内电压会出现多次抖动,相当于连续出现了几个脉冲信号。显然,用这样的开关产生的信号直接作为电路的驱动信号可能导致电路产生错误动作,这在有些情况下是不允许的。为了消除开关的接触抖动,可在机械开关与驱动电路间接入一个基本RS触发器(如图1.10所示),把带RS触发器的无抖动的开关称为逻辑开关。 在秒表的设计电路图中,启动和暂停控制开关电路如下图2-7所示。由图2-7知,当开关S1都打开时,基本RS触发器的两输入端都是1,触发器输出保持原状态不变。当开关S1向上闭合是,Q输出1,基准脉冲可以输入到计数单元,秒表起动计时;当开关S1向下闭合是,Q输出0,基准脉冲无法输入到计
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字式 秒表 课程设计 13
限制150内