数字电容测量仪(共17页).doc
《数字电容测量仪(共17页).doc》由会员分享,可在线阅读,更多相关《数字电容测量仪(共17页).doc(17页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上1 绪论1.1课程设计的背景很多电子产品中,电容器都是必不可少的电子元件,它在电子设备中充当的平滑滤波、电源的退耦、交流信号的旁路、交直流电路的交流耦合等。固定电容的容量可直接从标称容量上读出,而可调电容的容量则不确定。传统的测量方法都采用交流电桥法和谐振法,通常采用刻度读数,此方法不够直观,因此,设计一个简易电容测试仪作为测量工具是有必要的。1.2课程设计的内容本次课程设计的内容是独立完成一个数字电容测试仪的设计,采用EWB电路仿真设计软件完成数字电容测试仪电路的设计及仿真调试,在微机上仿真实现数字电容测试仪的设计。课程设计具体内容:框图中的外接电容是定时电路中的一
2、部分。当外接电容的容量不同时,与定时电路所对应的时间也有所不同,即C=f(t),而时间与脉冲数目成正比,脉冲数目可以通过计数译码获得。1.3课程设计的目的 掌握multisim在电子设计中的仿真,分析,调试等应用。 掌握电容数字测量仪的设计组装与调试方法。熟悉相应的中大规模集成电路的使用方法,并掌握其工作原理1.4课程设计指标与要求: 指标:(1) 被测电容的容量在0.01F至100F范围内。(2) 设计测量量程。(3) 用3 位数码管显示测量结果,测量误差小于20%。 课题任务要求:1、画出总体设计框图,以说明数字电容测试仪由哪些相对独立的功能模块组成,标出各个模块之间互相联系,时钟信号传输
3、路径、方向和频率变化。并以文字对原理作辅助说明。2、设计各个功能模块的电路图,加上原理说明。3、选择合适的元器件,在EWB上连接验证、仿真、调试各个功能模块的电路。在连接验证时设计、选择合适的输入信号和输出方式,在充分电路正确性同时,输入信号和输出方式要便于电路的仿真、调试和故障排除。4、在验证各个功能模块基础上,对整个电路的元器件和连接,进行合理布局,进行整个数字钟电路的连接验证、仿真、调试。5、自行接线验证、仿真、调试,并能检查和发现问题,根据原理、现象和仿真结果分析问题所在,加以解决。学生要解决的问题包括元器件选择、连接和整体设计引起的问题。2 总体设计方案2.1设计原理框图 定时电路多
4、谐振荡器计数器译码器数码显示器微分电路自动调零外接电容图1、电容测量仪原理框图 2.2方案设计利用单稳态触发器充放电规律等,可以把被测电容的大小转换成脉冲的宽度,即控制脉冲的宽度Tx严格与Cx成正比。只要把此脉冲与频率固定不变的方波即时钟方波相与,就可得到计数脉冲,把计数脉冲送给计数器计数,在显示器中显示计数脉冲的个数。如果计数脉冲的频率等参数合适,数字显示的数字N便与Cx的大小。之所以选择该方案是考虑到这个方案不仅设计比较容易实现,而且必要时还可以扩展量程,更重要的是该方案设计出来的数字测试仪测量的结果比较精确。2.3各模块功能简介 控制电路的功能是经单稳态触发器将被测电容转化成宽度与之成正
5、比的单个脉冲。 多谐振荡器提供标准的时钟脉冲,以便将单稳态产生的脉冲宽度用标准时钟脉冲个数来表示。 计数显示电路显示单稳态触发器脉冲宽度对应的标准时钟脉冲的个数。3 课程设计的步骤 3.1555集成定时器功能表 我们给出555集成定时器功能表,如表1:输入输出阈值输入端6触发输入端2复位端4输出端 3放电管T端700导通2/3Vcc2/3Vcc1/3Vcc10导通1/3Vcc1不变不变表1 555集成定时器功能表3.2多谐振荡器电路的设计振荡器是数字电容测量仪的核心,振荡器的稳定度以及其所产生的基准频率的稳定度决定了数字电容测量仪的准确度,通常选用石英晶振构成振荡电路。在要求不高的情况下可以选
6、用555构成的多谐振荡器。555组成多谐振荡器的工作原理如下:接通电源Vcc后,Vcc经电阻R1和R2对电容C充电,其电压UC由0按指数规律上升。当UC2/3VCC时,电压比较器C1和C2的输出分别为UC1=0、UC2=1,基本RS触发器被置0,Q=0、Q=1,输出U0跃到低点平UoL。与此同时,放电管V导通,电容C经电阻R2和放电管V放电,电路进入暂稳态。随着电容C放电,Uc下降到Uc1/3Vcc时,则电压比较器C1和C2的输出为Uc1=1、Uc2=0,基本RS 触 发器被置1,Q=1,Q=0,输出U0 由低点平UoL跃到高电平UoH。同时,因Q=0,放电管V截止,电源Vcc又经过电阻R1和
7、R2对电容C充电。电路又返回前一个暂稳态。因此,电容C上的电压Uc将在2/3Vcc和1/3Vcc之间来回充电和放电,从而使电路产生了振荡,输出矩形脉冲。图2多谐振荡器波形图 多谐震荡周T为: T=T1+T2。t1为电容C上的电压由1/3Vcc充到2/3Vcc所需的时间,充电回路的时间常数为R2C。T1可用下式估算 T1=(R1+R2)Cln2(R1+R2)Cln2 (31)T2为电容C上的电压由2/3Vcc下降到1/3Vcc所需的时间,放电回路的时间常数为R2C。 T2可用下式估算 T2=R2Cln2R2Cln2(32)所以,多谐振荡器的振荡频率周期T为 T =T1+T2(R1+2R2)Cln
8、2 (33)振荡频率为 f =1/T=1/(R1+2R2)Cln2) (34)555构成的多谐振荡器电路如图3:图3多谐振荡器电路 所设计的多谐振荡器电路仿真波形图如图4:图4多谐振荡器电路仿真波形图3.3单稳态触发器电路的设计 单稳态触发器所产生波形用于控制计数,由555定时器组成的单稳触发器,它既为下级的多谐触发器提供输入脉冲,又为后面计数器开始计数提供信号脉冲。 单稳态触发器的工作特特性具有如下特点: 第一,它有稳态和暂稳态两个不同的工作状态;第二, 在外界触发脉冲作用下,能从稳态翻转到暂稳态,在暂稳态维持一段时间后,再自动回到稳态;第三,暂稳态维持时间的长短取决于电路本身的参数,与触发
9、脉冲的宽度和幅度无关。在图6所示的单稳态触发器,在电容测试中用作测量控制的,如果开关J1断开,则经过反相器后,端口2处于高电平,那么稳态时这个555定时电路一定处于Vc1= Vc2=1、Q=0、V0=0的状态。通电后电路便自动地停在V0=0的稳态。当开关J1闭合时,经反相器后,端口2处于高电平,使555定时电路Vc2=0,锁存器被置1,V0跳变成高电平,电路进入暂稳态。与此同时TD截止,Vcc经R3开始向电容Cx充电。当充至Vcx=2/3Vcc时,锁存器被置0,输出V0=0状态。 图5 单稳态触发器原理波形图单稳触发器输出脉冲的宽度等于暂稳台的持续时间,即Tw=RCxln3= 1.1RCx=
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电容 测量仪 17
限制150内