《数字电子技术期末考试试题4.pdf》由会员分享,可在线阅读,更多相关《数字电子技术期末考试试题4.pdf(34页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、期末考试试题课程名称 数字电子技术适用专业自动化、测控考试时间(120)分钟一、填空题(22分每空2分)1 A 0=_ ,A 1=_ _3、单稳态触发器中.两个状态一个为稳态,后二个为 态.多谐振荡器两个状态都为态,施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输 入 有关,而与 电路原先5、某数/模转换器的输入为8位二进制数字信号(。7。0),输出为025.5V的模拟电压。若数字信号的最低位是1”其余各位是“0”,则输出的模拟电压为。6、一个四选一数据选择器,其地址输入端有 个。二、化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y(A,
2、B,C,D)=Zm(0,1,2,3,4,5,6,7,13,15)2)L(A,B,C,D)=5)+2 1(1,2,3,9,10,11)利用代数法化简逻辑函数,必须写出化简过程3)F(A,B,C)=AB+ABC+A(B+AB)三、幽图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0).1、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(1 1 分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常
3、;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用7 4 L S 1 3 8 和适当的与非门实现此电路(2 0 分)2、中规模同步四位二进制计数器7 4 L S 1 6 1 的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8 分)六、分析画图题(8 分)画出下图所示电路在匕作用下,输出电压的波形和电压传输特性(a)74LS138功能表如下:输入输 出G1 G2A G2BC B AYo Yi Y2 Y3 Y4 Y5 Y6Y7X H XXXXH H H H H H HX X HXXXHL X XXXXH H H H H H HH L LL L LHL
4、 L HH H H H H H HH L LL H LHL H HL H H H H H HH L LHH L LH I LH L HH L H H H H HH H LHH L LH I LH H HH H L H H H HHH L LH H H L H H HH L LHH H H H L H HHH H H H H L HHH H H H H H LHH H H H H H H74LS161功能表清零RD预置LD使能时钟CP预置数据输入DCBA输出EPETQD QC QB QALXXXXxxxxLLLLHLXXTDCBADCBAHHLXXxxxx保持HHXLXxxxx保持HHHHTxx
5、xx计数04级自动化、测 控 数字电子技术A 卷答案一、填空题(22分每空2 分)K A,A 2、Q+,=JQ+KQ3、稳态,暂稳态,暂稳态,稳态 4、输入,电路原先状态5、0.1 V 6、两二、化简题(15分 每小题5 分)1)Y(A,B,C,D)=Xm(0,1,2,3,4,5,6,7,1 3,1 5)=A+BD3)F(A,B,C)=AB+ABC+A(B+AB)=A+B+BC+AB+A B=A+B+BC+A=0三、画图题(10分 每 题 5 分)1、2、CPt -I H _ n _ n _ ru_LrH:oiirnL四、分析题(17分)1、(6 分)L=A B2、(1 1分)五 进 制 计
6、数 器123456789Q。LmLTQi|五、设计题(28分)1、(20 分)1)根据题意,列出真值表由题意可知,令输入为A、B、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G表示红、黄、绿三个批示灯的状态,“1”表示亮,“0”表示灭。ABCRYG0 0 01100 0 10100 1 0010(2)由真值表0 1 1100列出逻辑函数表达式为:1 0 00101 0 1100R(A,8,C)=EMO,3,5,6)1 1 01001 1 1001y(A,8,C)=ZM0,l,2,4)G(A,3,C)=叫根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图
7、。2、(8 分)CPET161六、分析画图题(8 分)数字电子技术基础试 题(第一套)一、填空题:(每空1分,共15分)1 .逻辑函数y =AB+C的两种标准形式分别为()、()o2 .将 2 0 0 4 个“1”异或起来得到的结果是(1 23 .半导体存储器的结构主要包含三个部分,分 别 是()、()、()o4 .8 位 D/A 转换器当输入数字量1 0 0 0 0 0 0 0 为 5v。若只有最低位为高电平,则输出电压为(0.0 3 9 )v;当输入为1 0 0 0 1 0 0 0,则输出电压为(5.3 1 )V o5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰能力强,()
8、的转换速度快。6.由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。7 .与P A L 相比,G A L 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。二、根据要求作题:(共15分)1 .将逻辑函数P=A B+A C写成“与或非”表达式,并用“集电极开路与非门”来实现。2 .图 1、2中电路均由C MOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C 的P、Q波形。图1PO R Q三、分析图3 所示电路:(10分)1)试写出8 选 1数据选择器
9、的输出函数式;2)画出A2、A l、A0从000111连续变化时,Y 的波形图;3)说明电路的逻辑功能。1丫A2-A2 YDo Di D2D3 D4D5D6D?I I I I I I I I1 0 1 1 0 0 1 1图3四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)五、已知电路及CP、A 的波形如图4(a)(b)所示,设触发器的初态均为“0”,试画出输出端8 和 C 的波形。(8 分)图4 (a)六、用 T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如
10、何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)图 5(a)图 5(b)七、图6 所示是1 6*4 位 ROM和同步十六进制加法计数器7 4 L S 1 61 组成的脉冲分频电路。ROM中的数据见表1 所示。试画出在C P 信号连续作用下的D 3、D 2、D I、D O 输出的电压波形,并说明它们和 C P 信号频率之比。(1 6 分)输出0123DDDDROM丽图 60123AAAA表 1 :地址输入数据输出A 3 A 2 A 1 A OD 3 D 2 D I D O0 0 0 01 1 1 10 0 0 10 0 0 00 0 100 0 110 0 110 10 00 10
11、 00 10 10 10 110 100 11010 0 10 11110 0 010 0 01 1 1 110 0 1110 010 100 0 0 110 110 0 10110 00 0 0 1110 10 10 01 1 1 00 1111 1 1 10 0 0 0C P 波形如图所示:八、综合分析图7 所示电路,R AM的 1 6 个地址单元中的数据在表中列出。要求:(1)说明555定时器构成什么电路?(1 8 分)(2)说明7 4 L S 1 6 0构成多少进制计数器?(3)说明R AM在此处于什么工作状态,起什么作用?(4)写出D A 转换器C B 7 52 0的输出表达式(与
12、dg 曲之间的关系);(5)画出输出电压口 的波形图(要求画一个完整的循环)。中南大学信息学院 数字电子计数基础益 题(第一套)参考答案一、填 空(每 空 1 分,共 15分)1 Y(ABC)=Z i=l,2,3,5,7),y(A8C)=口根。=0,4,6)2.0 3.地 址译码器、存储矩阵、输出缓冲器4.0.039、5.315.双积分型、逐次逼近型6.施密特触发器、单稳态触发器7.结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共 15分)1.P=A+BC=A B CO C与非门实现如图:+VccIR2.P=AC+BC;Q+i=A+B C+B+Qn C n 三、1)7Y=Zm D
13、o=Z)Q A2 A|AQ+Z)|A,2 A|AQ+0 2 A2 al A。+A 2 4|AQ+DA,2 A|AQ+A)AQ+Z)6 2 4)AQ+。7 7 1 2 A lA。2)Ao _|_|_|_|_ _|_|_I -3)该电路为序列脉冲发生器,当 A 2、A l、A 0 从 000111连 续 变 化 时,Y 端 输 出 连 续 脉 冲 10110011。四、设用A3A2A1A0表示该数,输出F。列出真值表(6 分)A3A2A1A0F0000000010001000011001000010110110101111F=(5,6,7,8,9)=A3-A2Ao-A2At100011001110
14、10X1011X1100X1101X1110X1111XA 3A 2A OA l五、Fcp-T L r L r L r L r L r L T-u-LA I I _ I I I LB n n nK、T=l,连线F =C尸。如图:七、D 3,D 2、D I、D O 频率比分别是 1/1 5、3/1 5、5/1 5、7/1 5;D o FLJ-LJ-LJnU_L_FLJ_DI|_D2|D3八、(1 )555定时器构成多谐振荡器,发出矩形波;(2)74LS160构成九进制计数器,状态转换图如下:Q3Q2Q1Q0)(3)RAM处于读出状态,将 0000B 1000B单元的内容循环读出;=DN=(J92
15、9+ds2S+d121+d626)(4)2 2(5)输出电压波形图如下:数字电子技术基础试 题(第二套)一、填空题:(每空1分,共16分)1.逻辑函数有四种表示方法,它们分别是()、(真值表、逻辑图、逻辑表达式、卡诺图;)、()和()o2.将 2004个“1”异或起来得到的结果是()。3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()()电路。4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。5.已知Intel2114是 1K*4位的RAM集成电路芯片,它有地址线()条,数据线(电路和)条。6.已知被转换的信号的上限截止频率为10kHz,则 A/D转换器的采样频
16、率应高于()kHz;完成一次转换所用的时间应小于()。7.G A L器件的全称是(),与 PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。二、根据要求作题:(共16分)3.试画出用反相器和集电极开路与非门实现逻辑函数Y A B +B Ca2、图 1、2 中电路由TTL门电路构成,图 3 由CMOS门电路构成,试分别写出F l、F2、F3的表达式。图3三、已知电路及输入波形如图4 所示,其中FF1是 D 锁存器,FF2是维持-阻塞D 触发器,根据CP和 D 的输入波形画出Q1和 Q2的输出波形。设触发器的初始状态均为0
17、。(8 分)图4四、分析图5 所示电路,写出Z l、Z 2 的逻辑表达式,列出真值表,说明电路的逻辑功能。(1 0 分)图5五、设计一位8 4 2 1 B C D 码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现:(2 0 分)(1)用最少与非门实现,画出逻辑电路图;(2)用一片8 选 1 数据选择器7 4 L S 1 5 1 加若干门电路实现,画出电路图。六、电路如图6 所示,其中RA=RB=1 0 k Q,C=0.1 u f,试问:1 .在 U k 为高电平期间,由5 5 5 定时器构成的是什么电路,其输出U 0 的频率仍=?2 .分析由J K 触发器F F
18、 1、F F 2、F F 3 构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;3 .设 Q 3、Q 2、Q 1 的初态为0 0 0,U k 所加正脉冲的宽度为T w=5/f 0,脉冲过后Q 3、Q 2、Q 1 将保持在哪个状态?(共1 5分)图6七、集 成4位二进制加法计数器7 4 1 6 1的连接图如图7所示,L Q是预置控制端;D O、D I、D 2、D 3是预置数据输入端;Q 3、Q 2、Q I、Q 0是触发器的输出端,Q 0是最低位,Q 3是最高位;L O为低电平时电路开始置数,为高电平时电路计数。试分析电路的功能。要求:(1 5分)(1)列出状态转换表;(2)检
19、验自启动能力;(3)说明计数模值。L DR DC PQ O Q I Q 2 Q 34 1 6 1E PE TD O D I D 2 D 3C11 _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _图7中南大学信息学院 数字电子计数基础试 题(第二套)参考答案二、填 空(每 空 1 分,共 16分)1234567真值表、逻辑图、逻辑表达式、卡诺图:0;T T L、CMOS;两、0;1 0、4;2 0、50u S;通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:(共 16分)1.Y=AB+BC=A B B C2 F=A+B;F2=C;F3 CA+CBcp _r
20、 L_n_r L_n_Q2-四、(i)表达式Z1=m+m2+m4+m7Z2=m+m2+m3+m7(2)真值表AB CXZ1Z2000000 0 1110 1 0110 1 1011 00101 0 1001 1 0U01 1 111(3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:C DAEOO 01 11,1000 0 0 1(1)最 简“与一或式 为:y=A B C D +A D +B C D +B C D +B C D;“与非_与非式”为:Y=A B C D -A D -B C D -B C D B C D(与非门实现图略)(2)-BCDA2 YAiAO 74LS151DoA
21、 AD6 D?八、(1)(2)多谐振荡器;驱动方程:(RA+2a)C ln2=4814z4=。2;/2 =。1;状态方程:。二=。2石 +。2。3。/=。|运 +。|。2。/=西+。石状态转换图:=。2;S石(3)初态为0 0 0,五个周期后将保持在1 0 0 状态。七、(1)状态转换图如卜:(2)可以自启动;(3)模=8;数字电子技术基础试 题(第三套)一、填 空(每 题 1 分,共 1 0 分)1 .TTL 门电路输出高电平为 V,阈值电压为 V;2 .触发器按动作特点可分为基本型、和边沿型;3.组合逻辑电路产生竞争冒险的内因是 ;4 .三位二进制减法计数器的初始状态为1 0 1,四个CP
22、脉 冲 后 它 的 状 态 为:5 .如果要把一宽脉冲变换为窄脉冲应采用 触发器;6.R A M 的扩展可分为、扩展两种;7 .PA L 是 可编程,EPR O M 是 可编程;8 .G A L 中的O L M C可组态为专用输入、寄存反馈输出等几种工作模式;9 .四位DA C的最大输出电压为5 V,当输入数据为0 1 0 1 时,它的输出电压为 V;1 0 .如果一个3 位 AD C 输入电压的最大值为I V,采 用“四舍五入”量化法,则 它 的 量 化 阶 距 为 V。二、写出图1 中,各逻辑电路的输出逻辑表达式,并化为最简与或式;(G L G 2 为 O C 门,TG 1.TG 2 为
23、C M O S 传输门)(1 0 分)G1AB&金Cr+VccXAB2GRL&o-CrYTG1图 1 (b)图 1 (a)三、山四位并行进位全加器74LS283构成图2 所示:(15分)1.当 A=O,X3X2XIXO=OO1 1,Y3Y2YIYO=O1OO 求 Z3Z2Z|Z0=?,W=?2.当 A=1X3X2XIXO=1 001,Y3Y2YIYO=0 101 求 Z3Z2Z1Z0=?,W=?3.写出X(X3X2X 1X0),Y(Y3Y2Y 1 Y0),A 与犯3卬 W 之间的算法公式,并指出其功能.W Z3 2azi Zo=1Co S3 S2 Si So74LS283A3 Aj Aj Bj
24、 B1 BQ CJ=1=1=1=1X3 X2 为 Xo Y3 Y2 YX YO A图2四、试画出图3 在 C P脉冲作用下Q1,Q2,Y对应的电压波形。(设触发器的初态为0,画 6 个完整的C P脉冲的波形)(15分)CPQ1F1D&Y3-.D-F2图3五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。(15分)1 .计 算 EPR O M 2 7 1 6的存储容量;2 .当 A BCD=0 1 1 0 时,数码管显示什么数字;3.写出Z的最小项表达式,并化为最简与或式;EPR0M2716数据表AAAJAQ。7.。00000FCH000160H0010DAH0011F2H01
25、0066H0101B6H0110BEH01111000EDHFEH1001F6HAB CD六、由同步十进制加法计数器74L S 1 6 0 构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:(20 分)1 .画出74L S 1 6 0 的状态转换图;2.画出整个数字系统的时序图;门 口 门 门 口 门 口 n n n n n n1-t3 .如果用同步四位二进制加法计数器74L S 1 6 1 代替74L S 1 6 0,试画出其电路图(要求采用置数法);4.试用一片二进制译码器74L S 1 3 8 辅助与非门实现该组合逻辑电路功能。七、时序P L A 电路如图所
26、示:(1 6 分)1 .求该时序电路的驱动方程、状态方程、输出方程;2.画该电路的状态转换表和状态转换图;3 .试对应X的 波 形(如图所示),画 Q i、Q 2和 Z的波形:4.说明该电路的功能。12 3 4 3 6 7 8CP TirLrLrLrLnj-LrrXQ2 _Q i -z _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _中南大学信息学院 数字电子技术基础试 题(第三套)参考答案一、填空题:1 .3.4 V、1.4 V ;2.同 步 型、主 从 型;3 .逻辑器件的传输延时
27、;4.0 0 1 ;5 .积分型单稳态;6 .字 扩 展、位 扩 展;7.与阵列、或 阵 列;8 .组 合 输 出;9 .5/3 V ;1 0.2/1 5 V:(1)K =A B +B C(2)Z =AB(1)A=0 时:Z=X+Y=0 1 1 1;W=C o=0;(2)A=1 时:Z=X+F+1 =0 1 0 0;W =Co=0;(3)电路功能为:四位二进制加/减运算电路:当 A=0 时,Z=X+Y;当 A=1 时,Z=X-Y;四、五、(1)存储容量为:2K X8;(2)数码管显示“6”;(3)Z=m7=AB C D .六、1.状态转换图/0Q3Q2Q1Q0CP七、(1)驱动方程和状态方程相
28、同:Q =D2=X Q2-Q.Q:+=D1=X Q;-Q输出方程:z =x Qi Q+x Qi Qi(2)状态转换表:0 00 11 11 0X00 1/10 0/00 0/00 0/011 0/10 o/o0 0/00 o/o状态转换图:(3)zXQ2QI2 3 4 5 67 8CP-_1 11 11 11 !1 11 1 i (4)电路功能描述:2 位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输 出 为“0 数字电子技术基础试 题(第四套)一、填 空(每题2 分,共 20分)1.如图 1 所示,A=0 时,Y=;A=l,B=0 时,Y=;2.Y=AB+AC,Y 的
29、最简与或式为:3.如图2 所示为TTL的 TSL门电路,EN=0时,Y 为,EN=1时,Y=;4.触发器按逻辑功能可分为RSF、JKF、和 DF;5.四位二进制减法计数器的初始状态为0 0 1 1,四个C P脉 冲 后 它 的 状 态 为;6.EPROM2864的有 地址输入端,有 数据输出端;7.数 字 系 统 按 组 成 方 式 可 分 为、两种;8.GAL是 可编程,GAL中的OLMC称;9.四位DAC的最大输出电压为5 V,当输入数据为0101时,它的输出电压为 V;10.某 3 位 ADC输入电压的最大值为I V,采 用“取整量化法”时 它 的 量 化 阶 距 为 V。Y二、试分析如
30、图3所示的组合逻辑电路。(1 0 分)1 .写出输出逻辑表达式;2.化为最简与或式;3 .列出真值表;4.说明逻辑功能。Y 1丫2图3三、试用一片74L S 1 3 8 辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为I,否则输出为0 (要有设计过程)。(1 0 分)四、试画出下列触发器的输出波形(设触发器的初态为0)。1.(1 2 分)2.3.n n n nC PA五、如图所示,由两片超前进位加法器74L S 28 3和一片数值比较器74L S 8 5组成的数字系统。试分析:(1 0分)(1)当 X 3 X 2X i X o=O O l l,丫3丫2丫|丫0=
31、0 0 1 1 时,Z3Z2Z|Z o=?T=?(2)当 X 3 X 2X i X o=O H l,丫3丫2丫1丫0=0 1 1 1 时,Z3Z2Z i Z o=?T=?(3)说明该系统的逻辑功能。T丫3 丫2 Y1X3X 2X1X 0丫3丫2丫1丫0六、试用74L S 1 6 1设计一计数器完成下列计数循环(1 0分)七、如图所示为 跳频信号发生器,其中C B 5 5 5 为 5 5 5 定时器,7 4 LS 1 94 为四位双向移位寄存器,7 4 LS 1 6 0 为十进制加法计数器。(2 2 分)1 .C B 5 5 5 构成什么功能电路?2 .当2K的滑动电阻处于中心位置时,求 C P
32、 2 频率?3 .当 7 4 LS 1 94 的状态为0 0 0 1,画出7 4 LS 1 6 0 的状态转换图,说明它是几进制计数器,并求输出Y的频率。4 .已知7 4 LS 1 94 工作在循环右移状态,当它的状态为0 0 0 1,画出7 4 LS 1 94 的状态转换图;5 .试说明电路输出Y有哪几种输出频率成份?每一频率成份持续多长时间?%s、S、D,?.D,1 Q、i Q、。3 Q,CP D,&aO9ISSZ.O23DDDD中南大学信息学院 数字电子技术基础试题(第四套)参考答案二、填空题:1.Y=0、Y=1 ;2.Y=AB+A C;3.高阻态、Y=A;4.T F ,T T ;5.m
33、i;6.1 3 个、8 个;7.功能扩展电路、功能综合电路:8.与阵列、输出逻辑宏单元;9.5/3 _;1 0.1/8 _;-、(1)逻辑表达式4=A B +(A 3)。打=A6C(2)最简与或式:7,=AB+AC+BCK=ABC+ABC+ABC+ABC(3)真值表A B CY i丫20 0 0000 0 1100 1 0100 1 1 011 0 0101 0 1011 1 0011 1 111(4)逻辑功能为:全加器。三、(1)真值表Y=机?+加3+m 5+加7=丫2,L 丫5 丫7(3)用7 4 LS 1 3 8和与非门实现如下:四、1.2.3.五、(1)Z3Z2Z1Zo=0 1 1 0,T=0;(2)Z3Z2Z i Z o=1 1 1 0,T=l;(3)系统的逻辑功能为:两位B C D数求和电路。七、(1)计数脉冲输入多谐振荡器;11.43(a +2+)C也2(48+2 x 48)x 1。3 x 10 x 10(3)/y=fc p 状态转换图如下;7 4 LS 1 6 0构成九进制计数器;(4)7 4 LS 1 94构成电路的状态转换图:
限制150内