数字电子技术基础阎石课件[1].ppt
《数字电子技术基础阎石课件[1].ppt》由会员分享,可在线阅读,更多相关《数字电子技术基础阎石课件[1].ppt(71页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、PPTPPT文档演模板文档演模板 Office Office PPTPPT数字电子技术基础阎石数字电子技术基础阎石课件课件2023/5/18数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT8.1 概 述l图8.1.1 PLD电路中门电路的惯用画法(a)与与门l(b)输出恒等于0的与与门l(c)或或门l(d)互补输出的缓冲器l(e)三态输出的缓冲器返返回回2006年2数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.1.1 PLD电路中门电路的惯用画法(a a)与与与与门(门(b b)输出
2、恒等于)输出恒等于0 0的的与与与与门(门(c c)或或或或门门(d d)互补输出的缓冲器()互补输出的缓冲器(e e)三态输出的缓冲器)三态输出的缓冲器返返回回2006年3数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT*8.2 现场可编程逻辑阵列(FPLA)l图8.2.1 FPLA的基本电路结构l图8.2.2 FPLA的异或异或输出结构l图8.2.3 时序逻辑型 FPLA的电路结构返返回回2006年4数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT返返回回2006年5数字电子技术基础阎石
3、课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.2.1 FPLA的基本电路结构2006年6数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.2.2 FPLA的异或异或输出结构返返回回2006年7数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.2.3 时序逻辑型 FPLA的电路结构返返回回2006年8数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPTPAL的与阵列是可编程的而或阵列不可编程,类似于
4、一个已经写入信息的ROM,但它的与阵列是可编程的。不可编程8.3可编程阵列逻辑PAL2006年9数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT8.3.1 PAL的基本电路结构 PAL器件当中最简单一种电路结构形式,它仅包含一个可编程的与与逻辑阵列和一个固定的或逻辑阵列,没有附加其他的输出电路.2006年10数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT 由图可见,在没有编程之前,与逻辑阵列的所有交叉点上均有熔丝接通.编程将有的熔丝保留,将无用的熔丝熔断,既得到所有的电路.它所产生的逻辑函
5、数为2006年11数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT8.3.2 PAL的几种输出电路结构和反馈形式l根据PAL器件输出电路结构和反馈方式不同,可将它们大致分成:l1)专用输出结构.l2)可编程输入/输出结构.l3)寄存器输出结构.l4)异或输出结构,l5)运算选通反馈结构等几种类型2006年12数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT一,专用输出结构.由图8.3.1给出的PAL电路就属于这种专用输出结构,它的输出端是一个与或门.在有些PAL器件中,输出端还采用了与或非门
6、结构或者互补输出结构.图8.3.3给出了互补输出的电路结构.2006年13数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.3.3 具有互补输出的专用输出结构2006年14数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT二,可编程输入/输出结构 它的输出端是一个有可编程控制端的三态缓冲器,控制端由与与逻辑阵列的一个乘积项给出.同时,输出端又经过一个互补输出的缓冲器反馈到与与逻辑阵列上.图8.3.4 PAL的可编程输入/输出结构2006年15数字电子技术基础阎石课件1PPTPPT文档演模板
7、文档演模板 Office Office PPTPPT有些可编程有些可编程I/OI/O结构的结构的PALPAL器件中器件中,在在与或与或与或与或逻辑阵列的输出和逻辑阵列的输出和三态缓冲器之间还设置有可编程的三态缓冲器之间还设置有可编程的异或门异或门异或门异或门,如图如图8.3.58.3.5所示所示.图8.3.5 带有异或异或门的可编程 输入/输出结构2006年16数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT三三三三,寄存器输出结构寄存器输出结构 它在输出三态缓冲器和与与-或或 逻辑阵列的输出之间串进了由D触发器组成的寄存器.同时,触发器的状
8、态又经过互补输出的缓冲器反馈到与与逻辑阵列的输入端.图8.3.6 PAL的寄存器输出结构2006年17数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT四,异或输出结构 异或异或的电路结构与寄存器输出结构类似只在与与-或或逻辑阵列的输出端又增设了异或异或门图8.3.7 PAL的异或异或输出结构2006年18数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT五,运算选通反馈结构l在异或异或输出结构的基础上我们又增加了一组反馈电路.图8.3.8 PAL的运算选通反馈结构2006年19数字电子技术基础
9、阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT8.3.3 PAL 的应用举例2006年20数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT2006年21数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图图8.3.9 8.3.9 产生产生1616种算术、逻辑运算的编程情况种算术、逻辑运算的编程情况2006年22数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT【例8.3.2】用PAL设计一个4为循环码计数器
10、,并要求所设计的计数器具有置零和对输出进行三态控制的功能.2006年23数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT2006年24数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPTGAL是在PAL器件的基础上发展起来的。它的基本结构与PAL相同,即“与阵列可编程或阵列可固定”。但GAL采用了电可擦除,电可改写的CMOS半导体制造工艺,使得GAL器件不仅可以反复擦除、改写,为修改设计带来了灵活性,而且降低了功耗,集成度也大大提高。另外,GAL的逻辑结构采用了输出逻辑宏单元OLMC,可以根据应
11、用的不同配置成不同的输出结构。一片GAL即可以配置为组合逻辑电路,也可以使时序逻辑电路或者是两者的组合,很灵活。8.4 通用阵列逻辑GAL2006年25数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT要使用GAL器件,就要先进行设计。GAL器件的开发工具包括硬件开发工具和软件开发工具。硬件开发工具有编程器,软件开发工具有ABEL-HDL程序设计语言和相应的编译程序。编程器的主要用途是将开发软件生成的熔丝图文件按JEDEC格式的标准代码写入选定的GAL器件。典型的GAL设计流程图如图所示。8.4通用阵列逻辑GAL2006年26数字电子技术基础阎
12、石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.4.1 GAL16V8的电路结构图2006年27数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.4.2 由3个编程单元构成的与与门返返回回2006年28数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图8.4.3 GAL16V8编程单元的地址分配返返回回2006年29数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图图8.4.4 OLMC8.4.4
13、 OLMC的结构框图的结构框图返返回回8.4.2 输出逻辑宏单元(OLMC)2006年30数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图图8.4.5 GAL16V88.4.5 GAL16V8结构控制字的组成结构控制字的组成返返回回2006年31数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图图8.4.68.4.6 OLMC5OLMC5种工作模式下的简化电路种工作模式下的简化电路(图中(图中NCNC表示不连接)表示不连接)(a a)专用输入模式)专用输入模式 (b b)专用组合输出模式)
14、专用组合输出模式 (c c)反馈组合输出模式)反馈组合输出模式 (d d)时序电路中的组合输出模式)时序电路中的组合输出模式 (e e)寄存器输出模式)寄存器输出模式返返回回2006年32数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT8.4.3 GAL的输入特性和输出特性 图图8.4.7 8.4.7 GALGAL的输入缓冲器电路的输入缓冲器电路2006年33数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPTGAL的输出缓冲器电路结构中.它除了具有一般三态输出缓冲器的特点以外,还有两个突出特点
15、返返回回第一个是输出级该用了单一类型的N沟道增强型MOS管,而不是采用P沟道与N沟道管互补的CMOS机构.第二个特点是它的输出具有“软开关特性”.2006年34数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图图8.4.8 GAL8.4.8 GAL的输出缓冲器电路的输出缓冲器电路返返回回2006年35数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT图图8.4.9 GAL8.4.9 GAL的静态输出特性的静态输出特性(a a)输出为高电平时()输出为高电平时(b b)输出为低电平时)输出为低电
16、平时返返回回2006年36数字电子技术基础阎石课件1PPTPPT文档演模板文档演模板 Office Office PPTPPT8.5.1 EPLD的基本结构和特点 EPLD是继PAL、GAL之后推出的一种可编程逻辑器件.与PAL和GAL相比,EPLD有以下几个特点:1)采用了CMOS工艺,所以EPLD具有CMOS器件低功耗、高噪声容限的优点.2)采用了UVEPROM工艺,以叠栅注入MOS管作为编程单元,所以不仅可靠性高、可以改写,而且集成度高、造价也便宜.3)特点是输出部分采用了类似于GAL器件的可编程的输出逻辑宏单元此外,为了提高与或与或 逻辑阵列中乘积项的利用率,有些EPLD的或或逻辑阵列
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 课件
限制150内