2023年第五章同步时序电路超详细解析答案.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《2023年第五章同步时序电路超详细解析答案.pdf》由会员分享,可在线阅读,更多相关《2023年第五章同步时序电路超详细解析答案.pdf(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、学习必备 欢迎下载 第五章同步时序电路 5.1、分析图 583 所示时序电路,作出它的状态表和状态图。作出电平输入 X 序列为 1011100 时电路的时序图。解:nnQXDQ 1 nXQZ 5.2、分析图 584 所示时序电路,作出它的状态表和状态图并作当 X1=1111110 及 X2=0110110 时的时序图(设触发器初态为“00”)。解:nXQJ01 XK 1 XJ0 nXQK10 nnnnnnXQXQXQQXQQ1011011 nnnnnnXQQXQXQQXQ1001010 nnQXQZ10 Q1nQ0nX Q1n+1Q0n+1 Z 0 0 0 0 0 1 0 0 1 0 1 1
2、0 1 0 0 0 1 0 1 1 1 0 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 0 K J CP Q Q K J CP Q Q CP X Z Y1 Y0 图 584 1 0 1/1 1/0 0/1 0/1 D CP Q Q CP X Z Y 图 583 X 0 1 0 1 0/1 1/1 1/1 0/0 nQ CP X 1nQ 1nQ Z 初态为“1”nnQQ01 X/Z 01 10 00 11 0/1 1/1 0/1 1/1 0/1 1/1 0/1 1/0 CP X 11 nQ 10 nQ Z CP X 11 nQ 10 nQ Z“
3、1”学习必备 欢迎下载 5.3、分析图 585 所示时序电路,作出它的状态图和时序图。起始状态 Y2Y1Y0=000。解:nnnQQDQ02010 nnnnnnnQQQQQQDQ010101111 nnnnQQQDQ012212 逻辑功能:可自启动的同步五进制加法计数器。5.4、画出图 586 所示时序电路的状态图和时序图,起始状态为 Y3Y2Y1Y0=0001。逻辑功能:移位寄存器型四进制计数器。5.5、画出图 587 图所示同步十进制减法计数器的状态图和时序图。状态图:nnnnQQQQ1234 D CP Q Q D CP Q Q D CP Q Q+CP 0 1 2 图 585 Q2nQ1n
4、Q0n Q2n+1Q1n+1Q0n+1 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 1 1 1 0 0 1 0 0 0 0 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 0 0 010 000 001 011 100 111 101 110 nnnQQQ012 Q Q J K 3 Q Q J K 2 Q Q J K 1 Q Q J K 0 CP 图 586 Y0 Y1 Y2 Y3 Y3 Y2 Y1 Y0 0001 1000 0100 0010 nnnQQQJ1234 nQK14 nnQQJ143 nnQQK123 nnnQQQJ1342 n
5、QK12 111KJ nnnnnnnQQQQQQQ14123414 nnnnnnnQQQQQQQ31213413)(nnnnnnnQQQQQQQ12123412)(1001 1000 0111 0110 0101 0100 0011 0010 0001 0000/0/0/0/0/0/0/0/0/0/1/0 1010 1011 1110 1111 1100 1101/0/0/0/0 14 nQ CP 13 nQ 12 nQ 11 nQ Z nnQQ111 nnnnQQQQZ1234 时序图:备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必
6、备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.6、分析于 588 所示集成电路的原理,列其功能表,定性画出表示CKRPEDDDDES与,30 的配合关系的波形图,并分析这些参数与内部电路开关参数的关系。)(000EPEPEQPEEDPEDDEEEsE )(1011EPEPEQPEEQPEDDEEEE )(2122EPEPEQPEEQPEDDEEEE )(3233EPEPEQPEEQPEDDEEEE EPE:当EPE,为 00 时,并入 EEEPEPEEPEE)(,1,0EPE时移位 EPPEEPEPEEPEPEEEEEEE)()(EPE
7、EPEEPPEEEEE)(E为 1 时,保持。DR EP E SD 30 DD CK 30 QQ 功能 0 x x x xx x 00 清”0”1 0 0 x 30 DD 30 DD 并入 1 1 0 SD xx 20 QQDs 移位 1 x 1 x xx 30 QQ 保持 suFFpdsuttt;pdHFFHttt pdsuFFORpdsutttt 2;ORpdpdHFFHtttt2。EPE,:由1100,EP可以不变,EP变化不影响,即由并入转到保持,EPE,应为X1,二级或非门的传输时间即可,最大sut为二级或非门加一级与非门+FF的sut即可!0D 1D 2D 3D t t t t t
8、 E EP D0D3、DS 0 0 0 1 1 CK 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 12 nQ 5.7、画出在图 588 电路中加上如图 589 所示输入波形时输出波形。5.10、图 592 所示电路是为某接收机而设计的分频电路,初始状态为“00”,问:(1)当 X1X2=“00”;(2)当 X1X2=“01”;(3)当 X1X2=“11”时,各种状态为几分频?画出波形图。解:(1)当 X1X2=“00”;初始状态为“0
9、0”时:112nQ 121nQJ 1111 XJK nnQQ111 逻辑功能:电路实现 2 分频。(2)当 X1X2=“01”;初始状态为“00”时:nQJ21 1111 XJK nnnQQQ1211 nQJ12 1112XQKn nnnQQQ1212 逻辑功能:电路实现 3 分频。(3)当 X1X2=“11”;初始状态为“00”时:nQJ21 nQXJK2111 nnnnnnQQQQQQ2121211 nQJ12 nnQXQK1112 nnnnnnQQQQQQ1212112 逻辑功能:电路实现 4 分频。11 nQ 12 nQ 11 nQ 11 nQ 12 nQ“1”图 592 图 589
10、清零 Q0 Q1 Q2 Q3 保持 并入 移位 保持 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 DnCnBnAnQQQQ 0001 1001 0101 1101 0011 1011 0111 1111 DnCnBnAnQQQQ 0000 1000 0100 1100 0011 1011 0111 1111 0010 1010 0110 1110 0011 0001 1001 0101 1101 5.11、同步 4 位二进制计数器的功
11、能表及逻辑符号如图 593(a)所示。如果同步二进制计数器 按图 593(b)所示电路连接,要求:(1)列出该计数器的计数顺序。(2)QD端输出是几分频、占空比是多少?(1)(2)QD端输出是 12 分频,占空比是 50%。5.12、将图 593(a)所示 4 位同步二进制计数器接成图 594 所示电路。问:(1)M=“1”时,A 端输出为几分频;(2)M=“0”时,A 端输出为几分频;(3)占空比是多少?解:(1)M=“1”时:A 端是 8 分频;占空比为 25%。(2)M=“0”时:A 端是 16 分频;占空比为 12.5%。DnCnBnAnQQQQ 0000 0100 1100 0010
12、 0110 1110 0001 0101 1101 0011 0111 1111 1CnQ A CP 1BnQ 1DnQ“1”CP A 1BnQ 1DnQ 1CnQ 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 图 595 5.13、由图 593(a)所示 4 位同步二进制计数器接成图 595 所示电路,画出输出端 QD的波 形,说明 QD为几分频。解:QD为 10 分频。5.14、图 596(a)所示逻辑符号为 4 位并行通道移位寄存
13、器及功能表。分析图 596(b)所构 成的逻辑图:(1)写出状态图;(2)画出 CK 与 QD对应的波形图。(1)DQJ DCBQQQK)(5.16、分析由图 596(a)所示移位寄存器组成的图 598 所示电路,分析电路的逻辑功能,画出 QD的波形,分析电路能否自启动。解:K 闭合时清零,0000DCBAQQQQ K 打开时:DCAQQQLS/DQKJ 电路可以自启动。DnCnBnAnQQQQ 0000 1000 0100 1010 0101 0010 1001 1100 0110 1011 1101 1110 1111 0001 0011 0111 DnCnBnAnQQQQ CK 1DnQ
14、 0000 0010 1001 0100/0/1/0/0 0001 0011 0111 1111 1110 1100 1000 0101 1011 0110 1101 1010 CK 1DnQ 图 596 0000 0010 1010 1110 0001 0011 1011 0111 1111 0110 1110 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 图 5100 DnCnBnAnQQQQ 1100 1110 1000 0111
15、 0011 0001 1111 DnCnBnAnQQQQ 1100 1110 1000 0111 0011 0001 1111 0000 CK QA QB QC 1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q 5.17、分析由图 596(a)所示移位寄存器组成如图 599(a)、(b)、(c)的逻辑电路,说 明各输出 QD是几分频?解:(a)(b)QD是 7 分频。QD是 8 分频。(c)QD是 16 分频。5.18、分析图 5100 所示同步时序电路的功能。画出各输出端的时序图。电路由 1 片 4 位二进制计数器、1 片(38)变量译码器和 1 片 8 位锁存器组成。电路实现逻辑功能:顺序脉
16、冲发生器。10000000 11000000 11111111 01111111 00111111 00000001 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.19、已知时序电路的状态表如表 513 所示,作出它的状态图。5.20、设有表 514 所示的 3 种完全指定状态表;试求最小化状态表。A B C D X/Z 0/0 1/0 0/0 0/0 1/0 1/0 1/1 0/1(a)表 514 AD A B B C C D D
17、 E AB AE AB 关联比较后的隐含表 X Y 0 1 A B C E A/0 B/0 C/1 A/0 B/1 E/0 A/0 A/0 简化状态表 A、D A(b)1 2 3 4 5 6 7 7 6 5 4 3 2 8 47 15 15 15 38 38 46 48 48 67 关联比较后的隐含表 1、5 1 4、7 4 X Y 0 1 1 2 4 6 7 8/0 4/1 3/0 1/0 1/1 8/0 1/1 3/0 4/0 6/1 简化状态表 2、3 2(c)A B B C C D D E AB AE 关联比较后的隐含表 X Y 00 01 A B D B/0 B/0 A/0 B/0
18、B/0 D/0 A、E A CD BC CD AC BE 11 10 简化状态表 B/1 B/1 A/1 A/1 D/1 B/1 B、C B 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.21、按照规定的状态分配,分别写出采用 D 触发器、JK 触发器来实现状态表 515 所示的时 序逻辑电路。解:四种状态应使用 2 个触发器。设:Q1=Y1,Q0=Y0 1)用 D 触发器设计;XQQXQQXQQXQQXQQQDn010010101
19、111 0100QQDn 01QQZ 2)用 JK 触发器设计;XQQXQQXQQXQQQn0101010111 =1010)(QXQQXQ XQKJ011 010QQn 122KJ 01QQZ 5.26、用负边沿 JK 触发器及 2 输入 4 输出变量译码器,设计一个 4 相时钟分配器。解:用 JK 触发器设计一个 4 进制计数器,Q1Q0为变量译码器的输入。nnnnnQQQQQ101011 nQKJ011 nnQQ010 100KJ 5.27、用 JK 触发器设计一个可控计数器,当控制端 C=1 时,实现 000100110111011 000;当 C=0 时,实现 00010011001
20、0011000 计数。要求写出:(1)状态图;(2)状态表;(3)状态方程;(4)检查能否自启动,画出状态图;(5)画出逻辑图。解:Y1 Y0 X 00 01 11 10 0 1 0 0 0 0 1 1 1 1 Y1 Y0 X 00 01 11 10 0 1 1 1 1 1 0 0 0 0 Q Q J K 0 Q Q J K 1 Z Q0 Q1 CP RD X Q0 CP D0 Q0 Q1 CP D1 Q1 CP X RD Z nQ1 nQ0 11 nQ 10 nQ 0 0 0 1 0 1 1 0 1 1 1 0 1 1 0 0 Q Q J K 0 Q Q J K 1 RD CP“1”Q0 Q
21、1 A1 A0 Y3 Y2 Y1 Y0 E CP 11 nQ 10 nQ Y0 Y1 Y2 Y3 nnnQQQ012 000 111 001 010 011 010 101 001 111 0/X/0/0/1/1/1/X/X/X/X/110 100 X/备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.28、用 JK 触发器设计“1011”序列检测器。要求写出:(1)状态图;(2)状态表;(3)三种 独立的状态分配方案;(4)分别写出三
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 第五 同步 时序电路 详细 解析 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内