组合逻辑电路习题解.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《组合逻辑电路习题解.ppt》由会员分享,可在线阅读,更多相关《组合逻辑电路习题解.ppt(27页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、课件主编:徐课件主编:徐 梁梁习题解习题解数数字字电电子子技技术术基基础础第4章 组合逻辑电路n组合电路分析n组合电路设计n竞争冒险nVHDL第1题第2题第3题第4题第5题第6题第7题第8题第9题第10题第11题第12题第13题第14题第15题第22题第16题第17题第18题第19题第20题第21题第23题第24题第25题第26题3.1 试分析图试分析图3.60所示组合逻辑电路的逻辑功能,写出逻辑所示组合逻辑电路的逻辑功能,写出逻辑函数表达式,列出真值表,说明电路完成的逻辑功能。函数表达式,列出真值表,说明电路完成的逻辑功能。解解(a)(b)(c)该电路完成四变量异或运算,异或能将成对该电路完
2、成四变量异或运算,异或能将成对的的1抵消,该电路功能为四变量判奇抵消,该电路功能为四变量判奇该电路是全加器,该电路是全加器,A、B是两个加数,是两个加数,C是低位是低位进位,进位,L1是本位和,是本位和,L2是本位进位是本位进位该电路是该电路是1位数值比较器,位数值比较器,L1是是AB,L2是是A=B,L3是是AB(a)简化真值表(b)真值表(c)真值表3.2 图图3.61是一密码锁控制电路。开锁条件是:拨对密码;是一密码锁控制电路。开锁条件是:拨对密码;钥匙插入锁眼将开关钥匙插入锁眼将开关S闭合。当两个条件同时满足时,开锁闭合。当两个条件同时满足时,开锁信号为信号为1,锁被打开。否则,报警信
3、号为,锁被打开。否则,报警信号为1,接通警铃。试分,接通警铃。试分析密码析密码ABCD为多少为多少?解解:由电路写出表达式由电路写出表达式G1G2密码密码ABCD值为值为:01013.3 设有四种组合逻辑电路,它们的输入波形设有四种组合逻辑电路,它们的输入波形(A、B、C、D)如图如图3.62所示,其对应的输出波形分别为所示,其对应的输出波形分别为W、X、Y、Z,试,试分别写出它们逻辑表达式并化简。分别写出它们逻辑表达式并化简。解解 3.4 X、Y均为四位二进制数,它们分别是一个逻辑电路的输入和输出。均为四位二进制数,它们分别是一个逻辑电路的输入和输出。设:当设:当0X4时,时,Y=X+1;当
4、;当5X9时,时,Y=X-1,且,且X不大于不大于9。(1)试列出该逻辑电路完整的真值表;试列出该逻辑电路完整的真值表;(2)用与非门实现该逻辑电路。用与非门实现该逻辑电路。3.5 设计一交通灯监测电路。红、绿、黄三只灯正常工作时设计一交通灯监测电路。红、绿、黄三只灯正常工作时只能一只灯亮,否则,将会发出检修信号,用两输入与非门只能一只灯亮,否则,将会发出检修信号,用两输入与非门设计逻辑电路,并给出所用设计逻辑电路,并给出所用74系列的型号。系列的型号。*用用2输入与非门实现输入与非门实现3输入与非先将其中两个两次求反输入与非先将其中两个两次求反,将结果将结果再和第再和第3个求与非个求与非3.
5、6 试用优先编码器试用优先编码器74LSl48和门电路设计医院优先照顾重患者呼唤的逻和门电路设计医院优先照顾重患者呼唤的逻辑电路。医院的某科有一、二、三、四间病房,每间病房设有呼叫按钮,辑电路。医院的某科有一、二、三、四间病房,每间病房设有呼叫按钮,护士值班室内对应的装有一号、二号、三号、四号指示灯。患者按病情护士值班室内对应的装有一号、二号、三号、四号指示灯。患者按病情由重至轻依次住进由重至轻依次住进14号病房。护士值班室内的四盏指示灯每次只亮一号病房。护士值班室内的四盏指示灯每次只亮一盏对应于较重病房的呼唤灯。盏对应于较重病房的呼唤灯。3.7 试用译码器试用译码器74LSl38和适当的逻辑
6、门设计一个三位数的奇和适当的逻辑门设计一个三位数的奇校验器。校验器。3.8 试用译码器试用译码器74LSl38和与非门实现下列逻辑函数:和与非门实现下列逻辑函数:(1)(2)表中表中D为常量为常量0,因此只用前因此只用前3变量变量3.9 某一组合逻辑电路如图某一组合逻辑电路如图3.63所示,试分析其逻辑功能。所示,试分析其逻辑功能。1,3,5,7,9(即奇数即奇数)输入信号有效时输入信号有效时,输出为高电平输出为高电平,发光二极管发光二极管点亮点亮3.10 试用译码器试用译码器74LSl38和适当的逻辑门设计一个一位数的和适当的逻辑门设计一个一位数的全加器。全加器。3.11 试用译码器试用译码
7、器74LSl38和适当的逻辑门设计一个组合电路。和适当的逻辑门设计一个组合电路。该电路输入该电路输入X与输出与输出L均为三位二进制数。二者之间的关系如均为三位二进制数。二者之间的关系如下:下:当当2X5时,时,L=X+2;当;当X5时,时,L=0。3.12 试用三片试用三片3线线-8线译码器线译码器74LSl38组成组成5线线-24线译码器。线译码器。当当A4A3=1时时片工作片工作,片不工作片不工作当当A4A3=01时时片工作片工作,片不工作片不工作当当A4A3=10时时片工作片工作,不工作不工作3.13 试用一片试用一片4线线-16线译码器线译码器74LSl54组成一个组成一个5421BC
8、D码码十进制数译码器。十进制数译码器。3.14 由数据选择器组成的逻辑电路如图由数据选择器组成的逻辑电路如图3.64所示,试写出电所示,试写出电路的输出函数表达式。路的输出函数表达式。3.15 试用四选一数据选择器实现下列逻辑函数:试用四选一数据选择器实现下列逻辑函数:3.16 试用四选一数据择器设计一判定电路。只有在主裁判同试用四选一数据择器设计一判定电路。只有在主裁判同意的前提下,三名副裁判中多数同意,比赛成绩才被承认,意的前提下,三名副裁判中多数同意,比赛成绩才被承认,否则,比赛成绩不被承认。否则,比赛成绩不被承认。3.17 试画出用两个半加器和一个或门构成一位全加器的逻辑试画出用两个半
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 组合 逻辑电路 习题
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内