数字电子技术与逻辑设计课程基于d触发器的机械去抖动电路设计本科学位论文.doc
《数字电子技术与逻辑设计课程基于d触发器的机械去抖动电路设计本科学位论文.doc》由会员分享,可在线阅读,更多相关《数字电子技术与逻辑设计课程基于d触发器的机械去抖动电路设计本科学位论文.doc(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 天水师范学院TIANSHUI NORMAL UNIVERSITY数字电子技术与逻辑设计设计报告 题 目:基于D触发器的机械去抖动电路设计学 院: 电子信息与电气工程学院 专 业: 电子信息工程 班 级: 1 4级电 信 一 班 姓 名: 学 号: 2015 年 12月 30日目录1. 设计背景22. 设计要求23电路组成框图.34.设计内容.4.4.1二选一门电路.4.4.2数字去抖动电路设计.54.3初值可预置型计数器设计.74.4 500HZ和1KHZ的分频104.58421BCD译码的verilog语言.134.6蜂鸣器.14.4.7动态扫描计数器与位选,选择器.14.4.8十六进制7
2、段显示译码器程序.155.整体设计电路图.166.引脚分配情况177.调试178.实验心得体会189.参考文献18基于D触发器的机械去抖动电路设计1.设计背景作为机械开关的键盘,在按键操作时,由于机械触点的弹性及电压突跳等原因,在触点闭合或开启的瞬间会出现电压抖动。为保证按键触发的准确性,在按键电压信号抖动的情况下不能进行状态输入。为此必须进行抖动处理。消抖部分的信号一般有硬件和软件两种方法。硬件就是加抖动电路,这样可以从根本上解决按键抖动问题。还可以用可编程逻辑器件设计相应的逻辑和时序电路,这里介绍一种使用D触发器构成的电路,能去除含电子抖动的任意形式及几乎任意频率的信号,且能从电路上控制输
3、出信号的脉宽。这是一种更实用、功能更完善的电路。这种电路基本上就是滤波器,它可以将信号中的毛刺、随机噪声信号或电子抖动信号都“滤除”,只让真正的数据信号通过此电路。总之就是将输入电平的杂波分量滤除,能准确的判断电平变换。因此消除始终抖动是必要的2设计要求 (1) 在Quartus | 下完成设计,根据课本第6章图640,设计一个机械键去抖动电路(图中工作时钟CLK为几百HZ)。参照第8章图828所示的同步可预置型计数器设计一个14进制计数器。计数器时钟端CLK接去抖动电路的KEYOUT。(2)当每一次按键,如果计数器只加1,表明去抖动电路良好;如果计数值增加大于1,表明键的抖动尚未消除。(3)
4、最终要能直观地比较出加抖动电路和没加去抖动电路的不同效果。3电路组成框图 该电路只要有二选一门电路、初值可预置型14进制计数器、显示译码器、数码管、500HZ的分频如下图所示。二选一门电路数字消抖动电路1KHZ、500KHZ的分频初值可预置型14进制计数器显示译码器数码管4.设计内容单个模块的设计4.1二选一门电路 该数据选择器有两个输出信号(A和B)和一个控制输入(S)一个输出(OUT)。当S为1的时候OUT选择A,当S为0的时候OUT选择B 简单的表达输入输出SOUT1A0B具体化:输入输出AB二选一门电路.数字去抖动电路设计如图所示的电路由个触发器和个输入与门构成。电路有一个工作时钟CL
5、K。4个D触发器链接成同步时序方式,即将它们的时钟输入端都连在一起。工作时与时钟同步工作,输入信号以移位串行方式向前传递。其信号输入口是KEYOUT。 分析此电路可以发现,其“滤波”功能的关键是这样的,当信号被串入电路后,能在KEYOUT输出脉冲信号的条件是,必须在4个D触发器的输出端Q都同时为1,次与门才输出高电平。由于干扰抖动信号是一群宽度狭窄的随机信号,在串入时,很难十分整齐地同时使与门输出为1,而只有正常信号才足够的宽度通过此电路,从而起到了“滤除”的功能。如果增加D触发器的数量,可以一定程度上提高滤波性能。仿真结果如图所示4.3初值可预置型计数器设计与其他类型计数器相比,计数初值可预
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 逻辑设计 课程 基于 触发器 机械 抖动 电路设计 本科 学位 论文
限制150内