数字频率计课程设计报告大学论文.doc
《数字频率计课程设计报告大学论文.doc》由会员分享,可在线阅读,更多相关《数字频率计课程设计报告大学论文.doc(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 数电课程设计实验报告 学院: 机械与电子工程学院 班级: 1521501 姓名: 熊伟 学号: 201520150122 指导老师:冯林、刘琦 201611.18课程设计报告一、设计题目 数字频率计设计二、设计任务频率计又称为频率计数器,是一种专门对被测信号频率进行测量的电子测量仪器。其最基本的工作原理为:当被测信号在特定时间段T内的周期个数为N时,则被测信号的频率f=N/T。用中小规模数字集成电路和半导体显示器件实现以下技术指标:频率测量范围:109999Hz输入电压幅度:300mV3V输入信号波形:任意周期信号显示位数: 4位电源: 220V50Hz三、设计要求1. 系统工作原理说明;2
2、. 画出系统电路原理图;3. 对所设计的电路全部或部分进行仿真,使之达到设计任务要求;4. 写出设计说明书。 目录0综述21 方案论证42 原理及技术指标53 单元电路设计及参数计算73.1时基电路73.2逻辑控制电路83.3计数器93.4锁存器113.5译码电路12 3.6设计总图134设计小结134.1 设计任务完成情况134.2 问题及改进144.3 心得体会14 摘要 数字频率计是一种用十进制数字,显示被测信号频率的数字测量仪器。它的基本功能是测量正弦信号,方波信号以及其他各种单位时间内变化的物理量。在进行模拟、数字电路的设计、安装、调试过程中,由于其使用十进制数显示,测量迅速,显示直
3、观,所以经常要用到数字频率计。 频率测量中直接测量的数字频率计主要由四个部分构成:时基(T)电路、输入电路、计数显示电路以及控制电路。在一个测量周期过程中,被测周期信号在输入电路中经过放大、整形、微分操作之后形成方波信号,加到与非门的另一个输入端上.该与非门起到主阀门的作用,在与非门第二个人输入端上加阀门控制信号,控制信号为低电平时阀门关闭,无信号进入计数器;控制信号为高电频时,阀门开启整形后的信号进入计数器,若阀门控制信号取1s,则在阀门时间1s内计数器得到的脉冲数N就是被测信号的频率1 方案论证数字频率计的主要功能是测量周期信号的频率。频率是单位时间( 1S )内信号发生周期变化的次数。如
4、果我们能在给定的 1S 时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号的频率。数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。这就是数字频率计的基本原理。信号的频率就是信号在单位时间内所产生的脉冲个数,其表达式为f=N/T,其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间。计数器所记录的结果,就是被测信号的频率。如在1s内记录1000个脉冲,则被测信号的频率为1000HZ。2 原理及技术指标交流电信号或脉冲信号的频率是指单位时间内
5、产生的电振动的次数或脉冲个数。用数学模型可表示为:f=Error! No bookmark name given.式中f为频率。N为电振动次数或脉冲数。T为产生N次电振动或脉冲所需要的时间。第一步把各种被测信号通过放大整形电路,使其成为规矩的数字信号实现频率测量的另一必备环节是时基电路。时基电路就是产生时间标准信号的电路装置。通常要求精确稳定,所以采用1MHz或5MHz石英晶体振荡器做成标准时间信号发生器。一般计数器则采用十位计数器,N进制的计数器也就是N分频器,其N进位信号也可作为N分频信号。如图2.1所示为数字频率计系统原理总框图,被测量信号经过放大与整形电路传入十进制计数器,变成矩形波信
6、号,此时数字频率计与被测信号的频率相同,时基电路提供标准时间基准信号,此时利用所获得的基准信号来触发控制电路,进而得到一定宽度的闸门信号,计数时1S内,闸门开通,被测量的脉冲信号通过闸门,其计数器开始计数,当1s至1.25S闸门关闭,停止计数,所得的数字N就是其频率.逻辑控制电路数码显示器译码器锁存器计数器闸门电路放大与整形电路时基电路VX图2.1数字频率计系统原理方框图 逻辑控制电路的一个重要的作用是在每次采样后还要封锁主控门和时基信号输入,使计数器显示的数字停留一段时间,以便观测和读取数据。简而言之,控制电路就是通过循环打开主控门计数,关上主控门显示,然后清零,这个过程来完成频率的计数。控
7、制电路如图2.1.b所示. 图2.2 逻辑控制电路3 单元电路设计3.1时基电路用于获得稳定的时间基准信号,以此来控制主控门的开启时间,电路见 如下 图3.1 时基电路 本设计中采取用555定时器组成的多谐振荡器如图3.1所示。接通电源后,电容被充电,当上升到时,使为低电平,同时放电三极管T导通,此时电容C通过和T放电,下降。当下降到时,翻转为高电平。电容器C放电所需的时间为当放电结束时,T截止,将通过、向电容C充电,由上升到所需的时间为当上升到时,电路又翻转为低电平。如此周而复始,于是在电路的输出端就得到一个周期性的矩形波。其振荡频率为3.2逻辑控制电路控制电路需要控制几个模块。包括计数电路
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字频率计 课程设计 报告 大学 论文
限制150内