基于单片机IP核的等精度频率计设计.doc
《基于单片机IP核的等精度频率计设计.doc》由会员分享,可在线阅读,更多相关《基于单片机IP核的等精度频率计设计.doc(35页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、大学本科生毕业设计(论文)基于单片机IP核的等精度频率计设计摘要FPGA就是目前最受欢迎的可编程逻辑器件之一。IP核是将一些在数字电路中常用但比较复杂的功能模块,设计成可修改参数的模块,让用户可以直接调用这些模块。随着FPGA的规模越来越大,使用IP核是一个发展趋势。传统测频原理的频率计的测量精度将随被测信号频率的下降而下降,在使用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且整个频率区域能保持恒定的测试精度。本文结合FPGA与8051单片机的优点实现了基于FPGA的8051 IP核应用,设计一个等精度频率计。关键词:FPGA,8051IP核,等精度频率计设计Abstract F
2、ield Programmable Gate Array(FPGA)is one of the most welcomed programmable logic devicesIP core is a module which has changeable parametersWith the IP core we can implement some complex functional module in digital circuitsWith the increasing scale in the FPGA,Using IP core is becoming more and more
3、 popularTraditional frequency measurement principle of the frequency accuracy will decline with the decline of the signal frequency.It Has a greater limitations in use. Equal precision frequency meter not only has high measurement accuracy, and the whole frequency region can maintain a constant test
4、 accuracyCombining the advantages of FPGA and 805 l MCU,the paper mainly realize the application of 8051 IP core based on FPGA that design a same accuracy frequency.Key words: FPGA,8051 IP core,same accuracy frequency目录第一章 绪论31.1 课题研究背景及意义31.2 主要任务3第二章 杭州康芯公司KX2C5F+开发板介绍52.1 KX2C5F+系统简介52.2 主要应用5第三章
5、 系统设计73.1 8051单片机介绍73.2 8051单片机IP软核介绍73.3 8051单片机IP软核实用系统构建93.4 等精度频率计设计103.4.1等精度测频原理103.4.2等精度测频实现113.4.3测量占空比的原理133.4.4测量占空比的实现133.5单片机的功能143.5.1数据传输143.5.2 液晶显示153.6单片机与FPGA的组合应用16第四章 程序调试174.1 等精度频率计程序174.2 单片机程序和VHDL程序编译在一起下载到FPGA中17第五章 结果讨论19总结20致谢21参考文献22附录23附录1:等精度频率计相关程序23附录2 单片机相关程序25第一章
6、绪论1.1 课题研究背景及意义随着可编程逻辑设计技术的发展,每个逻辑器件中门电路的数量越来越多,一个逻辑器件就可以完成本来由很多分立逻辑器件和存储芯片完成的功能。这样做减少了系统的功耗和成本,提高了性能和可靠性。FPGA(Fild Programmable Gate Array)就是目前最受欢迎的可编程逻辑器件之一。IP就是知识产权核或知识产权模块的意思,在EDA技术开发中具有十分重要的地位。著名的美国Dataquest咨询公司将半导体产业的IP定义为用于ASIC或FPGA/CPLD中的预先设计好的电路模块。随着FPGA的规模越来越大,设计越来越复杂,使用IP核是一个发展趋势。现在很多电子系统
7、都是由单片机+FPGA实现的。长期以来,单片机以其性价比高、体积小、功能灵活等方面的独特优点被广泛应用。但受其内部资源的限制,单片机需要在片外扩展相关资源。为了达到处理速度和控制灵活性方面的需求,采用微控制器和可编程逻辑器件设计单片机嵌入式系统。将单片机做在FPGA中,不但减少了电路中间连线,而且整个系统的可靠性得到加强,同时由于FPGA的速度快,FPGA中的单片机的速度可达100MHZ以上,整个系统的性能也能得到充分地改善。基于传统测频原理的频率计的测量精度将随被测信号频率的下降而下降,即测量精度随被测信号的频率的变化而变化,在使用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且
8、整个频率区域能保持恒定的测试精度。本课题主要是应用已做好的8051 IP核设计等精度频率计。1.2 主要任务在了解数字频率计的基础上分析等精度频率计相对于传统频率计的优越性,研究等精度频率计的工作原理和实现方法,在FPGA开发板提供的硬件环境上设计程序运行的流程框图。用VHDL编写测频模块,对FPGA中的单片机核编写输入、显示等程序,完成等精度频率计的设计。系统总框架图如图1-1所示。图1-1 实验系统总框架图第二章 杭州康芯公司KX2C5F+开发板介绍2.1 KX2C5F+系统简介KX2C5F+系统是康芯公司电子设计竞赛作品板,其系统硬件结构组成如下:1、KX2C5F+系统选用Altera公
9、司CycloneII系列EP2C5T144 FPGA。其包含4608个逻辑宏单元、两个锁相环,约20万门、约12万RAM bit。2、含全兼容工业级8051核、其主频最高可达250MHz,是普通单片机速度的20倍。3、EPM3032CPLD、1M EPCS1 Flash、蜂鸣器、20MHz晶振、8键、1数码管,HS162-4LCD液晶显示器。4、JTAG、VGA、RS232接口、PS2口、USB电源口。5、FPGA编程器、字符型液晶驱动口(可直接接多种类型字符型液晶)、点阵型液晶驱动口(可直接接数字彩色或黑白点阵型液晶)。根据任务要求设计主要应用到EP2C5T144 FPGA、USB电源口、J
10、TAG下载口以及字符型液晶驱动口,其硬件系统结构框图如图2-1所示:图2-1 硬件系统结框图构图2.2 主要应用可配置于KX2C5F+系统FPGA的单片机CPU核与传统MCS-51单片机高度兼容(极个别指令不兼容),但速度约为传统单片机的20倍,在FPGA芯片优化良好的条件下,主频最高可达250MHz;同样用C或汇编语言完成软件设计。目前许多实用SOC应用系统都使用此类通用CPU实现设计。 电子设计竞赛中,需要实现高速算法或高速控制的项目越来越多,如此高速的单片机核,几乎可以用来完成某些DSP功能,如语音处理,压缩和频谱分析等。再加上FPGA本身的高速性能,完成许多高性能指标的系统功能将变得十
11、分容易;而把CPU、锁相环、数据RAM、程序ROM、接口模块、通信模块、显示控制模块、数据采样和信号发生模块等等,都放在同一片FPGA内,从而构成SOC系统,这将使系统的设计效率和系统性能获得极大的提高,这也是现代电子设计技术的发展方向。KX2C5F+系统开发板可以应用于很多设计。这里,根据论文的目的,在完成设计任务时,用8051 IP核加上锁相环、RAM以及ROM构成一个单片机。通过锁相环将单片机时钟设置为40MHz。此单片机的任务是将测得的频率在LCD显示。第三章 系统设计3.1 8051单片机介绍MSC-51系列单片机的内部结构由八部分组成,以80C51单片机为例,其内部按功能可划分为C
12、PU、存储器、I/O端口、定时/计数器、中断系统等模块。MSC-51系列单片机芯片有40个引脚,是采用HMOS工艺制造,双列直插(DIP)方式封装的芯片,其引脚如图3-1所示。图3-1 MCS-51系列单片机引脚3.2 8051单片机IP软核介绍CPU8051V1是康芯公司提供的8051单片机核,由VQM原码(Verilog Quartus Mapping File)表述:CPU8051V1.vqm,可直接调用。与普通MCS-51系列单片机一样,8051单片机核也含有8位复杂指令CPU,其结构框图如图3-2所示。8051单片机核的指令系统与8051/2、8031/2等完全兼容,硬件部分也基本相
13、同,例如可接64KB外部存储器,可接256字节内部数据RAM,含两个16位定时/计数器,全双工串口,含节省功耗工作模式,中断响应结构等等。不同之处主要有:1、8051V1是以网表文件的方式存在的,只有通过编译综合,并载入FPGA中才以硬件的方式工作,而普通8051总是以硬件方式存在的;2、8051V1无内部ROM和RAM,所有程序ROM和内部RAM都必须外接。从图3-2可见,它包含了“数据RAM端口”和“程序存储器端口”,是连接外接ROM、RAM的专用端口(此ROM和RAM都能用LPM_ROM和LPM_RAM在同一片FPGA中实现)。然而普通8051芯片的内部RAM是在芯片内的,而外部ROM的
14、连接必须以总线方式与其P0、P2口相接(AT89S51的ROM在芯片内,CPU核外)。3、以软核方式存在能进行硬件修改和编辑;能对其进行仿真和嵌入式逻辑分析仪实现实时时序测试;能根据设计者的意愿将CPU、RAM、ROM、硬件功能模块和接口模块等实现于同一片FPGA中(即SOC)。4、与普通8051不同,8051单片机核的4个I/O口是分开的。例如P1口,其输入端P1I和输出端P1O是分开的,如果需要使用P1口的双向口功能,必须外接一些电路才能实现。 图3-2 8051V1原理图元件3.3 8051单片机IP软核实用系统构建8051V1核在接上了ROM和RAM后就成为一个完整的8051单片机了,
15、图3-3是根据任务要求绘制的8051V1核实用系统的最基本构建顶层原理图,主要由4个部件构成:1、8051V1核。图中的CPU8051V1即单片机核,由VQM原码表述:CPU8051V1.vqm,可以直接调用。该元件可以与其他不同语言表述的元件一同综合与编译。2、嵌入式锁相环PLL50。载入锁相环,设置其输入频率为20MHz,输出频率为40MHz,8051V1能接受的工作时钟频率上限取决于FPGA的速度级别。3、程序ROM,LPM_ROM。采用ROM容量的大小也取决于FPGA所含的嵌入RAM的大小。图3-3中设置的ROM容量是4K字节,对于一般的应用足够了。此ROM可以加载HEX格式文件作为单
16、片机的程序代码。HEX程序代码可以直接使用普通8051单片机程序编译器生成。4、数据RAM,LPM_RAM。图3-3中设置的LPM_RAM容量是256字节。高128字节须用间接寻址方式访问。这里的LPM_ROM和LPM_RAM调用方法参见其它资料。图3-3中,P0I7.0、P1I7.0、P2I7.0、P3I7.0分别为P0、P1、P2、P3口的输入口;P0O7.0、P1O7.0、P2O7.0、P3O7.0分别为P0、P1、P2、P3口的输出口。各口的应用再根据任务要求进行连线。 图3-3 基本8051CPU核应用 3.4 等精度频率计设计3.4.1等精度测频原理等精度测频的实现方法可简化为图3
17、-4所示。CNT1和CNT2是两个可控计数器,标准频率信号设定为40MHz从CNT1的时钟输入端CLK输入,经过整形后的被测信号从CNT2的时钟输入端CLK输入,当预置门控信号为高电平时,经过整形后的被测信号的上升沿通过D触发器的Q端同时启动CNT1和CNT2。CNT1、CNT2同时对标准频率信号和经整形后的被测信号进行计数,分别为Ns与Nx。当预置门信号为低电平的时候,后面而来的被测信号的上升沿将使两个计数器同时关闭,所测得的频率为(Fs/Ns)*Nx.则等精度测量方法测量精度与预置门宽度的标准频率有关,与被测信号的频率无关。图3-4 等精度测频实现原理等精度测频方法是在直接测频方法的基础上
18、发展起来的。它的闸门时间不是固定值,而是被测信号周期的整数倍,即与被测信号同步。因此除了对被测信号计数所产生的1个周期误差,并且达到了在整个测试频率阶段的等精度测量。如图3-5在测试过程中,有两个计数器分别对标准信号和被测信号同时计数。首先由单片机给出给出闸门信号,在t1时间内保持高电平,当单片机赋给预置门高电平信号时实际闸门并未打开此时计数器并不开始计数,而是等到被测信号的上升沿到来时才打开实际闸门,计数器才真正开始计数,然后单片机发给预置闸门低电平关闭信号,计数器并不立即停止计数,而是等到被测信号的上升沿到来时才关闭实际闸门信号开始结束计数,完成一次测试过程。可以看出,实际闸门时间为t1,
19、预置闸门时间为t,两个闸门时间并不严格相等,但是差值不超过被测信号的一个周期。图3-5 等精度测频原理设在一次实际闸门时间t中计数器对被测信号的计数值为Nx,对标准信号的计数值为Ns。标准信号的频率为fs,则被测信号的频率如下式: fx=(Nx/Ns)*fs 在测量中,由于fx计数的启停时间都是由该信号的上升沿出发的,在闸门时间t内对fx的计数Nx无误差,对fs的计数Ns最多相差一个数的误差, =1/fs 由上式可以看出,测量频率的相对误差与被测信号频率的大小无关,仅与标准信号频率有关,即实现了整个测量频段的等精度。标准频率越高,测量的相对误差越小。在保证精度测量不变的前提下,提高标准信号频率
20、,可是闸门时间缩短,即提高测试速度。 3.4.2等精度测频实现等精度频率计的实现可以简单地用图3-6和波形图3-7来说明设。图3-4中“预置门控信号”CL可由单片机发出,可以证明,在1秒至0.1秒间的选择范围内,CL的时间宽度对测量精度几乎没有影响,在此设其宽度为Tpr。BZH和TF模块是两个可控的32位高速计数器,BENA和ENA分别是它们的计数允许信号端,高电平有效。标准频率信号40MHz从BZH的时钟输入端BCLK输入,设置频率为Fs;经整形后的被测信号从与BZH相似的32位计数器TF的时钟输入端TCLK输入,设置真实频率值为Fxe,被测频率为Fx。等精度频率计原理如下图3-6所示:图3
21、-6 等精度频率计设计原理图 bclk为标准频率信号设定为40MHz,tclk为被测信号,被测信号的范围为1Hz到40MHz。clr为清零信号,cl为预置门信号,start为实际闸门信号,sel为数据选择器的控制端口,data为数据传送端口。测试开始前,首先发出一个清零信号CLR,使两个计数器和D触发器置0,同时D触发器通过信号ENA,禁止两个计数器计数。这是初始化操作。然后由单片机发出允许测频命令,即令预置门控信号CL为高电平这时D触发器要一直等到被测信号的上升沿通过Q端时才把start置1,与此同时,将同时开启计数器BHZ和TF,进行计数,当Tpr秒后,预置门信号CL被单片机置为低电平,但
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 单片机 IP 精度 频率计 设计
限制150内