第六章MOS存储器课件.ppt
《第六章MOS存储器课件.ppt》由会员分享,可在线阅读,更多相关《第六章MOS存储器课件.ppt(71页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、微电子中心HMEC 集成电路设计原理第六章 MOS 存储器 存储器是各种处理器的主要存储部件,并广泛应用于SoC 及其它电子设备中,按功能可分为只读存储器(ROM)和随机存取存储器(RAM)两大类,分别用作固定数据存储和临时数据缓存。1微电子中心HMEC 集成电路设计原理6-1 存储器的结构2微电子中心HMEC 集成电路设计原理 思考题1.存储器一般由哪几部分组成?2.设计译码电路时应注意什么问题?3.多级译码电路有什么优点?3微电子中心HMEC 集成电路设计原理6.1.1 存储器的结构图读写控制列译码器输入/输出(N M)控制信号数据m 位列地址n位行地址行译码器存储体 各种存储器都有各自的
2、特点,但它们的结构大体上是一致的。4微电子中心HMEC 集成电路设计原理6.1.2 存储体 存储体是由若干个存储单元组成的阵列,若字数为N,每个字的位数为M,则表示为 N M(与行数和列数可能有差别,行数 N,列数 M,行数 列数=N M)。不同类别存储器有不同的存储单元,但是有共同的特点:每个存储单元有两个相对稳定的状态,分别代表二进制信息“0”和“1”。(N M)存储体5微电子中心HMEC 集成电路设计原理6.1.3 地址译码器m 位列地址列译码器n位行地址行译码器(N M)存储体 存储体中的每个存储单元都有自己唯一的地址(行、列),地址译码器就是将地址信号译成具体的选择地址。一般将地址信
3、号分为行地址信号和列地址信号,因此地址译码器分为行地址译码器和列地址译码器。6微电子中心HMEC 集成电路设计原理6.1.4 行地址译码器 1.基本原理 行译码器电路的输入是来源于地址缓冲器的N 位二进制地址,首先产生具有合适驱动能力的正反地址信号,然后通过编码电路译成对应存储体每一行的地址信号(一般称为字线)。A2A1A0A3字线7微电子中心HMEC 集成电路设计原理6.1.4 行地址译码器 2.多级译码技术对于大容量存储器通常选择二级译码技术,即将地址信号先分组译码(2-4 译码、3-8 译码),再采用集中编码,可以有效地提高译码速度。A2A1A03-8 译码L7L6L5L4L3L2L1L
4、0A3A42-4 译码H3H2H1H0L0H0L1H0L7H38微电子中心HMEC 集成电路设计原理6.1.4 行地址译码器 3.地址同步控制 由于地址信号到达时间不一致,易引起字线的波动,造成读写错误和功耗增加等现象。为了防止此现象发生,可加一地址输入使能信号控制。A2A1A0En字线9微电子中心HMEC 集成电路设计原理6.1.4 行地址译码器4.电路优化设计 相邻两个与非门的输入只有一个不同且反相的信号,因此可以将这两个与非门电路和并优化,简化电路,缩小芯片面积。VDDABFCDA B CD10微电子中心HMEC 集成电路设计原理6.1.5 列地址译码器 1.基本原理 列译码器的输入是来
5、源于地址缓冲器的M 位二进制地址,一般先产生具有合适驱动能力的正反地址信号,再通过树状开关选择电路构成对应存储体每一列(位线)的地址信号组合。Di位线1 1微电子中心HMEC 集成电路设计原理6.1.5 列地址译码器 2.开关树的设计 对于大容量存储器通常用四选一和二选一的组合,以避免开关树的层次过多而影响速度。CMOS开关树性能较好。四选一四选一四选一四选一四选一四选一四选一四选一四选一四选一二选一列地址选择信号12微电子中心HMEC 集成电路设计原理6.1.6 读写控制及输入输出电路 读写控制电路是对存储器读操作和写操作时序上的控制,主要包括地址译码器和数据输入输出电路的控制。输入输出电路
6、是在控制电路的控制下,将数据写入译码器指定地址的存储单元中或将指定地址存储单元中的数据输出。不同的存储器有不同的读写控制及输入输出电路,具体电路根据存储器的类别和具体要求而定。13微电子中心HMEC 集成电路设计原理6-2 Mask ROMMask ROM(掩膜编程只读存储器Mask Read-Only Memory)14微电子中心HMEC 集成电路设计原理 思考题1.Mask ROM 的特点是什么?2.Mask ROM 是如何存储信息“0”和信息“1”的?15微电子中心HMEC 集成电路设计原理6.2.1 Mask ROM 的特点 Mask ROM 由用户提供码点数据(要存储的固定数据),由
7、芯片设计者设计版图,由生产厂家制版、流片加工。芯片一旦制成,存储的信息无法改变,用户使用时只能读出已固化的数据,掉电信息也不会丢失。因此,MASK ROM 只能用来存储固定信息。16微电子中心HMEC 集成电路设计原理6.2.2 E/D NMOS 或非存储阵列Vcc字位WordBit17微电子中心HMEC 集成电路设计原理6.2.3 准NMOS或非存储阵列Vcc位WordBit18微电子中心HMEC 集成电路设计原理6.2.4 预充低功耗结构或非存储阵列Vcc位WordBit19微电子中心HMEC 集成电路设计原理6.2.5 预充结构与非存储阵列Vcc字Word20微电子中心HMEC 集成电路
8、设计原理6.2.6 母片形式的与非存储阵列21微电子中心HMEC 集成电路设计原理6.2.7 与或非存储阵列字Word位BitVcc22微电子中心HMEC 集成电路设计原理6.2.8 输出电路 一般可以采用倒相器、倒相器链、寄存器,锁存器、触发器等,个数与同时输出的位数相同。Q DCP23微电子中心HMEC 集成电路设计原理6.2.8 Mask ROM 应用实例 1.96字符发生器 字符由57点阵构成,通过控制35个点的明暗来显示字符图形。采用或非存储阵列(9635):每个字线上排列35个单元,对应35个点,即每个字有35位,有MOS 管的单元对应亮点。96个字符对应96条字线,每个字的对应位
9、相接。也可采用4870阵列,每个字线对应2个字符,通过列译码分选字符输出。24微电子中心HMEC 集成电路设计原理6.2.8 Mask ROM 应用实例 2.液晶七段数码显示器 数码7段构成,通过控制7个段的明暗来显示数码图形。采用或非存储阵列(107):每个字线上排列7个单元,对应7个段,即每个字有7位,有MOS 管的单元对应亮段。10个数字符对应10条字线,每个字的对应位相接。25微电子中心HMEC 集成电路设计原理6-3 EPROM EPROM(可擦除可编程ROMErasable-Programmable Read-Only Memory)26微电子中心HMEC 集成电路设计原理 思考题
10、1.EPROM 的特点是什么?2.EROM 是如何存储信息“0”和信息“1”的?27微电子中心HMEC 集成电路设计原理6.3.1 EPROM 的特点 用户可以根据具体需要对EPROM 存储的信息进行擦除和重写。擦除是用紫外线或X 射线擦除器对芯片进行照射(约30分钟),信息是一次性全部擦除,不能逐字或部分擦除;写入是使用专用编程器进行写入(需要较高的电压),信息写入后掉电不丢失。擦除和写入都要脱机进行,即不能在线擦除和写入。因此,EPROM 是用来存储相对固定的信息。28微电子中心HMEC 集成电路设计原理6.3.2 FAMOS 结构存储单元 1.FAMOS 器件结构 FAMOS 管的栅极四
11、周被绝缘介质包围,是浮空的,所以称为“浮栅”。FAMOS 管的浮栅上初始状态是没有电荷的,处于截止状态,当浮栅上有足够的电荷时,处于导通状态。这两种状态分别代表存有“0”和“1”。Floating-gate Avalance-injection MOS 浮栅雪崩注入MOSN-sub SiP+P+SDP 沟FAMOS29微电子中心HMEC 集成电路设计原理6.3.2 FAMOS 结构存储单元 2.FAMOS 浮栅充电原理0V-30VN-sub SiP+P+S D 漏极加较高的负电压时,漏区pn 结沟道一侧表面的耗尽层中发生雪崩倍增,由此产生的高能电子越过Si-SiO2界面势垒,并在SiO2中电场
12、作用下进入浮栅,当浮栅带上足够多的负电荷时,MOS管处于导通态。N-sub SiP+P+S D30微电子中心HMEC 集成电路设计原理6.3.2 FAMOS 结构存储单元 3.FAMOS 存储单元阵列X0Xn-1Y0Ym-1VS 每个存储单元有一个普通MOS 管和一个FAMOS 管组成。普通MOS 管作为门控管,其栅极为字线,漏及为位线,是存储单元数据输入输出端口。31微电子中心HMEC 集成电路设计原理6.3.3 SIMOS 结构存储单元 1.SIMOS 器件结构 Stacked-gate Injection MOS迭栅注入MOSP-sub SiN+N+N 沟SIMOS 管S DG SIMO
13、S 管是双层多晶栅结构,下层多晶称为“浮栅”,上层多晶为控制栅。SIMOS 管的浮栅上没有电荷时,开启电压较低,当浮栅上有负电荷时,开启电压升高。因而,控制栅接高电平时,就有导通和截止之分,分别代表存有“0”和“1”。32微电子中心HMEC 集成电路设计原理6.3.3 SIMOS 结构存储单元 2.SIMOS 浮栅充电原理P-sub SiN+N+S DGP-sub SiN+N+S DG 在漏和源之间加较高的电压,使电子加速,“热电子”能量超过SiO2-Si 界面势垒,再借助于控制栅G 上附加的正电压,电子注入到浮栅中,浮栅带负电,开启电压变高。+V+V Vss33微电子中心HMEC 集成电路设
14、计原理6.3.3 SIMOS 结构存储单元 3.SIMOS 存储单元阵列 每个存储单元有SIMOS 管组成。其控制栅极为字线,漏极是存储单元数据输入输出端口,为位线。X0Xn-1Y0Ym-1VS34微电子中心HMEC 集成电路设计原理6-4 EEPROM EEPROM(电可擦除可编程ROMElectrically Erasable-Programmable Read-Only Memory)35微电子中心HMEC 集成电路设计原理 思考题1.EEPROM 的特点是什么?2.EEROM 是如何存储信息“0”和信息“1”的?36微电子中心HMEC 集成电路设计原理6.4.1 EEPROM 的特点
15、用户可以根据具体需要对EEPROM 存储的信息进行擦除和重写。擦除和写入可以在线进行,也可以使用专用编程器进行。信息可以一次全部擦写,也可以逐字、逐位或分区擦写;擦写过程需要较高电压,目前一般在片内产生。信息写入后掉电不丢失。由于EEPROM 在线擦写速度较慢,一般用来存储需要在线更改且相对固定的信息。37微电子中心HMEC 集成电路设计原理6.4.2 Flotox 结构存储单元 1.Flotox 器件结构 Floating-gate tunnel oxide浮栅隧道氧化物P-sub SiN+SDGN+埋N+P-sub SiN+S DGN+埋N+FFk k 浮栅延长区的下面有一个超薄氧区(隧道
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第六 MOS 存储器 课件
限制150内