低频率数字相位差测量仪设计大学毕设论文.doc
《低频率数字相位差测量仪设计大学毕设论文.doc》由会员分享,可在线阅读,更多相关《低频率数字相位差测量仪设计大学毕设论文.doc(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、低频率数字相位测量仪引言相位差测量数字化的优点在于硬件成本低、适应性强、对于不同的测量对象只需要改变程序的算法,且精度一般优于模拟式测量。在电工仪表、同步检测的数据处理以及电工实验中,常常需要测量两列同频率信号之间的相位差。例如,电力系统中电网并网合闸时,需要求两电网的电信号的相位差。相位差测量的方法很多,典型的传统方法是通过示波器测量,这种方法误差较大,读数不方便。为此,我们设计了一种基于锁相环倍(分)频的相位差测量仪,该仪器以锁相环倍(分)频电路为核心,实现了工频信号相位差的自动测量及数字显示。- 1 -论文摘要本系统为低频数字式相位/频率测量仪,由移相网络模块、相位差测量模块及频率测量模
2、块三大部份构成,其系统功能主要是进行相位差测量及频率测量。移相网络主要是由RC移相电路和LM324运放电路组成,将被测信号送入移相网络,经RC移相、LM324隔离放大,产生两路信号,一路为基准信号经过波形转换,另一路为移相后的信号。分别经过波形转换、整形、二分频送给相位测量模块及频率测量模块。相位差测量仪主要是由锁相环PLL(Phase Lock Loop)产生360倍频基准信号和移相网络的基准信号与待测信号进行异或后的信号作为显示器的闸门电路和控制信号。频率测量模块主要是用计数法测量频率的,它是有某个已知标准时间间隔Ts内,测出被测信号重复出现的次数N,然后计算出频率f=N/Ts.显示电路模
3、块主要是由计数器、锁存器、译码器和数码管组成。目录1设计任务书 .32设计方案概述 33系统的组成4.3.1总体框图43.2移相网络部分43.3相位测量部分61)波形转换、整形放大82)锁相环倍频93)闸门电路114)控制门115)计数器116)锁存器117)显示译码器与数码管113.4频率测量部分121)数字频率计的基本原理122)系统框图124附录一、设计任务书(一)任务设计仿真一数字相位计(二)主要技术指标与要求:(1)输入信号频率为1KHZ20KHZ可调(2)输入信号的幅度为10mV(3)采用数码管显示结果,相位精确到0.1(4)采用外部5V直流电源供电(三)对课程设计的成果的要求(包
4、括图表)设计电路,安装调试或仿真,分析实验结果,并写出设计说明书。要求图纸布局合理,符合工程要求,所有的器件的选择要有计算依据。二、设计方案概述根椐设计任务书的要求,我们参考了一些相关资料书,经过小组的讨论分析,提出了方案:相位测量仪是利用锁相环PLL(Phase Lock Loop)技术组成相位差测量仪。基准信号与待测信号进行异或后的信号作为计数器的闸门控制信号来控制计数器,使计数器在待测信号与基准信号之间的相位差间计数,则计数器计出来的数值则为待测信号与基准信号间的相位差。数字频率计实际上就是一个脉冲计数器,即在单位时间里(如1S)所统计的脉冲个数.图1是数字频率计原理广框图.该系统主要由
5、输入整形电路晶体振荡器分频器及量程选择开关门控电路闸门计数译码显示电路等组成.首先,把被测信号(以正弦波为例)通过放大整形电路将其转换成同频率的脉冲信号,然后将它加到闸门的一个输入端.闸门的别一个输入端是门控电路发出的标准脉冲,只有在门控电路的输入高电平的时间T是非常准确的,它由一个高稳定的石英振荡器和一个多级分频器及量程选择开关共同决定.逻辑控制电路是控制计数器的工作顺序的,使计数器按照一定的工作程序进行有条理的工作(例如准备-计数-显示-清零-准备下一次测量).三、系统的组成(一) 总体框图(见图3.1)低频数字相位差、频率测量仪的组成框图(二)移相网络部分(图3.1) 移相网络是由二节R
6、C超前或滞后移相网络、集成运算放放大器组成的电压跟随器和运放组成的。一节RC电路如图所示。由它的相量图可知超一个相角,当f 0时,90;f 时,0。这说明:一节RC电路最大相移不超过90,不能满足相位平衡条件。若两节RC电路最大相移虽可接近180,但此时频率必须很低,从而容抗很大,致使输出电压接近于零,所以本电路又加了电压跟随器和放大器。 RC移相器,具有电路简单,经济方便等优点,但选频作用较差,振幅不够稳定,频率调节不便,因此一般用于频率固定、稳定性要求不高的场合。如图3.2所示移相网络的电路移相网络电路由于不同的频率输入要达到准确的移相,电阻和电容的参数就要改变才能使RC正常移相。本电路电
7、路调试了三组参数分别为100HZ、500HZ、1KHZ。其计数公式:,得本电路是通过拨码开关对相位计的量程的进行转换的,调整电位器R7即可对输入信号进行如上图所示,R7的下端电压为:,为输入信号,为输入信号的角频率。(三)相位测量部分目前广泛使用的是直接式数字相位计,其原理如图所示,被测信号U1,U2分别经过过零比较器1和2,使得信号由负到正通过零点时产生一个脉冲信号,由这两个脉冲信号控制RS触发器的工作状态,使RS触发器给出一个脉冲宽度等于两个被测信号间时延T的矩形波,如图3.3所示,用这个矩形波作为与门的门控信号,控制标准脉冲的个数,由计数器记录通过与门的标准脉冲数. 设标准脉冲周期为TS
8、,并以与开启1秒种作为计时标准,即与门开通1秒种相当于两信号的相位差为3600,此时,计数器的计数值为1/TS.若两被测信号的周期为TX,则被测信事情一周期内与门开通的时间为两被测信号的时延T,那么1秒内与门开通的总时间为 rt=1/TX*而1秒内计数器的计数值N为 N=rt/TS=/TX*Ts 则两被测信号间的时延T为 =N*TX*TS则两被测信号间的相位差为 r=/TX*3600=N*TS*3600最后由译码显示电路将测量结果直接显示出来.本电路经过讨论决定用脉冲计数法测量相位差其方框图如图3.4所示:相位差测量框图一)波形转换、整形放大移相网络输出的两个信号A、B经过运放LM324波形转
9、换把正弦波转换成方波,为了能测量不同电平值与波形的周期信号的相位,必须对被测信号进行放大与整形处理,使之成为能被计数器有效识别的脉冲信号.信号放大与波形整形电路的作用即在于此.信号放大可能采用一般的运算放大电路,波形整形可以采用施特触发器,整后送给D触发器74LS74二分频输出二个方波信号,电路如图3.5所示。波形转换、整形、二分频电路二)锁相环倍频锁相式数字频率合成器电路原理框图如图所示:1、锁相式数字频率合成器的组成与基本工作原理 图中的相位比较器与压控振荡器VCO由锁相环LM4046组成。1/N分频电路是一个三级可预置数分频器,各级都采用可预置数BCD码同步1/N制计数器MC14522,
10、每级的分频比可由单片机去控制,也可用4 位小型拨动开关以8421BCD码形式对该级计数器进行预置数,分频比可选择的范围为0999,总共可生成999个频率点,它是构成锁相式数字频率合成器的主要单元电路之一,称之为程序分频器TN。按所需的分频比N,预先输入百位、十位和个位的数据后,给4046锁相环相位比较器(第14引脚PD11),输入频率为f R的方波信号UR;压控振荡器产生频率为f0的输出信号U0,经程序分频器TN后,得到频率为f V的比较信号UV,送至相位比较器(第3 引脚PDI2)。这两个信号在相位比较器中进行比较,当锁相环锁定后,可得到: f R = f V 其中: f V= f 0/N
11、代入得: f R= f 0/N 即: f 0=Nf R由此可知,当f R固定不变时,改变三级程序分频器的分频比N,VCO的输出振荡频率(也就是频率合成器的输出频率)f 0就会得到相应地改变。这样,只要输入一个固定信号频率f R,即可得到一系列所需要的频率,其频率间隔等于f R,对于选择不同的f R,则可以获得不同的f R频率间隔。 例如: 设输入的f R =1.024KHz,N取为132,则 f 0= N f R =132*1.024KHz=135.168 KHz。2、实际使用的相位比较器与环路低通滤波器 4046锁相环集成电路内部含有两个相位比较器,其中相位比较器I为异或门(即模为二和结构)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 频率 数字 相位差 测量仪 设计 大学 论文
限制150内