计算机组成原理课程设计报告大学论文.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《计算机组成原理课程设计报告大学论文.doc》由会员分享,可在线阅读,更多相关《计算机组成原理课程设计报告大学论文.doc(27页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、计算机组成原理课程设计报告班级:计算机/物联网 1406 班 姓名: 宋世波 学号: 20143753 完成时间: 2016-12-31 一、课程设计目的1在实验机上设计实现机器指令及对应的微指令(微程序)并验证,从而进一步掌握微程序设计控制器的基本方法并了解指令系统与硬件结构的对应关系;2通过控制器的微程序设计,综合理解计算机组成原理课程的核心知识并进一步建立整机系统的概念;3培养综合实践及独立分析、解决问题的能力。二、课程设计的任务针对COP2000实验仪,从详细了解该模型机的指令/微指令系统入手,以实现乘法和除法运算功能为应用目标,在COP2000的集成开发环境下,设计全新的指令系统并编
2、写对应的微程序;之后编写实现乘法和除法的程序进行设计的验证。三、 课程设计使用的设备(环境)1硬件l COP2000实验仪l PC机2软件l COP2000仿真软件四、课程设计的具体内容(步骤)1详细了解并掌握COP 2000模型机的微程序控制器原理,通过综合实验来实现(1) 模型机指令系统特点COP2000模型机包括了一个标准CPU所具备所有部件,这些部件包括:运算器ALU、累加器A、工作寄存器W、左移门L、直通门D、右移门R、寄存器组R0-R3、程序计数器PC、地址寄存器MAR、堆栈寄存器ST、中断向量寄存器IA、输入端口IN、输出端口寄存器OUT、程序存储器EM、指令寄存器IR、微程序计
3、数器uPC、微程序存储器uM,以及中断控制电路、跳转控制电路。其中运算器和中断控制电路以及跳转控制电路用CPLD来实现,其它电路都是用离散的数字电路组成。微程序控制部分也可以用组合逻辑控制来代替。 模型机为8位机,数据总线、地址总线都为8位,但其工作原理与16位机相同。相比而言8位机实验减少了烦琐的连线,但其原理却更容易被学生理解、吸收。模型机的指令码为8位,根据指令类型的不同,可以有0到2个操作数。指令码的最低两位用来选择R0-R3寄存器,在微程序控制方式中,用指令码做为微地址来寻址微程序存储器,找到执行该指令的微程序。而在组合逻辑控制方式中,按时序用指令码产生相应的控制位。在本模型机中,一
4、条指令最多分四个状态周期,一个状态周期为一个时钟脉冲,每个状态周期产生不同的控制逻辑,实现模型机的各种功能。模型机的缺省的指令集分几大类: 算术运算指令、逻辑运算指令、移位指令、数据传输指令、跳转指令、中断返回指令、输入/输出指令。COP2000模型机指令的最低两位(IR0和IR1)用来寻址R0R3四个寄存器;IR2和IR3与ELP微控制信号,Cy和Z两个程序状态信号配合,控制PC的置数即程序的转移。各种转移的条件判断逻辑如下所示: 当ELP=1时,不允许PC被预置 当ELP=0时: 当IR3=1时,无论Cy和Z什么状态,PC被预置 当IR3=0时,若IR2=0,则当Cy=1时PC被预置,若I
5、R2=1,则当Z=1时PC被预置(2) 模型机微指令系统特点(包括其微指令格式的说明等)模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。24位控制位分别介绍如下: XRD : 外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。 EMWR: 程序存储器EM写信号。 EMRD: 程序存储器EM读信号。 PCOE: 将程序计数器PC的值送到地址总线ABUS上。 EMEN: 将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD决定是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。 IREN: 将程序存储器EM读出的数据打入指令寄存器
6、IR和微指令计数器uPC。 EINT: 中断返回时清除中断响应和中断请求标志,便于下次中断。 ELP: PC打入允许,与指令寄存器的IR3、IR2位结合,控制程序跳转。 MAREN:将数据总线DBUS上数据打入地址寄存器MAR。 MAROE:将地址寄存器MAR的值送到地址总线ABUS上。 OUTEN:将数据总线DBUS上数据送到输出端口寄存器OUT里。 STEN: 将数据总线DBUS上数据存入堆栈寄存器ST中。 RRD: 读寄存器组R0-R3,寄存器R?的选择由指令的最低两位决定。 RWR: 写寄存器组R0-R3,寄存器R?的选择由指令的最低两位决定。 CN: 决定运算器是否带进位移位,CN=
7、1带进位,CN=0不带进位。 FEN: 将标志位存入ALU内部的标志寄存器。 X2、X1、X0:三位组合来译码选择将数据送到DBUS上的寄存器。X2 X1 X0输出寄存器0 0 0IN_OE 外部输入门0 0 1IA_OE 中断向量0 1 0ST_OE 堆栈寄存器0 1 1PC_OE PC寄存器1 0 0D_OE 直通门1 0 1R_OE 右移门1 1 0L_OE 左移门1 1 1没有输出 WEN: 将数据总线DBUS的值打入工作寄存器W中。 AEN: 将数据总线DBUS的值打入累加器A中。 S2、S1、S0:三位组合决定ALU做何种运算。S2 S1 S0功能0 0 0A+W 加0 0 1A-
8、W 减0 1 0A|W 或0 1 1A&W 与1 0 0A+W+C 带进位加1 0 1A-W-C 带进位减1 1 0A A取反1 1 1A 输出A2. 计算机中实现乘法和除法的原理(1)无符号乘法算法流程图:硬件原理框图:(2)无符号除法算法流程图:硬件原理框图:实例演示(即,列4位除法具体例子演算的算式):0 1 0 0 0 0 1 10 1 1 00 1 0 0 0 0 1 1 00 1 1 0 10 0 1 0 0 1 1 00 0 1 0 0 1 1 0 0 0 1 1 0 00 1 0 0 1 1 0 0 0 0 1 1 0 1 0 0 1 1 1 0 0 00 0 1 1 1 0
9、0 0 00 1 1 0 1 0 0 0 13对应于以上算法如何分配使用COP2000实验仪中的硬件(初步分配,设计完成后再将准确的使用情况填写在此处)(1)无符号乘法无符号乘法对应于COP2000实验仪的硬件具体分配使用情况如下表所示:无符号乘法的硬件分配情况硬件名称实现算法功能描述寄存器R0存放被乘数寄存器R1存放乘数寄存器R2存放中间结果,最后变为积累加器A执行ADD A,R?(加法)、SUB A,R?(减法)SHL R?(左移一位)、SHR R?(右移一位)等命令时所必须使用的寄存器。寄存器W执行ADD A,R?(加法)、AND A,#II(与运算)、SUB R?,A(减法)等双操作数
10、命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微指令。(2)无符号除法 无符号除法对应于COP2000实验仪的硬件具体分配使用情况如下表所
11、示:无符号除法的硬件分配情况硬件名称实现算法功能描述寄存器R0存放被除数,计算后变为余数。寄存器R1存放除数;寄存器R2存放中间结果,最后为商。寄存器R3当作计数器使用,初始为4。累加器A 计算时用来存放中间结果; 执行ADD A,R?(加法)、SUB A,R?(减法)等命令时所必须使用的寄存器。寄存器W执行ADD A,R?(加法)、SUB A,R?(减法)等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否
12、输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微指令。4在COP2000集成开发环境下设计全新的指令/微指令系统设计结果如表所示(可按需要增删表项)(1) 新的指令集助记符机器码1机器码2指令说明_FATCH_000000xx 00-03实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。ADD R?, A000010xx 08-0BR
13、?R?+AADD R?, #II000011xx 0C-0FIIR?R?+立即数SUB A, R?001100xx 30-33AA-R?SUBC A, R?010000xx 40-43AA-R?(带进位)AND A, #II010111xx 5C-5FIIA和立即数与运算存入AMOV A, R?011100xx 70-73R?AMOV A, #II011111xx 7C-7FII立即数存入AMOV R?, A100000xx 80-83AR?MOV R?, #II100011xx 8C-8FII立即数存入R?JC MM101000xx A0-A3MM标志位Cy=1时跳转JZ MM101001x
14、x A4-A7MM标志位Z=1时跳转JMP MM101011xx AC-AFMM无条件跳转_INT_101110xx B8-BB实验机占用,不可修改。进入中断时,实验机硬件产生-INT-指令NOP111000xx E0-E3空指令SHL R?111101xx F4-F7R?不带进位左移,标志位不改变SHR R?111100xx F0-F3R?不带进位右移,标志位不改变(2) 新的微指令集助记符状态微地址微程序数据输出数据打入地址输出运算器移位控制mPCPC_FATCH_T0-00CBFFFF浮空指令寄存器IRPC输出A输出写入+101FFFFFF浮空浮空A输出+102FFFFFF浮空浮空A输出
15、+103FFFFFF浮空浮空A输出+1MOVR?,#IIT18CC7FBFF存贮器值EM寄存器R?PC输出A输出写入+1T08DCBFFFF浮空指令寄存器IRPC输出A输出写入+18EFFFFFF浮空浮空A输出+18FFFFFFF浮空浮空A输出+1MOVA, R?T170FFF7FB寄存器R?寄存器A浮空A输出+1 T071CBFFFF浮空指令寄存器IRPC输出A输出写入+172FFFFFF浮空浮空A输出+173FFFFFF浮空浮空A输出+1MOVR?, AT180FFFB9FALU直通寄存器R?浮空A输出+1 T081CBFFFF浮空指令寄存器IRPC输出A输出写入+182FFFFFF浮空浮
16、空A输出+183FFFFFF浮空浮空A输出+1MOVA, #IIT17CFFF7FB寄存器R?寄存器A浮空A输出+1 T07DCBFFFF浮空指令寄存器IRPC输出A输出写入+17EFFFFFF浮空浮空A输出+17FFFFFFF浮空浮空A输出+1ADDR?,AT208FFF7EF寄存器R?寄存器W浮空A输出+1T109FFFA98ALU直通寄存器R?标志位C,Z浮空加运算+1T00ACBFFFF浮空指令寄存器IRPC输出A输出写入+10BFFFFFF浮空浮空A输出+1ADD R? ,#IIT30CFFF7F7寄存器R?寄存器A浮空A输出+1T20DC7FFEF寄存器EM寄存器WPC输出A输出+
17、1+1T10EFFFA98ALU直通寄存器R?标志位C,Z浮空加运算+1T00FCBFFFF浮空指令寄存器IRPC输出A输出写入+1SUBA, R?T31CFFF7EF寄存器R?寄存器W浮空A输出+1T21DFFFE91ALU直通寄存器A标志位C,Z浮空减运算+1T11ECBFFFF浮空指令寄存器IRPC输出A输出写入+1T01FFFFFFF浮空浮空A输出+1SUBR?,#IIT304FFF7F7寄存器R?寄存器A浮空A输出+1T205C7FFEF存贮器值EM寄存器WPC输出A输出+1+1T106FFFA99ALU直通寄存器R?标志位C,Z浮空减运算+1T007CBFFFF浮空指令寄存器IRP
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 课程设计 报告 大学 论文
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内