数字电路与逻辑设计第6章寄存器.ppt





《数字电路与逻辑设计第6章寄存器.ppt》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计第6章寄存器.ppt(47页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、三、三、寄存器,移位寄存器。寄存器,移位寄存器。寄存器是一种常用的时序逻辑电路寄存器是一种常用的时序逻辑电路,用来存储多位二进用来存储多位二进 制代码。这些代码可以是数据,指令,地址或其他信制代码。这些代码可以是数据,指令,地址或其他信 息。由于一个触发器只能存放一位二进制代码,因此,息。由于一个触发器只能存放一位二进制代码,因此,用用n个触发器和一些起控制作用的门电路,可以组成个触发器和一些起控制作用的门电路,可以组成 n位寄存器。位寄存器。按功能划分,寄存器可分为:按功能划分,寄存器可分为:数码寄存器数码寄存器 移位寄存器移位寄存器 1、数码寄存器数码寄存器 1D CI DI存数指令 Q
2、Q1、数码寄存器数码寄存器 数码寄存器是能够存放二进制数码的电路。由于数码寄存器是能够存放二进制数码的电路。由于 触发器具有记忆功能,因此可以作为数码寄存器触发器具有记忆功能,因此可以作为数码寄存器 的电路。的电路。下图为由下图为由D触发器实现寄存一位数码的寄存单元。触发器实现寄存一位数码的寄存单元。工作原理:工作原理:若若DI=0,在存数指令的作用下,在存数指令的作用下,Qn+1=0,若若DI=1,在存数指令的作用下,在存数指令的作用下,Qn+1=1。n这样,在存数指令的作用下,将输入这样,在存数指令的作用下,将输入信号的数码信号的数码DI存入到存入到D触发器中。触发器中。n这样寄存器只用来
3、存放数码,一般仅这样寄存器只用来存放数码,一般仅具有具有接收数码接收数码,保持保持并并清除清除原有数码原有数码等功能,电路结构和工作原理都比较等功能,电路结构和工作原理都比较简单。简单。一个多位的数码寄存器,可以看作是多一个多位的数码寄存器,可以看作是多个触发器的并行使用。个触发器的并行使用。2、移位寄存器、移位寄存器3 移位寄存器是一个同步时序电路,除具有移位寄存器是一个同步时序电路,除具有存放存放数数4 码的功能外,还具有将数码码的功能外,还具有将数码移位移位的功能,即在时钟的功能,即在时钟CP5 作用下,能够把寄存器中存放的数码作用下,能够把寄存器中存放的数码依次左移或右移。依次左移或右
4、移。下图为由下图为由4个个D触发器构成的触发器构成的4位左移的移位寄存器位左移的移位寄存器 由图可见:由图可见:Q1n+1=VI,Q2n+1=Q1n Q3n+1=Q2n,Q4n+1=Q3n 1D4 CI 1D4 CI 1D4 CI 1D4 CIQ4Q3Q2Q1输入 VICP 就实现了数码在移存脉冲作用下,向左依位移存。就实现了数码在移存脉冲作用下,向左依位移存。同理可构成同理可构成右移位寄存器右移位寄存器。10111111001011 双向寄存器双向寄存器 同时具有左移和右移的功能,是左移还是右移取决于同时具有左移和右移的功能,是左移还是右移取决于 移存控制信号移存控制信号M。如图所示如图所示
5、 由图可写出各级由图可写出各级D触发器的状态转移方程:触发器的状态转移方程:Q4n+1=AM+MQ3n 其中,其中,A为右移输入数码为右移输入数码 Q3n+1=MQ4n+MQ2n B为左移输入数码为左移输入数码 Q2n+1=MQ3n+MQ1n Q1n+1=MQ2n+MB 当当M=1时,时,Q4n+1=A Q3n+1=Q4n Q2n+1=Q3n Q1n+1=Q2n 因此,在移存脉冲因此,在移存脉冲CP作用下,实现作用下,实现右移右移移位寄存功能。移位寄存功能。当当M=0时,时,Q4n+1=Q3n Q3n+1=Q2n Q2n+1=Q1n Q1n+1=B 因此,在移存脉冲因此,在移存脉冲CP作用下,
6、实现作用下,实现左移左移移位寄存功能。移位寄存功能。所以在双向移位寄存器中,我们可通过控制所以在双向移位寄存器中,我们可通过控制M的取的取值来完成左右移功能。在上例中,值来完成左右移功能。在上例中,M=1时,完成右移功能;时,完成右移功能;M=0时,完成左移功能。时,完成左移功能。1.移位寄存器的逻辑功能:移位寄存器的逻辑功能:既能寄存数码,又能在时钟脉冲的作用下使既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动数码向高位或向低位移动移位寄存器移位寄存器按移动方式分按移动方式分单向单向移位寄存器移位寄存器双向双向移位寄存器移位寄存器左左移位寄存器移位寄存器右右移位寄存器移位寄存器2
7、.移位寄存器的逻辑功能分类移位寄存器的逻辑功能分类实现数码串实现数码串并行转换并行转换 通常信息在线路上的传递是串行传送,而终通常信息在线路上的传递是串行传送,而终端的输入或输出往往是并行的,因而需对信号进行端的输入或输出往往是并行的,因而需对信号进行 串串并行转换并行转换或或并并串转换串转换。移位寄存器的应用移位寄存器的应用并入并出、并入串出、串入并出、串入串出并入并出、并入串出、串入并出、串入串出移位寄存器的应用移位寄存器的应用并入并出数据寄存并入并出数据寄存并入串出多位数据共信道传输并入串出多位数据共信道传输串入并出共信道传输数据接收串入并出共信道传输数据接收串入串出数字延迟串入串出数字
8、延迟可变长度移位寄存器可变长度移位寄存器nA、串行转换成并行串行转换成并行n (5单位信息的串单位信息的串并转换电路)并转换电路)组成组成:由两部分:由两部分:5位右移移位寄存器位右移移位寄存器,5个与门组成的并行读出电路个与门组成的并行读出电路.5单位信息单位信息:是由是由5位二进制数码组成一个信位二进制数码组成一个信 息的代码。息的代码。n并行读出脉冲必须在经过并行读出脉冲必须在经过5个移存脉冲后出个移存脉冲后出 现,并且和移存脉冲出现的时间错开。现,并且和移存脉冲出现的时间错开。1D CI 1D CI 1D CI 1D CI 1D CI 并行读出指令并行读出指令串行输入移存脉冲移存脉冲C
9、PD5D4D3D2 D1Q1Q2Q3Q4Q511001分析:假设串行输入的数码为分析:假设串行输入的数码为10011(左边先入)(左边先入)序号 Q1 Q2 Q3 Q4 Q5 0 1 1 2 0 1 3 0 0 1 4 1 0 0 1 5 1 1 0 0 1并行输出 1 1 0 0 1 串串并行转换状态表并行转换状态表 波形:波形:并行输出脉冲移存脉冲Q1Q2Q3Q4Q5110011001B 并行转换为串行并行转换为串行(输入是并行,输出是串行)(输入是并行,输出是串行)组成:组成:右移移位寄存器和输入电路右移移位寄存器和输入电路 分析:分析:由于是由于是D触发器,有触发器,有Qn+1=D 由
10、于由于D1=MD11=MD11,D2=因此在移存脉冲作用下,状态转移方程为:因此在移存脉冲作用下,状态转移方程为:Q1n+1=MD11,Q2n+1=MD12+Q1n Q3n+1=MD13+Q2n,Q4n+1=MD14+Q3n Q5n+1=MD15+Q4n 工作时工作时:(1)(1)RD首先清零,使所有触发器置首先清零,使所有触发器置0。(2)(2)当并行取样脉冲当并行取样脉冲M=1时,在第一个移存脉冲时,在第一个移存脉冲 CP的作用下,输入信号的作用下,输入信号D11D15并行存入并行存入 到各级触发器中。到各级触发器中。(3)(3)存入以后并行取样脉冲存入以后并行取样脉冲M=0,在移存的脉冲
11、,在移存的脉冲 CP的作用下,实行右移移存功能,从的作用下,实行右移移存功能,从Q5端输端输 出串行数码。出串行数码。假设假设 输入的输入的5位数码为位数码为11001(Q1Q5),),第二组为第二组为10101。5单位数码并单位数码并串行转换状态转移表串行转换状态转移表 序号序号 Q1 Q2 Q3 Q4 Q5 0 0 0 0 0 0 1 1 1 0 0 1(并入)(并入)2 0 1 1 0 0串行输出串行输出 3 0 0 1 1 0 4 0 0 0 1 1 5 0 0 0 0 1 6 1 0 1 0 1(并入)(并入)M=1M=1M=0 波形:波形:RDCP并行取样Q1Q2Q3Q4Q5110
12、0100 0111234567891010011 注:并行取样脉冲注:并行取样脉冲M与与移存脉冲之间有一定的关系。移存脉冲之间有一定的关系。若输入信号的位数为若输入信号的位数为N位,则由位,则由n级触发器构成移位寄存级触发器构成移位寄存器。器。移存脉冲频率为移存脉冲频率为:fcp=n fm fcp为移存脉冲,为移存脉冲,fm并行取样脉冲频率,并行取样脉冲频率,M的脉冲宽度应比的脉冲宽度应比CP脉冲的宽。脉冲的宽。移位寄存器用于脉冲节拍延迟。移位寄存器用于脉冲节拍延迟。输入信号经过输入信号经过n级移位寄存器后才到达输出端,因此级移位寄存器后才到达输出端,因此 输出信号比输入信号延迟了输出信号比输
13、入信号延迟了n个移存脉冲周期,这样个移存脉冲周期,这样 就起到了节拍延迟的作用。延迟周期:就起到了节拍延迟的作用。延迟周期:td=ntcp。还可构成计数分频电路。还可构成计数分频电路。3 集成移位寄存器集成移位寄存器 集成集成74LS195 首先看一下首先看一下195 内部电路构成(内部电路构成(189页)页)及外部端口的作用。及外部端口的作用。CR为为异步清异步清0端端 J,K为为 串行数据输入端串行数据输入端 D0,D1,D2,D3为为并行数据输入端并行数据输入端。SH/LD 为为 移位移位/置入控制置入控制 端端 分析:分析:根据根据D触发器的状态方程和激励函数,有触发器的状态方程和激励
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 寄存器

限制150内