数字跑表设计优质资料.docx
《数字跑表设计优质资料.docx》由会员分享,可在线阅读,更多相关《数字跑表设计优质资料.docx(45页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字跑表设计优质资料(可以直接使用,可编辑 优质资料,欢迎下载)西南科技大学设计报告课程名称: 基于FPGA的现代数字系统设计 设计名称: 基于原理图的数字跑表设计 姓 名: 学 号: 班 级: 指导教师: 西南科技大学信息工程学院一、 实验目的1、 设计一个数字跑表,具有复位、暂停、秒表等功能二、 实验原理1.完成一个具有数显输出的数字跑表计数器设计,原理图如下图所示。、数字跑表计数器原理图任务分析:输入端口: 1)复位信号CLR,当CLR=1,输出全部置0,当CLR=0,系统正常工作。2)暂停信号PAUSE,当PAUSE=1,暂停计数,当PAUSE=0,正常计数。 3)系统时钟CLK,CL
2、K=50MHz输出端口:数码管驱动-DATA1,位宽14位,其中,DATA17:0是数 码管显示值,DATA114:8是数码管控制端口屏蔽未用端口-ctr,位宽是2,将未用的两个数码管显示关闭(1) 跑表的计时范围为0.01s59min59.99s,计时精度为10ms;(2)具有异步复位清零、启动、计时和暂停功能;(3)输入时钟频率为100Hz;(4)要求数字跑表的输出能够直接驱动共阴极7段数码管显示.按照自顶向下设计,应该分为以下模块:分频-将下载板上50MHz时钟分频为周期是0.01秒的时钟,提供给百分计数计数1-百分计数,输入周期是0.01秒的时钟,计数,满100进位,注意个位,十位的不
3、同生成计数2-60进制计数器,输入百分位,或者秒位的进位,计数,满60向高位进位,注意个位,十位的不同生成数码管显示控制-驱动数码管数据,显示控制端口。三、 实验步骤1、 数码管显示驱动模块的设计(1)建立工程:file-New Project,并注意器件、EDA工具的正确选择(2)建立新Verilog HDL模块编辑窗口,选择资源类型为Verilog Module,并输入合法文件名,在文本编辑窗口输入代码。(3)执行综合得到综合后的电路,并进行功能时序仿真。2.计数器模块的设计设计步骤同数码管的设计,并完成模块的设计输入、综合、功能仿真。3.数码管和计数器组合为一个系统 用Verilog H
4、DL将数码管和计数器组合为一个模块,完成综合、功能仿真,分析波形,修正设计。4.把电路进行综合的编译之后,锁定引脚,下载到板子上进行实际仿真验证四、 实验结果及分析1.在Design窗口中,选择Design UtilitiesCreate Schematic Symbol创建跑表模块; 2. 时序图激励文件代码timescale 1ns / 1psmodule TSET;reg CLK;reg CLR;reg PAUSE;wire 13:0 DATA1;paobiao uut (.CLK(CLK), .CLR(CLR), .PAUSE(PAUSE), .DATA1(DATA1);initial
5、 beginCLK = 0;CLR = 0;PAUSE = 0;#10 CLR=1;#10 CLR=0;forever begin #10 CLK=!CLK;endendEndmodule解释:过了10时间后clk=1,再过10时间后clk=0;每过10个时间后,clk的值进行一次翻转,从而生成的时钟周期是20个时间单位3. 锁定引脚# PlanAhead Generated physical constraints NET CLK LOC = V10;NET CLR LOC = D14;NET PAUSE LOC = C14;NET DATA10 LOC = R7;NET DATA11 LO
6、C = V7;NET DATA12 LOC = U7;NET DATA13 LOC = V6;NET DATA14 LOC = T6;NET DATA15 LOC = P6;NET DATA16 LOC = N5;NET DATA17 LOC = P7;NET DATA113 LOC = N8;NET DATA112 LOC = M8;NET DATA111 LOC = T8;NET DATA110 LOC = R8;NET DATA19 LOC = V9;NET DATA18 LOC = T9;用开关一来实现对数字的清除操作用开关二来实现对数字的暂停操作五、 体会我初步掌握了VerilogH
7、DL这种目前应用最广泛的硬件描述语言的编写方法以及联机下载到硬件验证的整个流程,圆满完成了设计任务。程序设计是这次实验的重点,通过老师上课讲的内容自己实际做了进位程序以及分频程序,基本掌握了它的使用。在写完程序后,发现不能调用各个程序模块,后来在同学的点拨下改成使用程序模块来生成具体的模块来使整个系统正常工作。程序设计遇到了数码管无法显示的瓶颈,在老师的指导下最终解决了这一问题。在此次课程设计过程中,我提升了自己的自学能力和动手能力,这也是一笔很大的收获。代码:timescale 1ns / 1psmodule paobiao(CLK,CLR,PAUSE,DATA1);input CLK,CL
8、R;input PAUSE;output13:0 DATA1;reg3:0 MSH,MSL,SH,SL,MH,ML,dig;reg cn1,cn2;reg 10:0 div_count1;reg 18:0 div_count;reg timer_clk;always (posedge CLK or posedge CLR)if(CLR) div_count = 19h0;else if(div_count = 19h7a11f) div_count = 19h0;else div_count = div_count+1b1;always (posedge CLK or posedge CLR)
9、 if(CLR) timer_clk = 1b0;else if(div_count= 0) timer_clk = 1b1; else timer_clk = 1b0;always (posedge timer_clk or posedge CLR)beginif(CLR) beginMSH,MSL=8h00;cn1=0;endelse if(!PAUSE)beginif(MSL=9) beginMSL=0;if(MSH=9) begin MSH=0; cn1=1; endelse MSH=MSH+1;endelsebeginMSL=MSL+1; cn1=0;endendendalways
10、(posedge cn1 or posedge CLR)beginif(CLR) beginSH,SL=8h00;cn2=0;endelseif(SL=9)beginSL=0;if(SH=5)begin SH=0; cn2=1; endelse SH=SH+1;endelse begin SL=SL+1; cn2=0; endendalways (posedge cn2 or posedge CLR)beginif(CLR)begin MH,ML=8h00; endelse if(ML=9)beginML=0;if(MH=5) MH=0;else MH=MH+1;endelse ML=ML+1
11、;endfunction7:0 Xrom;input 3:0 sum; case(sum) 4b0000 : Xrom = 7b1111110 ; 4b0001 : Xrom = 7b0110000 ; 4b0010 : Xrom = 7b1101101 ; 4b0011 : Xrom = 7b1111001 ; 4b0100 : Xrom = 7b0110011 ; 4b0101 : Xrom = 7b1011011 ; 4b0110 : Xrom = 7b1011111 ; 4b0111 : Xrom = 7b1110000 ; 4b1000 : Xrom = 7b1111111 ; 4b
12、1001 : Xrom = 7b1111011 ; 4b1010 : Xrom = 7b1110111 ; 4b1011 : Xrom = 7b0011111 ; 4b1100 : Xrom = 7b1001110 ; 4b1101 : Xrom = 7b0111101 ; 4b1110 : Xrom = 7b1001111 ; 4b1111 : Xrom = 7b1000111 ; default : Xrom = 7b1111110 ; endcaseendfunction always (posedge CLK or posedge CLR)if(CLR)begindiv_count1
13、= 11h0;dig = 3b000;endelse begindiv_count1 = div_count1 + 1;if(div_count1 = 0) if(dig=3b101)dig = 3b000;elsedig = dig + 1b1;else dig = dig;endreg13:0 DATA1;always (posedge CLK or posedge CLR)if(CLR) DATA1 = 14b0; else case(dig)3b000:DATA1=6b111110,Xrom(MSL); 3b001:DATA1=6b111101,Xrom(MSH); 3b010:DAT
14、A1=6b111011,Xrom(SL); 3b011:DATA1=6b110111,Xrom(SH); 3b100:DATA1=6b101111,Xrom(ML); 3b101:DATA1=6b011111,Xrom(MH); default:DATA1=14h3fff; endcaseendmodule北 华 航 天 工 业 学 院EDA技术综合设计课程设计报告报告题目: 数字秒表设计作者所在系部: 电子工程系 作者所在专业: 自动化专业 作者所在班级:作 者 姓 名 :指导教师姓名:完 成 时 间 :2011年12月2日内 容 摘 要应用VHDL语言设计数字系统,很多设计工作可以在计算机
15、上完成,从而缩短了数字系统的开发时间。我们尝试利用VHDL为开发工具设计数字秒表。秒表的逻辑结构较简单,它主要由十进制计数器、六进制计数器、数据选择器、和显示译码器等组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外,整个秒表还需有一个启动信号和一个清零信号,以便秒表能随意停止及启动。 秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器连接。关键词: VHDL,数字钟,MAX+plusII,时序仿真图。目 录一、 实验目的1二、硬件要求1三、方案论证1四、模块说
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 跑表 设计 优质 资料
限制150内