VerilogRS232串口模块实验报告.docx
《VerilogRS232串口模块实验报告.docx》由会员分享,可在线阅读,更多相关《VerilogRS232串口模块实验报告.docx(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、VerilogRS232串口模块实验报告VerilogRS232串口模块试验报告 本文关键词:串口,模块,试验,报告,VerilogRS232VerilogRS232串口模块试验报告 本文简介:1设计概述试验功能:实现RS232的双工通信。试验环境:1)硬件环境:PC机一台、ml507PFGA开发套件;2)软件环境:开发软件ISE14.5、代码编写软件Notepad+、仿真软件Modelsim、调试软件chipscope、串口调试工具。2设计原理2.1串行接口RS232工作原理串口用来连VerilogRS232串口模块试验报告 本文内容:1设计概述试验功能:实现RS232的双工通信。试验环境:
2、1)硬件环境:PC机一台、ml507PFGA开发套件;2)软件环境:开发软件ISE14.5、代码编写软件Notepad+、仿真软件Modelsim、调试软件chipscope、串口调试工具。2设计原理2.1串行接口RS232工作原理串口用来连接FPGA和PC机,RS-232允许全双工通信,即计算机在接收数据的同时可以发送数据。串口按位(bit)发送和接收字节。通常以8位数据为1组,先发送最低有效位,最终发送最高有效位。尽管比按字节(byte)的并行通信慢,但是串口可以在运用一根线发送数据的同时用另一根线接收数据。通信运用3根线完成:(1)地线,(2)发送,(3)接收。由于串口通信是异步的,端口
3、能够在一根线上发送数据同时在另一根线上接收数据。其他线用于握手,但不是必需的。数据的传输没有时钟信号,接收端必需实行某种方式,使之与接收数据同步。1)串行线缆的两端先约定好串行传输的参数(传输速度、传输格式等);2)当没有数据传输的时候,发送端向数据线上发送“1“;3)每传输一个字节之前,发送端先发送一个“0“来表示传输已经起先,这样接收端便可以知道有数据到来了;图1数据帧结构4)起先传输后,数据以约定的速度和格式传输,所以接收端可以与之同步;5)在串口总线上高电平是默认的状态,当一帧数据起先传输必需先拉低电平,这就是起始位,起始位之后是8位数据位,最终是校验位和停止位(可不加校验位)。传输完
4、成一个字节之后,都在其后发送一个停止位(“1“)。(图1)2.2波特率发生器波特率是串口传输的传输速度;在微观上就是一个位的周期。常用的波特率有9600bps和115200bps。“9600bps”表示每秒可以传输9600位。本次试验我所选用的传输速率为9600bps。由于我们的FPGA通常运行在远高于9600Hz的频率上(101MHz),因此须要分频产生接近9600Hz的时钟信号。若FPGA时钟为101MHz,则须要101M/9600=10416个时钟周期置位一次就可以得到9600Hz的时钟。3模块组成3.1接收模块接收模块示意图(图2)图2接收模块示意图串口接收包括三个模块:电平检测模块,
5、用来检测数据起先,当检测到输入信号RX_Pin_In有下降沿时,可以推断信号到来,H2L_Sig信号输出为高电平通知接收限制模块打算接收数据;波特率定时模块,用来产生波特率(9600bps);接收限制模块,用来限制接收起先和结束。RX_En_Sig为高电平常,若电平检测模块检测到有数据输入,则发出H2L_Sig高电平信号,接收限制模块输出Count_Sig信号,波特率定时模块起先计数。为了确保采集到的数据的精确性,数据采集都是在每位数据的中间进行着(图3)。为使采集信号出现在数据位中间,确定每次计数到5208产生一个采集信号BPS_CLK,持续一个时钟周期,计数到10416时计数器清零并重新计
6、数,这样采集信号周期不变,精确度提高。图3数据定时采集示意图接收限制模块将8位数据位并行输出,输出RX_Done_Sig信号表示一帧数据结束,发送模块可以接收来自RX_Data的数据。3.1.1detect_module.vdetect_module.v这个功能模块是为了检查电平由高变低。当检测到电平又高变低,在第40行就会输出高脉冲。3.1.2rx_bps_module.v波特率定时模块,用来产生波特率,其原理同计数器。当rx_control_module.v拉高Count_Sig,bps_module.v经BPS_CLK对rx_control_module.v产生定时。3.1.3rx_co
7、ntrol_module.vrx_control_module.v是核心限制模块,用来限制接收起先和结束。对串口的配置主要是1帧11位的数据,重视八位数据位,无视起始位,校验位和结束位。当RX_En_Sig拉高,这个模块就起先工作,它将采集来自RX_Pin_In的数据,当完成一帧数据接收的时候,就会产生一个高脉冲给RX_Done_Sig。4462行是rx_control_module.v的核心限制功能。当rx_control_module.v模块被使能,该模块就会处于就绪状态,一旦detect_module.v检查到又高变低的电平改变(47行),会使步骤i进入第0位采集,然而isCount标记
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- VerilogRS232 串口 模块 实验 报告
限制150内