电大职业技能实训《管理会计》期末考试题库及参考答案资料小抄.pdf
《电大职业技能实训《管理会计》期末考试题库及参考答案资料小抄.pdf》由会员分享,可在线阅读,更多相关《电大职业技能实训《管理会计》期末考试题库及参考答案资料小抄.pdf(95页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、计算机组成原理本科生期末试卷二选择题(每小题1分,共10分)1 六七十年代,在美国的 州,出现了一个地名叫硅谷。该地主要工业是 它也是 的发源地。A马萨诸塞,硅矿产地,通用计算机B加利福尼亚,微电子工业,通用计算机C加利福尼亚,硅生产基地,小型计算机和微处理机D加利福尼亚,微电子工业,微处理机2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是.A阶符与数符相同为规格化数B阶符与数符相异为规格化数C数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数3 定点16位字长的字,采用2的补码形式表示时,个字所能表示的整数范围是 oA-215-+(215-1)
2、B-(2|5-1)+(215-1)C-(215+1)+215 D-215 +2”4 某SRAM芯片,存储容量为64K xi6位,该 芯 片 的 地 址 线 和 数 据 线 数 目 为.A 64,16 B 16,64 C 64,8 D 16,1 6。5 交叉存贮器实质上是一种 存贮器,它能 执行 独立的读写操作。A模块式,并行,多个 B模块式串行,多个C整体式,并行,一个 D整体式,串行,多个6 用某个寄存器中操作数的寻址方式称为 寻址。A直接 B间接 C 寄存器直接 D寄存器间接7 流水CPU是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一 个m段流水CPU。A具备同等
3、水平的吞吐能力 B不具备同等水平的吞吐能力C吞吐能力大于前者的吞吐能力D吞吐能力小于前者的吞吐能力8 描述PCI总 线 中 基 本 概 念 不 正 确 的 句 子 是。A HOST总线不仅连接主存,还可以连接多个CPUB P C I总线体系中有三种桥,它们都是P C I设备C以桥连接实现的PCI总线结构不允许许多条总线并行工作D桥的作用可使所有的存取都按CPU的需要出现在总线上9 计算机的外围设备是指 oA输入/输出设备 B外存储器C远程通信设备 D除了 CPU和内存以外的其它设备1 0中断向量地址是:。A子程序入口地址 B中断服务例行程序入口地址C中断服务例行程序入口地址的指示器D中断返回地
4、址填 空 题(每 题3分,共15分)1为了运算器的A.,采用了 B.进位,C.乘除法和流水线等并行措施。2相联存储器不按地址而是按A.访问的存储器,在cache中用来存放B.,在虚拟存储器中用来存放C.。3硬布线控制器的设计方法是:先画出A.流程图,再利用B.写出综合逻辑表达式,然后用C.等器件实现。4磁表面存储器主要技术指标有A.,B.,C.,和数据传输率。5 D M A控制器按其A.结构,分为B.型和C.型两种。三.(9 分)求证:XK+Y *=X+YK(m o d 2)四.(9分)某计算机字长3 2位,有1 6个通用寄存器,主存容量为1 M字,采用单字长二地址指令,共有64条指令,试采用
5、四种寻址方式(寄存器、直接、变址、相对)设计指令格式。五.(9分)如图B2.1表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:(1)当C P U按虚拟地址1去访问主存时,主存的实地址码是多少?(2)当C P U按虚拟地址2去访问主存时,主存的实地址码是多少?(3)当C P U按虚拟地址3去访问主存时,主存的实地址码是多少?图 B2.1页号该页在上存中的起始地址虚拟地址页号页内地址3 325420 0 03 8 0 0 011 50 3 24769 60 0 060 0 0 0270 1 28440 0 0 03480 5 1 61 58 0 0 0
6、055 0 0 0 03 07 0 0 0 0(1 0分)假设某计算机的运算器框图如图B2.2所示,其中A L U为1 6位的加法器,SA、SB为1 6位暂存器,4个通用寄存器由D触发器组成,Q端输出,其读写控制如下表所示:读控制 写控制RoR A。R A1选择1001011101110XX不读出WW AW A选择1001011101110XX不写入要求:(1)设计微指令格式。(2)画出ADD,S U B两条指令微程序流程图。七.(9分)画出单机系统中采用的三种总线结构。八.(9分)试推导磁盘存贮器读写一块信息所需总时间的公式。九.十.LDSA16位数据总线(10分)机动题(10分)机动题本科
7、生期末试卷二答案,选择题l.D 2.C 3.A 4.D 5.A6.C 7.A 8.C 9.D 10.C二 填空题1.A.高 速 性B.先 行C.阵列。2.A.内 容B.行 地 址 表C.页表和段表。3.A.指 令 周 期B.布 尔 代 数C.门电路、触发器或可编程逻辑。4.A.存 储 密 度B.存储容量C.平均存取时间。5.A.组成 结 构B.选 择C.多路。三.解:(1)x 0,y 0,!JllJx+y0X(i+Y(t=x+y=X+Y4(mod 2)(2)x 0,y 0 或 x+y0时,2+(x+y)2,进位2必丢失,又因(x+y)0,所以XH+Y H=x+y=X+Y K(mod 2)当 x
8、+y0 时,2+(x+y)2,又因(x+y)0,所以X*+Y*=x+y=X+Y (mod 2)(3)x 0,贝 Ux+y0 或 x+y0这种情况和第2种情况一样,把x和y的位置对调即得证。(4)x 0,y 0,贝iJx+y0因 为X,卜=2+x,Y h =2+y所以X、+Y fr=2+x+2+y=2+(2+x+y)上式第二部分一定是小于2大于1的数,进位2必丢失,又 因(x+y)ALUS-ALUCLRp字段下址字段各字段意义如下:R-通用寄存器读命令W一通用寄存器写命令.RAoRAi一读RoR3的选择控制。WAoWAi一写RoR3的选择控制。LDSA一打入SA的控制信号。LDSB一打入SB的控
9、制信号。SB-ALU一打开非反向三态门的控制信号。WB-ALU一打开反向三态门的控制信号,并使加法器最低位加1。,一 暂 存 能 强 清 零 信 号。-段微程序结束,转入取机器指令的控制信号。(2)ADD、SUB两条指令的微程序流程图见图B2.3所示。七.三种系统总线结构如图B2.4所示,从上到下为单总线,双总线,三总线:系统总线系统总线图 B2.4A.解:设读写一块信息所需总时间为T,平均找到时间为T s,平均等待时间为TL,读写一块信息的传输时间为T,“,则:T=T +T L+T m。假设磁盘以每秒r 转速率旋转,每条磁道容量为N个字,则数据传输率=r N 个字/秒。又假设每块的字数为n,
10、因而一旦读写头定位在该块始端,就能在T m-(n/r N)秒的时间中传输完毕。是磁盘旋转半周的时间,TL=(l/2 r)秒,由此可得:T=Ts+l/2 r+n/r N 秒本科生期末试卷二二.选择题(每小题1 分,共 1 0 分)1 六七十年代,在美国的 州,出现了一个地名叫硅谷。该地主要工业是 它也是 的发源地。A 马萨诸塞,硅矿产地,通用计算机B加利福尼亚,微电子工业,通用计算机C加利福尼亚,硅生产基地,小型计算机和微处理机D加利福尼亚,微电子工业,微处理机2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是.A 阶符与数符相同为规格化数B阶符与数符相异为规格化数C数符与尾数小数点后
11、第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数3 定点1 6 位字长的字,采用2的补码形式表示时,一 个 字 所 能 表 示 的 整 数 范 围 是。A-21 5-+(21 5-1)B-(21 5-1)+(2,5-1)C-(2I 5+1)+21 5 D-21 5 +21 54 某 S R A M 芯片,存储容量为6 4 K x i6 位,该 芯 片 的 地 址 线 和 数 据 线 数 目 为。A 6 4,1 6 B 1 6,6 4 C 6 4,8 D 1 6,1 6。5 交叉存贮器实质上是一种 存贮器,它能 执行 独立的读写操作。A 模块式,并行,多个 B模块式串行,多个
12、C 整体式,并行,一个 D 整体式,串行,多个6 用某个寄存器中操作数的寻址方式称为 寻址。A 直接 B 间接 C 寄存器直接 D 寄存器间接7 流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m 个并行部件的C P U 相比,一 个 m 段流水C P U。A 具备同等水平的吞吐能力 B不具备同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力D吞吐能力小于前者的吞吐能力8 描述P C I 总 线 中 基 本 概 念 不 正 确 的 句 子 是。A H O S T 总线不仅连接主存,还可以连接多个C P UB P C I 总线体系中有三种桥,它们都是P C I 设备C 以桥连接实现的P C
13、 I 总线结构不允许许多条总线并行工作D 桥的作用可使所有的存取都按CPU 的需要出现在总线上9 计算机的外围设备是指 oA 输入/输出设备 B外存储器C远程通信设备 D 除了 CPU 和内存以外的其它设备10 中断向量地址是:OA 子程序入口地址 B 中断服务例行程序入口地址C中断服务例行程序入口地址的指示器D 中断返回地址填 空 题(每 题 3 分,共 1 5 分)1为 了运算器的A.,采用了 B.进位,C.乘除法和流水线等并行措施。2相 联存储器不按地址而是按A.访问的存储器,在 cache中用来存放B.,在虚拟存储器中用来存放C.O3硬 布线控制器的设计方法是:先画出A.流程图,再利用
14、B.写出综合逻辑表达式,然后用C.等器件实现。4磁 表面存储器主要技术指标有A.,B.,C.,和数据传输率。5 DM A控制器按其A.结构,分为B.型和C.型两种。H-.(9 分)求证:Xn+Y h=X+Y,.(m o d 2)十 二.(9 分)某计算机字长3 2 位,有 1 6 个通用寄存器,主存容量为1 M 字,采用单字长二地址指令,共有6 4 条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。卜 三.(9 分)如 图 B 2.1 表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8 个存贮单元。问:(4)当CPU按虚拟地址1 去访问主存时,主存的
15、实地址码是多少?(5)当CPU按虚拟地址2去访问主存时,主存的实地址码是多少?(6)当CPU按虚拟地址3 去访问主存时,主存的实地址码是多少?页号该页在主存中的起始地址虚拟地址页号页内地址3 34 2 0 0 011 50 3 2 4图 B 2.12 53 8 0 0 079 6 0 0 0270 1 2 866 0 0 0 044 0 0 0 034 80 5 1 61 58 0 0 0 055 0 0 0 03 07 0 0 0 0十 四.(1 0 分)假设某计算机的运算器框图如图B 2.2 所示,其中A L U 为 1 6 位的加法器,SA、SB为 1 6 位暂存器,4个通用寄存器由D触
16、发器组成,Q端输出,其读写控制如下表所示:读控制 写控制氏R A0R A 1选择1001011101110XX不读出WW A0WA j选择1001011101110XX不写入要求:(1)设计微指令格式。(2)画出A D D,S U B 两条指令微程序流程图。卜 五.(9 分)画出单机系统中采用的三种总线结构。十 六.(9分)试推导磁盘存贮器读写一块信息所需总时间的公式。十七.十八.LDSA16位数据总线(10分)机动题(10分)机动题本科生期末试卷二答案,选择题l.D 2.C 3.A 4.D 5.A6.C 7.A 8.C 9.D 10.C二 填空题6.A.高 速 性B.先 行C.阵列。7.A.
17、内 容B.行 地 址 表C.页表和段表。8.A.指 令 周 期B.布 尔 代 数C.门电路、触发器或可编程逻辑。9.A.存 储 密 度B.存储容量C.平均存取时间。10.A.组成 结 构B.选 择C.多路。三.解:(1)x 0,y 0,!JllJx+y0X(i+Y(t=x+y=X+Y4(mod 2)(2)x 0,y 0 或 x+y0时,2+(x+y)2,进位2必丢失,又因(x+y)0,所以XH+Y H=x+y=X+Y K(mod 2)当 x+y0 时,2+(x+y)2,又因(x+y)0,所以X*+Y*=x+y=X+Y (mod 2)(3)x 0,贝 Ux+y0 或 x+y0这种情况和第2种情况
18、一样,把x和y的位置对调即得证。(4)x 0,y 0,贝iJx+y0因 为X,卜=2+x,Y h =2+y所以X、+Y fr=2+x+2+y=2+(2+x+y)上式第二部分一定是小于2大于1的数,进位2必丢失,又 因(x+y)ALUS-ALUCLRp字段下址字段各字段意义如下:R-通用寄存器读命令W一通用寄存器写命令.RAoRAi一读RoR3的选择控制。WAoWAi一写RoR3的选择控制。LDSA一打入SA的控制信号。LDSB一打入SB的控制信号。SB-ALU一打开非反向三态门的控制信号。WB-ALU一打开反向三态门的控制信号,并使加法器最低位加1。,一 暂 存 能 强 清 零 信 号。-段微
19、程序结束,转入取机器指令的控制信号。(2)ADD、SUB两条指令的微程序流程图见图B2.3所示。七.三种系统总线结构如图B2.4所示,从上到下为单总线,双总线,三总线:系统总线系统总线图 B2.4A.解:设读写一块信息所需总时间为T,平均找到时间为T s,平均等待时间为读写一块信息的传输时间为T,“,则:T=T +T L+T m。假设磁盘以每秒r转速率旋转,每条磁道容量为N个字,则数据传输率=r N个字/秒。又假设每块的字数为n,因而一旦读写头定位在该块始端,就能在T m-(n/r N)秒的时间中传输完毕。是磁盘旋转半周的时间,TL=(l/2r)秒,由此可得:T=Ts+l/2r+n/r N 秒
20、期末试卷二一.选择题(每空1分,共20分)1 .将有关数据加以分类、统计、分析,以取得有利用价值的信息,我 们 称 其 为.A.数值计算 B.辅助设计 C.数据处理 D.实时控制2 .目前的计算机,从 原 理 上 讲.A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3 .根据国标规定,每个汉字在计算机内占用 存储。A.一个字节 B.二个字节 C.三个字节 D.四个字节4.下列数中最小的数为_ _ _ _ _ _A.(101001)2 B.(52)8C.(2B)16D.(44)105.存储
21、器是计算机系统的记忆设备,主要用于_ _ _ _ _OA.存放程序 B.存放软件C.存放微程序D.存放程序和数据6.设 X=-0.1011,则X*卜 为 _ _ _ _ _OA.1.1011 B.1.0100C.1.0101D.1.10017.下列数中最大的数是_ _ _ _ _ _。A.(10010101)2 B.(227)8C.(96)16D.(143)108.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是A.巴贝奇 B.冯 诺 依 曼C.帕斯卡 D.贝尔9.在CPU中,跟 踪 后 继 指 令 地 指 的 寄 存 器 是。A.指令寄存器
22、 B.程序计数器 C.地 址 寄 存 器D.状态条件寄存器10.Pcntium-3 是一种。A.64位处理器 B.16位处理器 C.准16位处理器 D.32位处理器11.三种集中式总线控制中,方式对电路故障最敏感。A.链式查询 B.计数器定时查询 C.独立请求12.外存储器与内存储器相比,外存储器 oA.速度快,容量大,成本高 B.速度慢,容量大,成本低C.速度快,容量小,成本高 D.速度慢,容量大,成本高13.一个256Kx 8的存储器,其 地 址 线 和 数 据 线 总 和 为。A.16 B.18 C.26 D.2014.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈
23、顶单元。如果进栈操作的动作顺序是(A)-MSP,(S P)-l-S P o那 么 出 栈 操 作 的 动 作 顺 序 应 为。A.(MSP)-A,(SP)+1-SP B.(SP)+lfSP,(Msp)fAC.(SP-l)fSP,(MSP)-*A D.(MSP)-A,(SP)-1-SP15.当采用_ _ _对设备进行编址情况下,不需要专门的I/O指令组。A.统一编址法 B.单独编址法 C.两者都是 D.两者都不是16.下面有关“中断”的叙述,_ _ _ _ 是不正确的。A.一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求B.CPU响应中断时暂停运行当前程序,自动转移到中断服务
24、程序C.中断方式一般适用于随机出现的服务D.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作17.下面叙述中,是正确的。A.总线一定要和接口相连 B.接口一定要和总线相连C.通道可以替代接口 D.总线始终由CPU控制和管理18.在下述指令中,I为间接寻址,_ _ _ _ 指令包含的CPU周期数最多。A.CLA B.ADD 30 C.STA I 31 D.JMP 2119.设寄存器位数为8位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,寄 存 器 内 为。A.27H B.9BH C.E5H D.5AH20.某存储器芯片的存储容量为8KX1
25、2位,则它的地址线为。A.11 B.12 C.13 D.14二.填空题(每空1 分,共 20分)1.计算机软件一般分为两大类:一类叫A._,另一类叫B.。操作系统属于C.类。2 .一位十进制数,用 B C D 码表示需A._ 位二进制码,用 ASC II码表示需B.位二进制码。3 .主存储器容量通常以KB 表示,其中K=A.;硬盘容量通常以G B 表示,其中G=B.。4 .RISC 的中文含义是A.CI S C的中文含义是B.。5 .主存储器的性能指标主要是存储容量、A.、B.和C.。6 .由于存储器芯片的容量有限,所以往往需要在A._ 和 B._两方面进行扩充才能满足实际需求。7 .指令寻址
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 管理会计 电大 职业技能 管理 会计 期末考试 题库 参考答案 资料
限制150内