电子技术综合训练设计 报告 多功能电子钟的设计.doc
《电子技术综合训练设计 报告 多功能电子钟的设计.doc》由会员分享,可在线阅读,更多相关《电子技术综合训练设计 报告 多功能电子钟的设计.doc(24页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电子技术综合训练设计报告题目: 多功能电子钟的设计 姓名: * 学号: * 班级: * 同组成员: * 指导教师: * 日期: * 摘要 数字电子钟实际上是一个对标准频率(1HZ)进行计数的计数电路。它将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和报时等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器,校时电路、报时电路和振荡器组成。干电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的
2、精度,一般用振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,译码显示电路将“时”、“分”、“秒”计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。关键词: 电子钟 调试 制作目录1 设计任务和要求41.1设计任务41.2设计要求42 系统设计42.1方案设计42.2系统工作原理53 单元电路设计53.1 直流电源53.1.1电路结构及工作原理53.2秒脉冲发生电路73.2.1电路结构及工作原理73.2.2电路仿真83.3计时秒计数(六十进制)电路83.3.1电路结构及工作原理83.4计时分计数(六十进制)电路123.4.1电路结构及工
3、作原理123.5时计数(二十四进制)电路133.5.1电路结构及工作原理123.6报时电路14电路结构及其工作原理143.7校时电路17结构及其工作原理电路174 系统仿真195 电路安装、调试与测试195.1电路安装195.2电路调试195.3测试结果及分析206 结论207 参考文献218 总结、体会和建议.22 元器件列表.231.设计任务和要求 1.1设计任务:设计一个多功能电子钟,且能实现基本功能。 1.2设计要求: (1)、数字形式显示时、分、秒,在分和秒之间显示“:”,并按1次/秒的度闪烁; (2)、每日以24小时为一个记时周期; (3)、有校正功能,能够在任何时刻对电子钟进行方
4、便的校正; (4)、电源:220V/50HZ的工频交流电供电;(注:直流电源部分仅完成设计即可,不需制作,用实验室提供的稳压电源调试,但要求设计的直流电源能够满足电路要求) (5)、按照以上技术要求设计电路,绘制电路图,对设计的电路用Multisim或OrCAD/PspiceAD9.2进行仿真,用万用板焊接元器件,制作电路,完成调试、测试,撰写设计报告。 发挥部分: (1)、有定时闹叫功能,能够按照任意预先设置的时间闹叫,驱动小型扬声器工作,并要求在闹叫状态能够手动消除闹叫; (2)、整点时刻通过扬声器给出提示。2. 系统设计 方案一:纯硬件电路系统。各功能采用分离的硬件电路模块实现。用时序逻
5、辑电路实现时钟功能,用555定时器实现闹钟的设定。(计数电路可用不同计数功能的集成块构成,例如可用74LS160,74LS161,74LS290,74LS90,74LS192等集成块分别构成,也可用多种方法实现)方案二:用可编程逻辑器件(PLD)实现。这种方案与前一种相比,可靠性增加,同时可以很好的完成时钟的功能。同时这种方案只能选用数码管显示,显示的效果不够理想,无法很好的完成扩展功能的要求。同时,系统的灵活性不够。 方案三:采用AT89C52单片机作为系统的控制核心。时钟功能采用单片集成的时钟芯片PCF8563来实现,可以使用液晶显示时间及闹铃提示信息,有着智能化的人机界面。上述三种方案中
6、:我们所选的是第一种方案,集成块用74LS192构成计数电路。(由于课题所限)数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与准确时间相一致,故需要校时电路,能够随时对电路进行校时,且产生秒脉冲的电路必须准确稳定以满足设计要求。此设计中采用石英振荡器电路作为秒脉冲产生电路。系统原理图如图所示:(图1 系统原理图)3. 单元电路设计 电源电路本电路要求用220V的交流电供电。而我们的数字钟电路需要的是318V的直流稳定电压,一般在5V左右。这就要求我们设计一个直流稳压电源,使输入为220V的交流电,输出为5V左右的直流稳定电压。其电路图。(图2 直流电源电路)
7、 220V的交流电网电压u1经过变压器变成整流电路要求的交流电压u2其中整流电路是由四个二极管组成的桥式电路。u2经过整流电路输出的恒定直流分量U=0.9U2然后通过一个电容进行滤波。虚线框内是三端固定式集成稳压器7806输出固定电压的典型电路图,电路中接入电容C2、C3用来实现频率补偿,防止稳压器产生高频自激振荡和抑制电路引入的高频干扰,C4是电解电容,以减小稳压电源输出端由输入电源引入的高频干扰。经过稳压后,可在1、2端我们可得到5V的稳定电压,1端送到译码电路作为电源。2端送到其他电路作为电源。其中电容C5作为停电时用的备用电源,经计算(室温T=25A),且各芯片最低工作电压为3V,所以
8、充电电容在没电的时候充当电源,供记时部分工作,它的电压变化范围 U=5.3-3V=2.3V,则其储存电荷量Q=C*U=2.3C,则停电可提供记时电路正常工作时间T=Q/IDD(Typ)=2.3C/(0.24*10-6A) =.333sA(CD4060为5A,CD4013B为1A,CD4518为4*5A),则TMIN=Q/IDD(Typ)=2.3C/(26.5*10-6A)=.453s24.109h。)它最少可维持24小时。停电时译码器断电,停止工作,数码管就停止显示。 3.2 秒脉冲发生电路 秒信号发生器是数字电子钟的核心部分,它的精度和质量决定了数字钟的质量,通常用晶体振荡器产生32768H
9、z的脉冲经过整形,15次分频获得1Hz的脉冲,电路图如下: (图3 秒脉冲发生电路) 1)晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。附图SZZ-2所示电路通过CMOS非门饭成的输出为方波的数字式晶体振荡电路,这个电路中,CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门饭成一个正反馈网络,
10、实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。 由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为1M10M。本设计中取10M。较高的反馈电阻有利于提高振荡频率的稳定性。附图SZZ-2晶体振荡器电路 2)分频器电路因为,数字钟的晶体振荡器输出频率较高,为了得到Hz的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。将振荡信号分频为Hz的分频倍数为(215),即实现该分频功能的计数器相当于15极2进制计数器。这里用一个14级2进制计数器和一个1级2进制计数器。本设计中采用CD4060来构成
11、14级分频电路。石英晶体频率产生的频率通过CD4060的2次分频得到2Hz的频率,2Hz的频率再通过一个74LS74分频得到1Hz的频率。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。 3.2.2 电路仿真 如图所示:(图4 秒脉冲发生电路仿真图)计数器(计数器可以用多种集成块实现,但考虑各种因素选用74LS192)十进制同步加/减计数器(双时钟)逻辑符号:54192/74192 54LS192/74LS192 简要说明: 192 为可预置的十进制同步加/减计数器,共有54192/74192,54LS192/74LS192 两种线路结
12、构形式。其主要电特性的典型值如下:型号 fc PD 54192/74192 32MHz 325mW 54LS192/74LS192 32MHz 95mW192 的清除端是异步的。当清除端(MR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能。192 的预置是异步的。当置入控制端(PL)为低电平时不管时钟CP的状态如何,输出端(Q0Q3)即可预置成与数据输入端(P0P3)相一致的状态。192的计数是同步的,靠CPD、CPU同时加在 4 个触发器上而实现。在CPD、CP上升沿作用下Q0Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用CPD或
13、CPU,此时另一个时钟应为高电平。当计数上溢出时,进位输出端(T)为1。管脚图如下所示: (图5 74LS192管脚图)* CPU为加计数时钟输入端,CPD为减计数时钟输入端;* LD为预置输入控制端,异步预置;* CR为复位输入端,高电平有效,异步清零;* CO为进位输出端:1001状态后负脉冲输出;* BO为借位输出端:0000状态后负脉冲输出;4线七段译码器/驱动器(BCD输入,有上拉电阻) 简要说明 74LS48为有内部上拉电阻的BCD七段译码器/驱动器,共有54/7448、54/74LS48 两种线路结构型式,其主要电特性的典型值如下:型号 IOL VO(OFF) PD(典型)54/
14、7448 6.4mA 5.5V 265mW54LS48 2mA 5.5V 125mW74LS48 6mA 5.5V 125mW 输出端(YaYg)为高电平有效,可驱动灯缓冲器或共阴极VLED。当要求输出 015 时,消隐输入(BI )应为高电平或开路,对于输出为0 时还要求脉冲消隐输入(RBI )为高电平或者开路。当BI 为低电平时,不管其它入端状态如何,YaYg均为低电平。当RBI和地址端(A0A3)均为低电平,并且灯测试输入端(LT)为高电平时,Ya Yg为低电平,脉冲消隐输出(RBO)也变为低电平。当BI 为高电平或开路时,LT为低电平可使YaYg均为高电平。48 与248 的引出端排列
15、、功能和电特性均相同,差别仅在显示6 和9,248 所显示的6 和9 比48 多出上杠和下杠。引出端符号A0A3 译码地址输入端BI /RBO 消隐输入(低电平有效)/脉冲消隐输出(低电有效)LT灯测试输入端(低电平有效)RBI 脉冲消隐输入端(低电平有效)YaYg 段输出。管脚排列图如下: (图6 74LS48管脚分布图) 显示器七段显示器由七个段状的发光二极管组成,这七个段状的发光二极管的排列可以用来显示十进制数字或十六进制数字,也可以用来显示部分英文字母。将七个发光二极管的阳极接在一起,就构成共阳极接法,这时要使某段亮就使相应的段输入信号为低电平。若将七个发光二极管的阴极接在一起,就构成
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术综合训练设计 报告 多功能电子钟的设计 电子技术 综合 训练 设计 多功能 电子钟
限制150内