唐朔飞版计算机组成原理_课后习题答案(附答案).pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《唐朔飞版计算机组成原理_课后习题答案(附答案).pdf》由会员分享,可在线阅读,更多相关《唐朔飞版计算机组成原理_课后习题答案(附答案).pdf(80页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、唐 朔 飞 计算机组成原理课后答案第一章1.什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要?解:P 3计算机系统计算机硬件、软件和数据通信设备的物理或逻辑的综合体。计算机硬件计算机的物理实体。计算机软件计算机运行所需的程序及相关资料。硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。5.冯诺依曼计算机的特点是什么?解:冯氏计算机的特点是:P 9 由运算器、控制器、存储器、输入设备、输出设备五大部件组成;指令和数据以同一 形 式(二进制形式)存于存储器中;指令由操作码、地址码两大部分组成;指令在存储器中顺序存放,通常自动顺序取出执行;以运算器为中心(原始冯氏机)。7.解释
2、下列概念:主机、C P U、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。解:P 1 0主机是计算机硬件的主体部分,由 C P U+M M (主存或内存)组成;C P U 中央处理器(机),是计算机硬件的核心部件,由运算器+控制器组成;(早期的运、控不在同一芯片上)主存计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由存储体、各种逻辑部件及控制电路组成。存储单元可存放一个机器字并具有特定存储地址的存储单位;存储元件存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取;存储字-个存
3、储单元所存二进制代码的逻辑单位;存储字长-个存储单元所存二进制代码的位数;存储容量存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)机器字长CPU能同时处理的数据位数;指令字长-条指令的二进制代码位数;讲评:一种不确切的答法:CPU与MM合称主机;运算器与控制器合称CPUo这两个概念应从结构角度解释较确切。8.解释下列英文缩写的中文含义:CPU、PC、IR、CU、ALU、ACC、MQ、X、MAR、MDR、I/O、MIPS、CPI、FLOPS解:全面的回答应分英文全称、中文名、中文解释三部分。CPU-Central Processing Unit,中央处理机(器),见 7 题;PC Pr
4、ogram Counter,程序计数器,存放当前欲执行指令的地址,并可自动计数形成下一条指令地址的计数器;IR-Instruction Register,指令寄存器,存放当前正在执行的指令的寄存器;CU Control Unit,控 制 单 元(部件),控制器中产生微操作命令序列的部件,为控制器的核心部件;ALU Arithmetic Logic Unit,算术逻辑运算单元,运算器中完成算术逻辑运算的逻辑部件;ACC Accumulator,累加器,运算器中运算前存放操作数、运算后存放运算结果的寄存器;MQ-Multiplier-Quotient Register,乘商寄存器,乘法运算时存放乘
5、数、除法时存放商的寄存器。X 此字母没有专指的缩写含义,可以用作任一部件名,在此表示操作数寄存器,即运算器中工作寄存器之一,用来存放操作数;M A R-M e m o r y A d d r e s s Re g i s t e r,存储器地址寄存器,内存中用来存放欲访问存储单元地址的寄存器;MD R-Me m o r y D at a R e g i s t e r,存储器数据缓冲寄存器,主存中用来存放从某单元读出、或写入某存储单元数据的寄存器;I/O-I n p u t/O u t p u t e q u i p m e n t,输入/输出设备,为输入设备和输出设备的总称,用于计算机内部和
6、外界信息的转换与传送;MI P S-Mi l l i o n I n s t r u c t i o n P e r S e c o n d,每秒执行百万条指令数,为计算机运算速度指标的一种计量单位;10.指令和数据都存于存储器中,计算机如何区分它们?解:计算机硬件主要通过不同的时间段来区分指令和数据,即:取指周期(或取指微程序)取出的既为指令,执 行 周 期(或相应微程序)取出的既为数据。另外也可通过地址来源区分,从P C指出的存储单元取出的是指令,由指令地址码部分提供操作数地址。问题讨论:X由控制器分析是指令还是数据;数据进控制器?X指令由指令寄存器存取;指令寄存器有控制功能?X指令和数据
7、的格式不一样;指令由操作码和地址码组成)两者的二进制代码形式不一样?X指令顺序存放,而数据不是;数据为什么不能顺序存放?X MA R放 地 址,MD R放数据;取指时MD R中也是数据?X存取数据和存取指令的操作在机器中完全一样;无法区分?X指令和数据的地址不一样;某一存储单元只能放数据(或指令)?X指令放在ROM中,数据放在RAM中;用户程序放在哪?第 三 章1.什 么 是 总 线?总线传输有何特点?为了减轻总线负载,总线上的部件应具备什么特点?解:总线是多个部件共享的传输部件。总线传输的特点是:某一时刻只能有-路信息在总线上传输,即分时使用。为了减轻总线负载,总线上的部件应通过三态驱动缓冲
8、电路与总线连通。讲评:围 绕“为减轻总线负载”的儿种说法:X应对设备按速率进行分类,各类设备挂在与自身速率相匹配的总线上;X应采用多总线结构;X总线上只连接计算机的五大部件;X总线上的部件应为低功耗部件。上述措施都无法从根上(工程上)解决问题,且增加了许多不必要(或不可能)的限制。X总线上的部件应具备机械特性、电器特性、功能特性、时间特性;这是不言而喻的。4.为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式响应时间最快?哪种方式对电路故障最敏感?解:总线判优控制解决多个部件同时申请总线时的使用权分配问题;常见的集中式总线控制有三种:链式查询、计数器查询、独立请求;特点
9、:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式判优速度最快,但硬件器件用量大,连线多,成本较高。5.解释下列概念:总线的主设备(或主模块)、总线的从设备(或从模块)、总线的传输周期和总线的通信控制。解:总线的主设备(主模块)指一次总线传输期间,拥有总线控制权的设备(模块);总线的从设备(从模块)指一次总线传输期间,配合主设备完成传输的设 备(模块),它只能被动接受主设备发来的命令;总线的传输周期总线完成一次完整而可靠的传输所需时间;总线的通信控制指总线传送过程中双方的时间配合方式。6.试比较同步通信和异步通信
10、。解:同步通信由统一时钟控制的通信,控制方式简单,灵活性差,当系统中各部件工作速度差异较大时,总线工作效率明显下降。适合于速度差别不大的场合;异步通信不由统一时钟控制的通信,部件间采用应答方式进行联系,控制方式较同步复杂,灵活性高,当系统中各部件工作速度差异较大时,有利于提高总线工作效率。8.为什么说半同步通信同时保留了同步通信和异步通信的特点?解:半同步通信既能像同步通信那样由统时钟控制,又能像异步通信那样允许传输时间不一致,因此工作效率介于两者之间。1 0.为什么要设置总线标准?你知道目前流行的总线标准有哪些?什 么 叫plugand play?哪些总线有这一特点?解:总线标准的设置主要解
11、决不同厂家各类模块化产品的兼容问题;目前流行的总线标准有:I S A、EI S A、P C I等;p l u g a n d p l a y 即插即用,EI S A、P C I等具有此功能。1 1 .画一个具有双向传输功能的总线逻辑图。解:此题实际上是要求设计一个双向总线收发器,设计要素为三态、双向、使能等控制功能的实现,可参考7 4 L S 2 4 5等总线收发器芯片内部电路。逻辑图如下:(n位)儿种错误的设计:儿种错误的设计:1 2 .设数据总线上接有A、B、C、D四个寄存器,要求选用合适的7 4系列芯片-,完成下列逻辑设计:(1)设计一个电路,在同一时间实现D-A、D f B和D f C
12、寄存器间的传送;(2)设计一个电路,实现下列操作:T O时刻完成D-*总线;T 1时刻完成总线f A;T 2时刻完成A-总线;T 3时刻完成总线一B。解:(1)采用三态输出的D型寄存器7 4 L S 3 7 4做A、B、C、D四个寄存器,其输出可直接挂总线。A、B、C三个寄存器的输入采用同一脉冲打入。注意-0 E为电平控制,与打入脉冲间的时间配合关系为:现 以8位总线为例,设计此电路,如下图示:(2)寄存器设置同(1),由于本题中发送、接收不在同一节拍,因此总线需设锁存器缓冲,锁 存 器 采 用7 4 L S 3 7 3 (电平使能输入)。节拍、脉冲配合关系如下:节拍、脉冲分配逻辑如下:节拍、
13、脉冲时序图如下:以8位总线为例,电路设计如下:(图中,A、B、C、D四个寄存器与数据总线的连接方法同上。)几种错误的设计:(1)儿种错误的设计:(1)几种错误的设计:(2)儿种错误的设计:(2)几种错误的设计:第 四 章3.存储器的层次结构主要体现在什么地方?为什么要分这些层次?计算机如何管理这些层次?答:存储器的层次结构主要体现在Cache一主存和主存一辅存这两个存储层次上。Cache一主存层次在存储系统中主要对CPU访存起加速作用,即从整体运行的效果分析,CPU访存速度加快,接近于Cache的速度,而寻址空间和位价却接近于主存。主存一辅存层次在存储系统中主要起扩容作用,即从程序员的角度看,
14、他所使用的存储器其容量和位价接近于辅存,而速度接近于主存。综合上述两个存储层次的作用,从整个存储系统来看,就达到了速度快、容量大、位价低的优化效果。主存与CACHE之间的信息调度功能全部由硬件自动完成。而主存一辅存层次的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部份通过软硬结合的技术组成虚拟存储器,程序员可使用这个比主存实际空间(物理地址空间)大得多的虚拟地址空间(逻辑地址空间)编程,当程序运行时,再由软、硬件自动配合完成虚拟地址空间与主存实际物理空间的转换。因此,这两个层次上的调度或转换操作对于程序员来说都是透明的。4.说明存取周期和存取时间的区别。解:存取周期和存取时间的主要区别
15、是:存取时间仅为完成一次操作的时间,而存取周期不仅包含操作时间,还包含操作后线路的恢复时间。即:存 取 周 期=存 取 时 间+恢复时间5.什么是存储器的带宽?若存储器的数据总线宽度为3 2位,存取周期为2 0 0 n s,则存储器的带宽是多少?解:存储器的带宽指单位时间内从存储器进出信息的最大数量。存储器带宽=l/2 0 0 n s X 3 2位=1 6 0 M 位/秒=2 0 M B/S =5 M 字/秒注 意 字 长(3 2位)不 是1 6位。(注:本题的兆单位来自时间=1 0 6)6 .某机字长为3 2位,其存储容量是6 4 K B,按字编址它的寻址范围是多少?若主存以字节编址,试画出
16、主存字地址和字节地址的分配情况。解:存储容量是6 4 K B时,按字节编址的寻址范围就是6 4 K B,则:按字寻址范围=6 4 K X 8/3 2=1 6 K字按字节编址时的主存地址分配图如下:讨论:1、一个存储器不可能有两套地址,注 意 字 长3 2位,不 是1 6位,不 能 按2字节编址;2、本题与I B M 3 70、PD P-1 1机无关;3、按字寻址时,地址仍为1 6位;x(:地 址1 4位,单 元1 6 K个,按字编址4 K空间。)4、字寻址的单位为字,不是B。5、按字编址的地址范围为0、1 6 K T,空间为1 6 K 字;按字节编址的地址范围为(T 6 4 K-1,空间为6
17、4 K B。不能混淆;6、画存储空间分配图时要画出上限。7.一个容量为1 6 K x3 2 位的存储器,其地址线和数据线的总和是多少?当选用下列不同规格的存储芯片时,各需要多少片?1 K X 4 位,2 K X 8 位,4 K X 4 位,1 6 K xi 位,4 K X 8 位,8K X 8 位解:地址线和数据线的总和=1 4 +3 2 =4 6 根;各需要的片数为:1 K X 4:1 6 K X 3 2 /1 K X 4 =1 6 X 8=1 2 8 片2 K X 8:1 6 K X 3 2 /2 K X 8=8X 4 =3 2 片 一4 K X 4:1 6 K X 3 2 /4 K X
18、4 =4 X 8=3 2 片 一1 6 K X 1:1 6 K X 3 2 /1 6 K X 1 =3 2 片4 K X 8:1 6 K X 3 2 /4 K X 8=4 X 4 =1 6 片8K X 8:1 6 K X 3 2 /8K X 8=2 X 4 =8 片讨论:地址线根数与容量为2的基的关系,在此为2 1 4,1 4 根;:3 2=2 5,5 根)x数据线根数与字长位数相等,在此为3 2 根。(不是2的暴的关系。9.什么叫刷新?为什么要刷新?说明刷新有儿种方法。解:刷新对 D R A M 定期进行的全部重写过程;刷新原因因电容泄漏而引起的D R A M 所存信息的衰减需要及时补充,因
19、此安排了定期刷新操作;常用的刷新方法有三种集中式、分散式、异步式。集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新;分散式:在每个读/写周期之后插入一个刷新周期,无 C PU 访存死时间;异步式:是集中式和分散式的折衷。讨论:1、刷新与再生的比较:共同点:动作机制一样。都是利用D R A M存储元破坏性读操作时的重写过程实现;操作性质一样。都是属于重写操作。区别:解决的问题不一样。再生主要解决D R A M存储元破坏性读出时的信息重写问题;刷新主要解决长时间不访存时的信息衰减问题。操作的时间不一样。再生紧跟在读操作之后,时间上是随机进行的;刷新以最大间隔时间为周期定时重复进行。动作单位不
20、一样。再生以存储单元为单位,每次仅重写刚被读出的一个字的所有位;刷新以行为单位,每次重写整个存储器所有芯片内部存储矩阵的同行。芯片 内 部I/O操作不一样。读出再生时芯片数据引脚上有读出数据输出;刷新时由于C AS信号无效,芯片数据引脚上无读出数据输出(唯R AS有效刷新,内部读)。鉴于上述区别,为避免两种操作混淆,分别叫做再生和刷新。2、C P U访存周期与存取周期的区别:C P U访存周期是从C P U 一边看到的存储器工作周期,他不一定是真正的存储器工作周期;存取周期是存储器速度指标之一,它反映了存储器真正的工作周期时间。3、分散刷新是在读写周期之后插入一个刷新周期,而不是在读写周期内插
21、入一个刷新周期,但此时读写周期和刷新周期合起来构成C P U访存周期。4、刷新定时方式有3种而不是2种,一定不要忘了最重要、性能最好的异步刷新方式。1 0.半导体存储器芯片的译码驱动方式有几种?解:半导体存储器芯片的译码驱动方式有两种:线选法和重合法。线选法:地址译码信号只选中同一个字的所有位,结构简单,费器材;重合法:地址分行、列两部分译码,行、列译码线的交叉点即为所选单元。这种方法通过行、列译码信号的重合来选址,也称矩阵译码。可大大节省器材用量,是最常用的译码驱动方式。1 1.画出用1 0 2 4 X4位的存储芯片组成一个容量为64 K x 8位的存储器逻辑框图。要求将64 K分 成4个页
22、面,每个页面分1 6组,指出共需多少片存储芯片。解:设采用S R AM芯片,总 片 数=64 K x 8位/1 0 2 4 X4位=64 X2 =1 2 8 片.题意分析:本题设计的存储器结构上分为总体、页面、组三级,因此画图时也应分三级画。首先应确定各级的容量:页 面 容 量=总 容 量/页面数=64 K x 8 位/4=1 6K x 8 位;组 容 量=页 面 容 量/组数=1 6K x 8 位/1 6=1 K X8 位;组 内 片 数=组 容 量/片容量=1 K X8 位/1 K X4 位=2 片;地址分配:页面逻辑框图:(字扩展)存储器逻辑框图:(字扩展)讨论:页选地址取Al l、A1
23、 0,页内片选取A1 5 A1 2;x(页内组地址不连贯?)不分级画;问题:x1、不合题意;2、芯片太多难画;3、无页译码,6:64译码选组。x 页选直接联到芯片;问题:1、S R AM一般只一个片选端;2、译码输出负载能力需考虑。附加门电路组合2级译码信号;x(应利用译码器使能端输入高一级的译码选通信号)不设组选,页选同时选8组(1 6组),并行存取?x组译码无页选输入;xx 2片芯片合为一体画;文字叙述代替画图;x地址线、数据线不标信号名及信号序号。x1 2.设有一个64 K x 8位 的R AM芯片,试问该芯片共有多少个基本单元电路(简称存储基元)?欲设计一种具有上述同样多存储基元的芯片
24、,要求对芯片字长的选择应满足地址线和数据线的总和为最小,试确定这种芯片的地址线和数据线,并说明有儿种解答。解:存储基元总数=6 4 K X 8位=5 1 2 K 位=2 1 9 位;思路:如要满足地址线和数据线总和最小,应尽量把存储元安排在字向,因为地址位数和字数成2的基的关系,可较好地压缩线数。设地址线根数为a,数据线根数为b,则片容量为:2 a X b =2 1 9;b =2 1 9-a;若a =1 9,b =1,总 和=1 9+1 =2 0;a =1 8,b =2,总 和=1 8+2 =2 0;a =1 7,b =4,总 和=1 7+4 =2 1;a =1 6,b =8,总 和=1 6+
25、8 =2 4;由上可看出:片字数越少,片字长越长,引脚数越多。片字数、片位数均按2的毒变化。结论:如果满足地址线和数据线的总和为最小,这种芯片的引脚分配方案有两种:地 址 线=1 9根,数 据 线=1根;或 地 址 线=1 8根,数 据 线=2根。采用字、位扩展技术设计;X1 3.某 8 位微型机地址码为1 8 位,若使用4 K X 4 位的R A M 芯片组成模块板结构的存储器,试问:(1)该机所允许的最大主存空间是多少?(2)若每个模块板为3 2 K x 8 位,共需儿个模块板?(3)每个模块板内共有儿片R A M 芯片?(4)共有多少片R A M?(5)C PU 如何选择各模块板?解:(
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 唐朔飞版 计算机 组成 原理 课后 习题 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内