2023年DSP课程设计报告.pdf
《2023年DSP课程设计报告.pdf》由会员分享,可在线阅读,更多相关《2023年DSP课程设计报告.pdf(17页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数 据 采 集 处 理 和 控 制 系 统 设 计 一 课程设计要求 1.基本 DSP硬件系统设计要求 基本 DSP硬件系统以 TMS320C54x系列为核心处理器,包括最小系统、存储器扩展、显示器、键盘、AD、DA等电路模块;硬件设计画出主要芯片及电路模块之间的连接即可,重点考查电路模块方案设计与系统地址分配;设计方案以电路示意图为主,辅以必要的文字说明。2.基本软件设计要求 看懂所给例程,画出例程输出波形示意图;修改例程程序,使之输出其它波形,如方波、三角波、锯齿波等均可;设计方案以程序实现为主,辅以必要的文字说明。3.课程设计报告要求 硬件系统设计:设计思路、设计系统功能、主要芯片选型及
2、使用方法、设计方案说明、电路示意图 软件系统设计:示例程序功能解读及输出波形示意图、设计软件功能、设计思路、实现源码(带程序注释)报告总结 二 系统分析 利用实验箱的模拟信号产生单元产生不同频率的信号,或者产生两个频率的信号的叠加。在 DSP 中采集信号,并且对信号进行频谱分析,滤波等。通过键盘或者串口命令选择算法的功能,将计算的信号频率或者滤波后信号的频率在LCD 上显示。主要功能如下:(1)对外部输入的模拟信号采集到 DSP 内存,会用 CCS 软件显示采集的数据波形。(2)对采集的数据进行如下算法分析:频谱分析:使用 fft 算法计算信号的频率。对信号进行 IIR 滤波或 FIR 滤波,
3、并且计算滤波前后信号的频率。外部键盘或者从计算机来的串口命令选择算法功能,并且将结果在LCD 上显示。绘制出 DSP系统的功能框图、使用 AD(Altium Designer)绘制出系统的原理图和 PCB 版图。在 DSP 中采集信号,用 CCS 软件显示采集的数据波形,以及对采集的数据进行算法分析。三 硬件设计 3.1 硬件总体结构 CLKSTMS32054X11CONTROL1MX16BIT FLASH2016D15.0A19.0XDS510 JTAGRESETPower(73HD3XX)16WEOECE复位电路 3.2 DSP 模块设计 3.3 电源模块设计 计与系统地址分配设计方案以电
4、路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或者产生两个频率的信号的叠加在中采集信号并且对信号进行频谱分析滤波 将 5V电源电压转换为 3.3V 和 1.6V 电源 3.4 时钟模块设计 此处由外部晶振提供时钟信号 3.5 存储器模块设计 DSP上只有一个读写控制信号引脚,而 FLASH 有两个引脚,将读、写分开,计与系统地址分配设计方案以电路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计
5、报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或者产生两个频率的信号的叠加在中采集信号并且对信号进行频谱分析滤波故在 OE上接一个非门电路,实现高时读,低时写。FLASH上的地址线和数据线 与 DSP上的地址线、数据线相连 3.6 JATG 模块设计 3.7 TMS320VC5416 最小系统 PCB 版图 板上包括了支持 TMS320VC5416 独立运行的时钟电路、复位电路、Flash 模块、JTAG仿真接口电路以及电源模块等。为节省空间和材料,部分器件放在了反面。四 软件设计 4.1 正弦波信号发生器
6、所给例程输出波形为正弦波,波形如下图所示:计与系统地址分配设计方案以电路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或者产生两个频率的信号的叠加在中采集信号并且对信号进行频谱分析滤波 4.2 三角波(方波)信号发生器*三角波信号发生程序(括号内为方波)*.mmregs.def start k1.usect k,1 outdata1.set 0800h(0800h)outdata2.set 09ffh(0fffh)outdata
7、3.set 0affh(0fffh)outdata4.set 0bffh(0fffh)outdata5.set 0cffh(0fffh)outdata6.set 0dffh(0fffh)outdata7.set 0effh(0fffh)outdata8.set 0fffh(0fffh)outdata9.set 1000h(0fffh)outdata10.set 0fffh(0fffh)outdata11.set 0effh(0fffh)outdata12.set 0dffh(0fffh)outdata13.set 0cffh(0fffh)outdata14.set 0bffh(0fffh)ou
8、tdata15.set 0affh(0fffh)outdata16.set 09ffh(0fffh)outdata17.set 08ffh(0800h)outdata18.set 07ffh(0000h)计与系统地址分配设计方案以电路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或者产生两个频率的信号的叠加在中采集信号并且对信号进行频谱分析滤波outdata19.set 06ffh(0000h)outdata20.set 05f
9、fh(0000h)outdata21.set 04ffh(0000h)outdata22.set 03ffh(0000h)outdata23.set 02ffh(0000h)outdata24.set 01ffh(0000h)outdata25.set 00ffh(0000h)outdata26.set 01ffh(0000h)outdata27.set 02ffh(0000h)outdata28.set 03ffh(0000h)outdata29.set 04ffh(0000h)outdata30.set 05ffh(0000h)outdata31.set 06ffh(0000h)outda
10、ta32.set 07ffh(0000h)/定义输出数据.text start:stm 2000h,sp/置堆栈指针 stm#k1,ar2/将操作数#k1 装入 ar2 st#outdata1,*ar2/将数据送到*ar2 nop nop begin:st#outdata1,*ar2 portw*ar2,0bfffh/将*ar2 内容从 D/A 转换器输出 rpt#7fffh/等待一段时间 nop st#outdata2,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata3,*ar2 portw*ar2,0bfffh rpt#7fffh 计与系统地址分
11、配设计方案以电路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或者产生两个频率的信号的叠加在中采集信号并且对信号进行频谱分析滤波 nop st#outdata4,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata5,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata6,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#
12、outdata7,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata8,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata9,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata10,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata11,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata12,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata13
13、,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata14,*ar2 portw*ar2,0bfffh rpt#7fffh 计与系统地址分配设计方案以电路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或者产生两个频率的信号的叠加在中采集信号并且对信号进行频谱分析滤波 nop st#outdata15,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdat
14、a16,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata17,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata18,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata19,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata20,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata21,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata22,*a
15、r2 portw*ar2,0bfffh rpt#7fffh nop st#outdata23,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata24,*ar2 portw*ar2,0bfffh rpt#7fffh nop st#outdata25,*ar2 portw*ar2,0bfffh rpt#7fffh 计与系统地址分配设计方案以电路示意图为主辅以必要的文字说明基本软件设计要求看懂所给例程画出例程输出波形 课程设计报告要求硬件系统设计设计思路设计系统功能主要芯片选型及使用方法设计方案说明电路示意图软件系统设 的模拟信号产生单元产生不同频率的信号或
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 DSP 课程设计 报告
限制150内