《2020年度EDA课程设计万年历电子钟的设计.pdf》由会员分享,可在线阅读,更多相关《2020年度EDA课程设计万年历电子钟的设计.pdf(26页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、EDA课 程 设 计 万 年 历 电 子 钟 的 设 计课 程 设 计(论 文)任 务 书 信 息 工 程 学 院 学 院 通 信 工 程 专 业 2班 一、课 程 设 计(论 文)题 目 电 子 钟 设 计 二、课 程 设 计(论 文)工 作 自 1月 3 日 起 至 年 1月 6 日 止。三、课 程 设 计(论 文)地 点:华 东 交 通 大 学 大 4 1 0,图 书 馆 四、课 程 设 计(论 文)内 容 要 求:1.本 课 程 设 计 的 目 的(1)掌 握 EDA技 术 及 CPLD/FPGA的 开 发 流 程;(2)掌 握 自 顶 向 下 的 设 计 思 想;(3)掌 握 实 用
2、 电 子 钟 的 设 计 原 理;(4)掌 握 系 统 设 计 的 分 析 方 法;(5)提 高 学 生 的 科 技 论 文 写 作 能 力。2.课 程 设 计 的 任 务 及 要 求 1)基 本 要 求:(1)用 H D L设 计 一 个 多 功 能 数 字 钟,包 含 以 下 主 要 功 能:精 确 计 时,时 间 能 够 24小 时 制 或 12小 时 制 显 示;(2)日 历:显 示 年 月 日 星 期;(3)能 把 设 计 文 件 进 行 仿 真 并 下 载 到 实 验 箱 实 现 功 能 验 证。文 档 仅 供 参 考 2)创 新 要 求:在 基 本 要 求 达 到 后,可 进 行
3、 创 新 设 计,如 增 加 报 时 等、秒 表 功 能 模 块。3)课 程 设 计 论 文 编 写 要 求(1)要 按 照 书 稿 的 规 格 打 印 誉 写 论 文(2)论 文 包 括 目 录、绪 论、正 文、小 结、参 考 文 献、谢 辞、附 录 等(3)论 文 装 订 按 学 校 的 统 一 要 求 完 成 4)答 辩 与 评 分 标 准:(1)完 成 系 统 分 析:20分;(2)完 成 设 计 过 程:20分;(3)完 成 仿 真:10分;(4)完 成 下 载:10分(5)回 答 问 题:10分。5)参 考 文 献:(1)潘 松,黄 继 业 编 著.EDA技 术 实 用 教 程,科
4、 学 出 版 社(2)徐 志 军,徐 光 辉 编 著.CPLD/FPGA的 开 发 与 应 用,电 子 工 业 出 版 社,.1(3)文 档 仅 供 参 考 6)课 程 设 计 进 度 安 排 内 容 天 数 地 点 构 思 及 收 集 资 料 1 图 书 馆 设 计 与 调 试 3 实 验 室 验 室 撰 写 论 文 1 图 书 馆、实 生 签 名:_年 月 日 课 程 设 计(论 文)评 审 意 见(1)设 计 程 序(4 0 分):优()、良()、中()、一 般()、差();(2)仿 真 结 果(1 0 分):优()、良()、中()、一 般()、差();(3)下 载 结 果(1 0 分)
5、:优()、良()、中()、一 般()、差();(4)回 答 问 题(1 0 分):优()、良()、中()、一 般()、差();(5)报 告 成 绩(30分):优()、良()、中()、一 般()、差();(6)格 式 规 范 性 及 考 勤 是 否 降 等 级:是()、否()文 档 仅 供 参 考 职 称:评 阅 人:年 月 日文 档 仅 供 参 考 电 子 钟 的 设 计 摘 要 基 于 FPGA的 电 子 钟 设 计,主 要 完 成 的 任 务 是 使 用 Verilog语 音,在 Quartise2上 完 成 电 路 的 设 计,程 序 的 开 发,基 本 功 能 是 能 够 显 示、修
6、改 年 月 日 时 分 秒。电 路 的 设 计 模 块 分 为 几 个 模 块:分 频、控 制、时 间 显 示 调 整、时 分、年 月 日、译 码 器。各 个 模 块 完 成 不 同 的 任 务,合 在 一 起 就 构 成 了 电 子 钟。至 于 程 序 编 写,使 用 Verilog语 言,根 据 各 个 模 块 的 不 同 功 能 和 它 们 之 间 的 控 制 关 系 进 行 编 写。软 件 模 块 直 接 在 Quartis2上 进 行。进 入 信 息 时 代,时 间 观 念 越 来 越 强,可 是 老 是 的 钟 表 以 及 日 历 等 时 间 显 示 工 具 已 经 不 太 合 适
7、。如 钟 表 易 坏,需 经 常 维 修,日 历 每 天 都 需 要 翻 页 等。对 此,数 字 钟 表 的 设 计 就 用 了 用 武 之 地。基 于 F P G A的 电 子 钟 设 计,采 用 软 件 开 发 模 块,开 发 成 本 底,而 且 功 能 设 计 上 有 很 大 的 灵 活 度,需 要 在 软 件 上 进 行 简 单 的 修 该 就 能 实 现 不 同 的 功 能 要 求,能 够 满 足 不 同 的 环 境 要 求。同 时,该 设 计 在 精 度 上 远 远 超 过 钟 表,而 且 不 需 要 维 修,也 不 用 没 天 的 翻 页,极 其 的 方 便。且 能 够 添 加
8、各 种 不 同 的 功 能 要 求。例 如:在 其 上 加 闹 钟,同 时 显 示 阴 阳 历 等。综 上 所 述 本 设 计 具 有 设 计 方 便、功 能 多 样、电 路 简 洁 成 本 低 廉 等 优 点,符 合 社 会 发 展 的 趋 势,前 景 广 阔。文 档 仅 供 参 考 关 键 字:电 子 钟;FPGA;仿 真;verilog;QuartusH文 档 仅 供 参 考 目 录 摘 要.3第 一 章 绪 论.51.1 电 子 钟 的 发 展.91.2 FPGA 简 介.9第 二 章 电 子 钟 设 计 原 理.1 12.1 组 成 模 块.1 12.2 电 子 钟 的 工 作 原
9、理 图.1 1第 三 章 电 子 钟 系 统 部 分 程 序 设 计 与 仿 真.133.1 时 分 秒 模 块 代 码 与 仿 真.133.2 年 月 日 模 块 代 码 与 仿 真.183.3 具 体 的 电 路 图.22谢 辞.15参 考 文 献.25附 录.26文 档 仅 供 参 考 第 一 章 绪 论 1.1 电 子 钟 的 发 展 钟 表 的 数 字 化 给 人 们 生 产 生 活 带 来 了 极 大 的 方 便,而 且 大 大 地 扩 展 了 钟 表 原 先 的 报 时 功 能,诸 如 定 时 自 动 报 警、按 时 自 动 打 铃、时 间 程 序 自 动 控 制、定 时 广 播
10、、定 时 启 闭 路 灯 等。所 有 这 些,都 是 以 钟 表 数 字 化 为 基 础 的。因 此,研 究 电 子 万 年 历 及 扩 大 其 应 用,有 非 常 现 实 的 意 义。数 字 钟 是 一 种 用 数 字 电 路 技 术 实 现 时、分、秒 计 时 的 装 置,与 机 械 式 时 钟 相 比 具 有 更 高 的 准 确 性 和 直 观 性,且 无 机 械 装 置,具 有 更 长 的 使 用 寿 命,因 此 得 到 了 广 泛 的 使 用。电 子 万 年 历 从 原 理 上 讲 是 一 种 典 型 的 数 字 电 路,其 中 包 括 了 组 合 逻 辑 电 路 和 时 序 电 路
11、。因 此,我 们 此 次 设 计 与 制 做 电 子 万 年 历 就 是 为 了 了 解 数 字 钟 的 原 理,从 而 学 会 制 作 数 字 钟。而 且 经 过 万 年 历 的 制 作 进 一 步 了 解 各 种 在 制 作 中 用 到 的 中 小 规 模 集 成 电 路 的 作 用 及 使 用 方 法,且 由 于 电 子 万 年 历 包 括 组 合 逻 辑 电 路 和 时 序 电 路,经 过 它 能 够 进 一 步 学 习 与 掌 握 各 种 组 合 逻 辑 电 路 与 时 序 电 路 的 原 理 与 使 用 方 法。1.2 FPGA 简 介 FPGA是 现 场 可 编 程 门 阵 列(
12、Field programmable gates array)的 英文 档 仅 供 参 考 文 简 称。是 有 可 编 程 逻 辑 模 块 组 成 的 数 字 集 成 电 路(IC)。这 些 逻 辑 模 块 之 间 用 可 配 置 的 互 联 资 源。设 计 者 能 够 对 这 些 器 件 进 行 编 程 来 完 成 各 种 各 样 的 任 务 PLD/FPGA是 近 几 年 集 成 电 路 中 发 展 最 快 的 产 品。由 于 PLD性 能 的 高 速 发 展 以 及 设 计 人 员 自 身 能 力 的 提 高,可 编 程 逻 辑 器 件 供 应 商 将 进 一 步 扩 大 可 编 程 芯
13、 片 的 领 地,将 复 杂 的 专 用 芯 片 挤 向 高 端 和 超 复 杂 应 用。据 IC Insights的 数 据 显 示,PLD市 场 从 1999年 的 2 9亿 美 元 增 长 到 去 年 的 56亿 美 元,几 乎 翻 了 一 番。Matas预 计 这 种 高 速 增 长 局 面 以 后 很 难 出 现,但 可 编 程 逻 辑 器 件 依 然 是 集 成 电 路 中 最 具 活 力 和 前 途 的 产 业。复 杂 可 编 程 逻 辑 器 件。可 编 程 逻 辑 器 件 的 两 种 主 要 类 型 是 现 场 可 编 程 门 阵 列(FPGA)和 复 杂 可 编 程 逻 辑(
14、CPLD)。在 这 两 类 可 编 程 逻 辑 器 件 中,FPG A提 供 了 最 高 的 逻 辑 密 度、最 丰 富 的 特 性 和 最 高 的 性 能。现 在 最 新 的 FPGA器 件,如 Xilinx Virtex系 列 中 的 部 分 器 件,可 提 供 八 百 万“系 统 门(相 对 逻 辑 密 度)。这 些 先 进 的 器 件 还 提 供 诸 如 内 建 的 硬 连 线 处 理 器(如 IBM PowerPC)、大 容 量 存 储 器、时 钟 管 理 系 统 等 特 性,并 支 持 多 种 最 新 的 超 快 速 器 件 至 器 件(device-to-device)信 号 技
15、 术。FPG A被 应 用 于 范 围 广 泛 的 应 用 中,从 数 据 处 理 和 存 储,以 及 到 仪 器 仪 表、电 信 和 数 字 信 号 处 理 等。文 档 仅 供 参 考 第 二 章 电 子 钟 设 计 原 理 2.1 组 成 模 块 此 电 子 钟 系 统 主 要 由 一 下 几 个 模 块 组 成:1.控 制 模 块:该 模 块 实 现 对 各 个 功 能 模 块 的 整 体 控 制,对 时 间 显 示 与 调 整、日 期 显 示 与 调 整,由 使 用 者 决 定 是 显 示 日 期 还 是 时 间,当 使 用 者 不 参 与 控 制 时,时 间 和 日 期 每 隔 一
16、段 时 间 会 自 动 轮 流 显 示。2.时 间 及 其 调 整 模 块:顾 名 思 义 就 是 对 时 间 进 行 调 整。3.时 间 显 示 动 态 位 选 模 块 4.显 示 控 制 模 块:显 示 控 制 模 块 的 功 能 是 控 制 显 示 日 期 还 是 时 间,在 设 计 的 过 程 中 由 于 没 有 足 够 的 数 码 管,把 日 期 和 时 间 分 成 了 两 个 模 块,至 于 显 示 那 一 个 这 由 该 模 块 完 成 任 务。5.日 期 显 示 与 设 置 模 块 6.译 码 器 模 块:在 数 码 管 上 显 示 当 前 时 间 和 日 期。7.分 频 模
17、块:是 为 了 得 到 一 个 周 期 为 秒 的 脉 冲,该 脉 冲 主 要 用 于 秒 的 走 到。2.2 电 子 钟 的 工 作 原 理 图文 档 仅 供 参 考 图 1 流 程 图 在 电 脑 上 经 过 软 件 M ax+plus2对 万 年 历 电 路 图 的 引 脚 进 行 绑 定,编 译,然 后 与 EDA试 验 箱 连 接,把 文 件 配 置 经 过 JTAG 口 载 入 F P G A中,选 择 实 验 电 路 模 式 进 行 硬 件 测 试。经 过 学 习,理 论 上 学 习 了 EDA试 验 箱 的 原 理,对 试 验 箱 内 部 的 组 件,以 及 组 件 之 间 的
18、 链 接 有 了 更 深 的 了 解.从 开 始 分 析 电 子 钟 原 理,在 定 义 底 层 文 件 名 称,编 写 底 层 文 件 程 序,生 成 模 块 一 一 分 频 模 块,秒 模 块,分 模 块,时 模 块,年 月 日 模 块,控 制 模 块,显 示 模 块,然 后 链 接 各 个 模 块 组 成 顶 层,到 最 终 完 成 测 试,虽 然 辛 苦 可 是 当 画 出 功 能 图 时,还 是 很 高 兴 的,以 下 为 各 模 块 组 成 的 功 能 图文 档 仅 供 参 考 图 2 功 能 设 计 图 第 三 章 电 子 钟 系 统 部 分 程 序 设 计 与 仿 真 3.1时
19、 分 秒 模 块 代 码 与 仿 真文 档 仅 供 参 考 时 间 及 其 设 置 模 块 主 要 完 成 时 间 的 自 动 正 常 运 行 与 显 示,以 及 在 相 应 的 功 能 号 下,实 现 时 间 的 调 整 与 设 置。计 数 器 秒 脉 冲 信 号 经 过 6 级 计 数 器,分 别 得 到“秒”个 位、十 位、“分”个 位、十 位 以 及“时”个 位、十 位 的 计 时。“秒”“分”计 数 器 为 六 十 进 制,小 时 为 二 十 四 进 制。六 十 进 制 计 数 由 分 频 器 来 的 秒 脉 冲 信 号,首 先 送 到“秒”计 数 器 进 行 累 加 计 数,秒 计
20、 数 器 应 完 成 一 分 钟 之 内 秒 数 目 的 累 加,并 达 到 6 0秒 时 产 生 一 个 进 位 信 号,因 此,选 用 两 片 CC40192和 一 片 cc4 0 U组 成 六 十 进 制 计 数 器,来 实 现 六 十 进 制 计 数。其 中,“秒”十 位 是 六 进 制,“秒”个 位 是 十 进 制。二 十 四 进 制 计 数 利 用 异 步 清 零 端 实 现 起 从 230 0的 翻 转,其 中“24”为 过 渡 状 态 不 显 示。其 中,“时”十 位 是 3 进 制,“时”个 位 是 十 进 制。以 下 为 其 具 体 的 代 码。秒 module secon
21、d(clrn,clk,jf,qm,enniin);文 档 仅 供 参 考 input clrn,clk,jf;output7:0 qm;output enmin;reg7:0 qm;reg3:0 qml;reg7:4 qmh;reg carry 1;always(posedge elk or negedge clrn)beginif(clm)begin qmh,qml=0;endelse if(qmh=5)&qml=9)begin qmh,qml=0;carry 1=1;endelse if(qmh=5)&(qml9)begin qmh=qmh;qml=qml+1;carry 1=();end
22、else if(qmh5)&(qml=9)begin qmh=qmh+1;qml=O;carry 1=0;endelse if(qmh5)&(qml9)begin qmh=qmh;qml=qml+1;carry 1=();endqm=qmh,qml;endassign enmin=carry 1 jf;Endmodule文 档 仅 供 参 考 图 3 秒 仿 真 图 分 module minute(clm,clk,jh,qf,enhour);input clrn,clk,jh;output7:0 qf;output enhour;reg7:0 qf;reg3:0 qfl;reg7:4 qfh;
23、reg carry 1;always(posedge elk or negedge elm)beginif(clrn)beginqfh,qfl=8h00;carry 1=0;endelse if(qfh=5)&(qfl=9)begin qfh,qfl=8h00;carry 1=1;endelse if(qfh5)&(qfl9)begin qfh=qfh;qfl=qfl+1;carry 1=0;endelse if(qfh5)&(qfl=9)begin qfh=qfh+1;qfl=O;carry 1=0;endelse begin qfh=qfh;qfl=qfl+1;carry 1=0;endq
24、f=qfh,qfl);endassign enhour=carryl|jh;文 档 仅 供 参 考 endmodule图 4 分 仿 真 图 时 module hour(clrn,clk,qs,cout);input clrn,clk;output 7:0 qs;output cout;reg7:0 qs;reg3:0 qsl;reg7:4 qsh;reg carry 1;always(posedge elk or negedge clrn)/miaobeginif(clrn)begin qsh,qsl=8h00;carry 1=0;endelse if(qsh=l)&(qsl=7)begin
25、 qsh,qsl=8h00;carry 1=l;endelse if(qsh=2)&(qsl3)beginqsh=qsh;qsl=qsl+1;carry 1=0;endelse if(qsl=9)begin qsh=qsh+1;qsl=O;carry 1=();endelse begin qsh=qsh;qsl=qsl+1;carry 1=0;endqs=qsh,qsl;文 档 仅 供 参 考 endassign cout=carryl;endmodule图 5 时 仿 真 图 3.2年 月 日 模 块 代 码 与 仿 真 该 模 块 实 现 的 是 日 期 的 自 动 工 作 功 能,年 月
26、 日 module nyr(clm,clk,jn,jy,jr,qn,qy,qr);input clrn,clk,jn,jy,jr;output 15:0 qn;output7:0 qy,qr;reg 15:0 qn;reg7:0 qy,qr;reg clkn,clky;文 档 仅 供 参 考 reg7:0 date;reg clknl,clkn2,clkn3;initial begin clkn 1=1;clkn2=1;clkn3=l;endinitial begin qn-h;qy=l;qr=l;endalways(posedge(clkAjr)or negedge clrn)日 计 数 b
27、egin if(clrn)qr=l;else begin if(qr=date)begin qr=l;clky=l;endelse if(qr7:4=date7:4&qr3:0=date3:0)Begin qr7:4=qr7:4;qr3:0=qr3:0;clky=1;endelse if(qr3:0=9)begin qr7:4=qr7:4+1;qr3:0=0;endelse if(qr7:4date7:4&qr3:0date3:0)Begin qr7:4=qr7:4;qr3:0=qr3:0+1;clky=0;endelse begin qr7:4=qr7:4;qr3:0=qr3:0+1;clk
28、y=0;endendendalways(posedge(clkyAjy)or negedge clrn)月 计 数 begin if(clrn)qy=l;else begin if(qy=hl2)qy=l;else qy=qy+l;if(qy3:0=ha)文 档 仅 供 参 考 Begin qy3:0=0;qy 7:4=qr7:4+1;endif(qy=h 12)clkn=1;else clkn=O;Endendalways/每 月 的 天 数 Begin case(qy)h01:date=h31;h02:if(qn%4=0)&(qn%100!=0)|(qn%400=0)date=h29;el
29、se date=h28;hO3:date=h31;hO4:date=h3O;hO5:date=h31;h06:date=h3 l;h07:date-h3 l;hO8:date=h31;hO9:date=h3O;h 10:date=h3 l;hll:date-h30;h 12:date=h31;default:date=h30;endcaseendalways(posedge(clknAjn)or negedge clrn)年 计 数 beginif(clrn)qn3:0=0;else begin if(qn3:0=9)qn3:0=0;else qn3:0=qn3:0+l;if(qn3:0=9)
30、clknl=0;else clknl=l;end文 档 仅 供 参 考 endalways(posedge(clknl)or negedge clrn)Beginif(clrn)qn7:4=0;else beginif(qn7:4=9)qn7:4=0;else qn7:4=qn7:4+1;if(qn7:4=9)clkn2=0;else clkn2=l;endendalways(posedge(clkn2)or negedge clrn)beginif(clrn)qnll:8=0;else beginif(qnl 1:8=9)qnll:8=0;else qnll:8=qnll:8+l;if(qn
31、ll:8=9)clkn3=0;else clkn3=l;endendalways(posedge(clkn3)or negedge elm)Begin if(-clm)qn15:12=2;else begin if(qn15:12=9)qn15:12=0;else qn15:12=qn15:12+l;endendendmodule文 档 仅 供 参 考 3.3具 体 的 电 路 图 将 时 间 和 日 期 两 个 模 块 连 接 起 来 之 后,便 可 得 到 大 致 的 框 架 图 了。时 间 和 日 期 两 个 模 块 生 成 封 装。用 画 图 的 形 式 将 其 连 接,就 组 成 了
32、 顶 层 模 块。其 电 子 钟 的 模 块 也 就 弄 好 了,其 它 控 制 的 模 块 只 要 在 这 上 面 加 就 能 够 了。时 间 和 日 期 的 顶 层 模 块 如 下 图。图 6 时 间 和 日 期 连 接 图文 档 仅 供 参 考 图 7 时 间 和 日 期 仿 真 图 第 四 章 小 结 经 过 这 次 课 设 实 训,在 硬 件 方 面,使 我 们 对 EDA试 验 箱 有 了 很 多 的 了 解,弥 补 了 我 们 的 知 识 的 缺 陷,同 时 对 EDA试 验 箱 内 部 的 工 作 原 理,以 及 EDA试 验 箱 各 个 实 验 模 式 的 功 能 很 作 用
33、 有 了 一 定 的 了 解,学 习 了 硬 件 引 脚 绑 定 过 程,以 及 绑 定 的 一 些 基 本 常 识,并 动 手 完 成 了 绑 定,这 样 不 但 拓 宽 我 们 的 知 识 面,增 强 动 手 能 力 和 实 践 能 力,同 时 还 培 养 我 们 的 分 析 和 解 决 实 际 问 题 的 能 力。在 软 件 方 面,我 们 经 过 分 组 在 软 件 Max+plus2上 独 立 完 成 老 师 给 我 们 的 实 训 题 目 一 一 电 子 钟。从 开 始 分 析 点 钟 原 理,在 定 义 底 层 文 件 名 称,编 写 底 层 文 件 程 序,然 后 链 接 各
34、个 模 块,到 最 终 完 成 测 试,并 运 行 成 功,这 些 加 强 了 我 们 的 分 析 问 题 的 能 力,提 高 了 我 们 编 程 的 能 力,同 时 还 培 养 了 我 们 独 立 完 成 任 务 和 查 阅 资文 档 仅 供 参 考 料 删 选 资 料 的 能 力,虽 然 完 成 的 软 件 在 实 际 运 用 中 还 有 很 多 不 足,比 如 软 件 运 行 的 环 境 有 限,程 序 的 效 率 不 高,在 老 师 的 要 求 上 也 不 能 全 部 到 达 预 期 的 最 好 效 果,等 等 一 些 问 题,这 都 需 要 我 们 以 后 更 深 层 次 的 加 以
35、 修 改,使 其 更 加 简 单 更 加 方 便 更 加 通 俗 易 懂。电 子 日 历 一 路 编 来 可 谓 是 坎 坎 坷 坷,但 大 家 都 没 有 放 弃,积 极 主 动 的 找 老 师、找 同 学 帮 忙 解 决 难 题。后 来,又 重 新 分 析 原 理,重 复 操 作,遇 到 困 难 马 上 向 老 师 提 问,及 时 解 决 问 题,这 样 的 效 果 很 明 显。在 这 次 实 训 中,我 深 深 的 感 受 到 上 课 听 讲 的 重 要 性,课 设 中 遇 到 的 很 多 问 题 都 是 老 师 上 课 讲 解 的 一 些 难 点,自 己 没 有 很 好 的 领 悟 的
36、 地 方。每 个 学 生 对 老 师 课 堂 上 讲 的 内 容 的 接 收 都 是 不 一 样 的,经 过 向 老 师 请 教,同 学 讨 论,最 后 才 得 以 解 决 问 题,实 训 才 能 得 以 成 功。从 整 体 看 这 次 实 训 是 很 成 功 的,让 我 们 都 有 很 大 的 收 获,同 时 也 非 常 感 谢 在 实 训 过 程 中 给 予 我 们 很 大 帮 助 的 朱 老 师 和 黄 老 师,在 老 师 耐 心 细 心 的 指 导 下,我 才 能 很 好 的 完 成 实 训 认 务。文 档 仅 供 参 考 谢 辞 在 这 里 我 要 感 谢 我 的 老 师 朱 路,朱
37、 老 师 上 课 的 思 路 很 清 晰,很 有 调 理。这 样 也 吸 引 我 对 ED A的 兴 趣,朱 老 师 在 上 课 讲 的 内 容 很 生 动,举 的 例 子 也 很 符 合 题 意,这 样 更 有 利 于 我 的 学 习。当 自 己 有 不 懂 问 朱 老 师 时,朱 老 师 很 热 情 的 分 析 给 我 听,这 样 有 利 于 我 的 理 解,总 之 很 感 谢 朱 老 师。参 考 文 献 1 潘 松,黄 继 业.EDA技 术 实 用 教 程,科 学 出 版 社,2 侯 伯 亨,顾 新.V H D L硬 件 描 述 语 言 修 订 版,西 安 技 大 学 出 版 社,.3 赵 曙 光,郭 万 有.可 编 程 逻 辑 器 件 原 理,西 安 电 子 科 技 大 学 出 版 社,.4 徐 志 军,徐 光 辉.CPLD/FPGA的 开 发 与 应 用,电 子 工 业 出 版 社,.5 夏 宇 闻.Verilog HDL数 字 系 统 设 计 教 程,北 京 航 空 航 天 大 学 出 版 社,.6黄 智 伟.FPGA系 统 设 计 与 实 践,电 子 工 业 出 版 社,.7王 金 明 等.数 字 系 统 设 计 与 verilog HDL,电 子 工 业 出 版 社,文 档 仅 供 参 考 附 录 附 录 一 时 间 实 拍 图 00-03-10
限制150内