数电课程设计带proteus仿真的电子秒表设计00.0099.99文档.pdf





《数电课程设计带proteus仿真的电子秒表设计00.0099.99文档.pdf》由会员分享,可在线阅读,更多相关《数电课程设计带proteus仿真的电子秒表设计00.0099.99文档.pdf(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 课程设计 课 程:数电课程设计 题 目:电子秒表 .目录 第 1 章 设计要求.第 2 章 设计方案.第 3 章 总电路设计思路 第 4 章 分解电路的设计及说明.第 5 章 电路的仿真第 6 章 设计总结及心得体会.参考文献:附录:.第 1 章 设计要求 结合数字逻辑电路知识,设计或分析下述功能电路,利用 Proteus软件对电路进行功能仿真,并基于仿真结果对电路进行功能改进。给出仿真机及分析过程及结果。设计参数:1.设计可控的计数器(定时器)、分频器、键去抖电路和动态扫描显示电路;2.设计系统顶层电路;3.进行功能仿真和时序仿真;4.对仿真结果进行分析,确认仿真结果达到了设计要求:1.分
2、析设计要求,明确性能指标。必须仔细分析课题要求、性能、指标及应用环境等,广开思路,构思出各种总体方案,绘制结构框图。2.确定合理的结构方案,对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较并考虑器件的来源,敲定可行方案。.3.设计各单元电路。总体方案化整为零,分解成若干子系统或单元电路,逐个设计。4.组成系统。在一定幅面的图纸上合理布局,通常是按信号的流向,采用左进右出的规律摆放各电路,并标出必要的说明。第 2 章 设计方案 方案一:实现秒表的功能有很多种,该方案采用的是用 555 定时器产生一个 1000HZ 的秒脉冲,然后通过分频电路接到延时电路上,跟
3、一个去抖电路连接在一起,输出给 74160 做触发信号,与另一个 74160连接组成,然后把输出端分别连接到 7448 译码器上,通过共阴极七段数码管来显示结果,算选用的器件便宜,精度小于 5%,可实现 0-59 秒的计时,另有启动、暂停、和清零三个功能。但在电路仿真过程中不是很顺利,仿真结果与自己的设想有所出入,故方案一仅在设计总结及评估中提及。方案二:利用 555 定时器产生一个 100HZ 脉冲;设计秒逻辑电路实现时间的正确显示功能;设计秒校时电路对电子秒表显示时间进行基本校正,经 7448译码后通过共阴极七段数码管来显示结果。该电子秒表可以准确的显示 00.00-99.99s,可手动启
4、动、暂停、清零等。第 3 章 总电路设计思路.该数字式秒表电路的工作原理:由 555 定时器产生 100Hz 脉冲信号,作为 10 毫秒的计时脉冲;10 毫秒计数器计满 10 后,向 100 毫秒计数器产生进位脉冲;100 毫秒计数器计满 10 后,向 1 秒计数器产生进位脉冲;1 秒计数器计满 10 后,向 10 秒计数器产生进位脉冲。计数器的输出经显示译码器译码后送显示器显示。该电路设置两个控制键“SW1”,“SW2”。键“SW1”控制电路的清零功能,键“SW2”控制电路的暂停功能。图 3-1 数字式秒表电路的结构框图 第 4 章 分解电路的设计与说明 1100HZ 脉冲发生器的设计 时钟
5、发生器是模拟 数字混合式集成电路。用 555定时器构成的自激式多谐振荡器,是一种性能较好的时钟源。显示器 显示器 显示器 显示器 译码器 译码器 译码器 译码器 计数器 计数器 计数器 计数器 脉冲发生器 清零 暂停.555 组成的脉冲信号发生器 T1=(R1+R2)Cln2=0.7(R1+R2)C;T2=R2Cln2=0.7R2C;T=T1+T2;输出脉冲的占空比 q 为,q=T1/T2=(R1+R2)/(R1+2R2)我选用的参数为:R1=2.05K+2K=4.05K R4DC7Q3GND1VCC8TR2TH6CV5U0555C10.01uC21uR15.1kR22.05kR32.0k.R
6、2=5.1K,C=1u,f=1/0.7(R1+2R2)C=100HZ 2计数器的设计 计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时,分频和执行数字运算以及其它特定的逻辑功能.计数器种类很多.按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器.根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器.根据计数的增减趋势,又分为加法,减法和可逆计数器.还有可预置数和可编程序功能计数器等等。40192 是十进制计数器,40192 上的 Rd 控制端是异步清零端,高电平有效;Ld 输入端是异步预置数控制端,低电平有效;预置数数据
7、输入端包括 D3、D2、D1 和 D0,D3 为最高位,D0 为最低位;C0 端是进位输出端,低电平有效;B0 端是借位输出端,低电平有效;计数结果从 Q3、Q2、Q1 和 Q0 端输出,Q3 为最高位,Q0 为最低位。当计数时钟脉冲从 CPU 输入时,集成芯片实现加法计数过程,计数过程为0000-1001-0000。40192 集成计数器的逻辑功能如表3-2 所示。表中“”表示时钟脉冲的上升沿。表 3-2 40192逻辑功能表 清零 预置 使能 预置数据输入 数据输出 R D L D CPu CP D D3 D2 D1 D0 Q3 Q2 Q1 Q0 H L L L L L L D C B A
8、 D C B A.L H H 加法计数 L H H 加法计数 计数功能主要利用十进制加法计数器40192 来实现。因要求电子秒表显示时间为 00:0099:99 秒,因此需四片 40192 芯片,其与译码显示单元的相应输入端连接,可显示 00:0099:99秒。通过不同的连接方式,40192 可以实现四种不同的逻辑功能;而且还可借助 RD 对计数器清零。由四片 40192 芯片构成的计数器电路如下图所示 40192 构成的计数器 3译码及驱动显示电路的设计 计数器实现了对时间的累计以 8421BCD码形式输出,选用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,选
9、用74 48 作为显示译码电路,选用 LED 数码管作为显示单元电路。A15B1C10D9LOAD11CLEAR14QA3QB2QC6QD7TCD13TCU12CLKU5CLKD4U540192A15B1C10D9LOAD11CLEAR14QA3QB2QC6QD7TCD13TCU12CLKU5CLKD4U640192A15B1C10D9LOAD11CLEAR14QA3QB2QC6QD7TCD13TCU12CLKU5CLKD4U840192A15B1C10D9LOAD11CLEAR14QA3QB2QC6QD7TCD13TCU12CLKU5CLKD4U740192.7448 引脚图 LED 数码显
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课程设计 proteus 仿真 电子 秒表 设计 00.0099 99 文档

限制150内