电路设计60个必备知识点.docx
《电路设计60个必备知识点.docx》由会员分享,可在线阅读,更多相关《电路设计60个必备知识点.docx(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 .信号滤波退耦:对每个模拟放大器电源,必需在最接近电路的连接处到放大器之间 加去耦电容器。对数字集成电路,分组加去耦电容器。在马达与发电机的电刷上安装电容 器旁路,在每个绕组支路上串联R-C滤波器,在电源入口处加低通滤波等措施抑制干扰。 安装滤波器应尽量靠近被滤波的设施,用短的,加屏蔽的引线作耦合媒介。全部滤波器都 须加屏蔽,输入引线与输出引线之间应隔离。2 .各功能单板对电源的电压波动范围、纹波、噪声、负载调整率等方面的要求予以明 确,二次电源经传输到达功能单板时要满意上述要求。3 .将具有辐射源特征的电路装在金属屏蔽内,使其瞬变干扰最小。学海无涯:如何成为一名精彩的电子工程师?4 .在
2、电缆入口处增加爱护器件。5每个IC的电源管脚要加旁路电容(一般为104 )和平滑电容(10uF100uF)到地, 大面积IC每个角的电源管脚也要加旁路电容和平滑电容。6 .滤波器选型的阻抗失配准则:对低阻抗噪声源,滤波器需为高阻抗(大的串联电感); 对高阻抗噪声源,滤波器就需为低阻抗(大的并联电容X7 .电容器外壳、帮助引出端子与正、负极以及电路板间必需完全隔离。8 .滤波连接器必需良好接地,金属壳滤波器采纳面接地。9 .滤波连接器的全部针都要滤波。10 .数字电路的电磁兼容设计中要考虑的是数字脉冲的提升沿和下降沿所打算的频带 宽而不是数字脉冲的重复频率。11 .用R - S触发器作设施掌握按
3、钮与设施电子线路之间协作的缓冲。12 .降低敏感线路的输入阻抗有效削减引入干扰的可能性。13 .LC滤波器在低输出阻抗电源和高阻抗数字电路之间,需要LC滤波器,以保证回 路的阻抗匹配。14 .电压校准电路:在输入输出端,要加上去耦电容(比如0.1),旁路电容选值遵 循10/A的标准。15 信号端接:高频电路源与目的之间的阻抗匹配特别重要,错误的匹配会带来信号反 馈和阻尼振荡。过度地射频能量则会导致EMI问题。此时,需要考虑采纳信号端接。16.1/0引脚:空置的I/O引脚要连接高阻抗以便削减供电电流。且避开浮动。1.1 IRQ引脚:在IRQ引脚要有预防静电释放的措施。比如采纳双向二极管、Tran
4、sorbs 或金属氧化变阻器等。18 .复位引脚:复位引脚要有时间延时。以免上电初期MCU即被复位。19 振荡器:在满意要求状况下,MCU使用的时钟振荡频率越低越好。20 .让时钟电路、校准电路和去耦电路接近MCU放置.21 .小于10个输出的小规模集成电路,工作频率S50MHz时,至少配接一个O.luf 的滤波电容。工作频率之50MHz时,每个电源引脚配接一个O.luf的滤波电容;22 .对于中大规模集成电路,每个电源引脚配接一个O.luf的滤波电容。对电源引脚冗 余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个O.luf 滤波。23 .对无有源器件的区域,每6平方厘
5、米至少配接一个O.luf的滤波电容。24 .对于超高频电路,每个电源引脚配接一个lOOOpf的滤波电容。对电源引脚冗余量 较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个lOOOpf的 滤波。25 .高频电容应尽可能靠近IC电路的电源引脚处。26 .每5只高频滤波电容至少配接一只一个O.luf滤波电容。27 .每5只10uf至少配接两只47uf低频的滤波电容。28每个模块电源出口四周应至少配置2只220uf或470uf电容,如空间允许,应适 当增加电容的配置数量;29 .脉冲与变压器隔离准则:脉冲网络和变压器须隔离,变压器只能与去耦脉冲网络连 接,且连接线最短。30 .在开
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电路设计 60 必备 知识点
限制150内