dsp期末复习题及答案_资格考试-教师资格考试.pdf
《dsp期末复习题及答案_资格考试-教师资格考试.pdf》由会员分享,可在线阅读,更多相关《dsp期末复习题及答案_资格考试-教师资格考试.pdf(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-word.zl-一、填空题每空 2 分,共 20分 1、在 C 语言和 C55x 汇编语言的混合程序设计中,C 函数的参数和返回值传递到C55x 的存放器中。在函数“long func(int*p1,int i2,int i3,int i4)中,*p1传递到 AR0 存放器,i2传递到 T0 存放器,i4传递到 AR1 存放器,返回值由 AC0存放器传递。2、汇编语言“mov*AR0,AC0”使用的寻址方式是间接寻址模式,“mov#0 x3,DPH使用的寻址方式是直接寻址模式,“mov*(#0 x011234),T2”使用的寻址方式是绝对寻址模式。3、指令执行前 AC0 的值是 001234
2、5678,那么汇编语句“AND#0 x7f,AC0”,执行之后,AC0 的值是 0000000078。4、C55x 的链接器命令文件中,SECTIONS 命令的主要作用是告诉链接器如何将输入段组合成输出段,以及在存储器何处存放输出。MEMORY 命令的主要作用是定义目标系统的存储器配置图,包括对存储器各局部的命名,以及规定它们的起始地址和长度。二、简述题共 40分 1、根据你的理解,试列举 DSP 芯片的特点?5 分 答:哈佛构造;多总线构造;指令系统的流水线操作;专用的硬件乘法器;特殊的 DSP指令;快速的指令周期;丰富的外设 2、TMS320C55x 芯片的总线构造有何特点,主要包括哪些总
3、线?它们的功能是什么?6 分 答:TMS320C55x DSP 采用先进的哈佛构造并具有十二组总线,其独立的程序总线和数据总线允许同时读取指令和操作数,实现高度的并行操作。采用各自分开的数据总线分别用于读数据和写数据,允许 CPU 在同一个机器周期内进展两次读操作数和一次写操作数。独立的程序总线和数据总线允许 CPU 同时访问程序指令和数据。包括 12条总线,分别是:PAB 和 PB、BAB 和 BB、CAB 和 CB、DAB 和 DB、EAB和 EB、FAB 和 FB。3、DSP 为了降低功耗采取了哪些措施?6 分 答:双电压供电;多种工作模式 4、TMS320C55x 的总存储空间为多少?
4、可分为哪 3 类,它们的大小是多少?存储器空间的各自作用是什么?6 分 答:程序空间 16M Byte;I/O 空间 64K Words;数据空间 8M Words 5、TMS320C55x 有哪些寻址方式,它们是如何寻址的?试为每种寻址方式列举一条指令6 分 答:直接寻址模式,mov K16,DP;间接寻址模式,mov*AR0,AC0;绝对寻址模式,mov*(#0 x011234),T2;MMR 寻址模式,mov*abs16(AR2),T2;存放器位寻址模式,btstp 30,AC1;圆形寻址模式。6、将 C 源程序转换成可执行文件需要经过哪些步骤?6 分 答:创立 C 源文件;创立工程文件
5、;创立连接器命令文件;编译整个工程文件;生成可执行文件-word.zl-7、常用的 TMS320C55x 汇编命令有哪些,它们的作用是什么?5 分 三、程序设计题共 40分 1、用 C55x 汇编语言实现计算41iiixay的程序。10分 答:mpym*AR0+,*AR1+,AC0 mpym*AR0+,*AR1+,AC1 add AC1,AC0 mpym*AR0+,*AR1+,AC1 add AC1,AC0 mpym*AR0+,*AR1+,AC1 add AC1,AC0 或者:mpym*AR0+,*AR1+,AC0|rpt#2 macm*AR0+,*AR1+,AC0 2、用 C55x 汇编语言
6、实现计算22111*axaxy的程序。10分 答:mpym*AR0+,*AR1+,AC3 masm*AR0+,*AR1+,AC3 1、对于 TMS320C54x 系列 DSP 芯片,以下说法正确的选项是(c )(A)专用型 DSP B32位定点 DSP (C)16 位定点型 DSP (D)浮点型 DSP 2、TMS320C54x 系列 DSP 的 CPU 具有三个 16位存放器来作为 CPU 状态和控制存放器,下面有一项不是的是:d (A)ST0 (B)ST1 (C)PMST (D)TDDR 3、要使 DSP 能够响应某个可屏蔽中断,下面的说法正确的选项是(c )(A)需要把状态存放器 ST1
7、 的 INTM 位置 1,且中断屏蔽存放器 IMR 相应位置 0(B)需要把状态存放器 ST1 的 INTM 位置 0,且中断屏蔽存放器 IMR 相应位置 1(C)需要把状态存放器 ST1 的 INTM 位置 1,且中断屏蔽存放器 IMR 相应位置 1(D)需要把状态存放器 ST1 的 INTM 位置 0,且中断屏蔽存放器 IMR 相应位置 0 4、下面对 TMS320C54xDSP 的中断系统表达错误的选项是 d (A)TMS320C54xDSP 的中断系统具有硬件中断和软件中断。(B)TMS320C54xDSP 的硬件中断指由片外扩展的外设引起的中断。(C)TMS320C54xDSP 的中
8、断可以根据是否能被屏蔽分为可屏蔽中断和非屏蔽中断。(D)TMS320C54xDSP 的非屏蔽中断指软件中断、RS中断和NMI中断。5、下面对 TMS320C54xDSP 在进展读写操作时占用总线情况,说法正确的选项是 存放器传递到存放器传递到存放器返回值由存放器传递汇编语言使用的寻址方式是间接寻址模式使用的寻址方式是直接寻址模式使用的寻址方式是绝对寻址模式指令执行前的值是那么汇编语句执行之后的值是的链接器命令文件中命统的存储器配置图包括对存储器各局部的命名以及规定它们的起始地址和长度二简述题共分根据你的理解试列举芯片的特点分答哈佛构造多总线构造指令系统的流水线操作专用的硬件乘法器特殊的指令快速
9、的指令周期丰富的外设芯程序总线和数据总线允许同时读取指令和操作数实现高度的并行操作采用各自分开的数据总线分别用于读数据和写数据允许在同一个机器周期内进展两次读操作数和一次写操作数独立的程序总线和数据总线允许同时访问程序指令和-word.zl-(A)在进展程序读时,需要占用的总线是 PAB 和 DB 总线。(B)在进展程序写时,需要占用的总线是 PAB 和 PB 总线。(C)在进展单数据读时,需要占用的总线是 DAB 和 CB 总线。(D)在进展双数据读时,需要占用的总线为 CAB、DAB、CB 和 DB 总线。6、以下图对于 IFR 操作,说法错误的选项是:c (A)当一个可屏蔽中断出现时,I
10、FR 相应位的中断标志位置 1;(B)通过复位可以去除中断标志;(C)对 IFR 的相应位写 1,可以去除相应中断标志位;(D)对 IFR 的相应位写 0,可以去除相应中断标志位。7、下面对 TMS320C54xDSP 的堆栈操作说法,正确的选项是 (A)出栈操作时,数据先出栈,然后 SP 增加 (B)出栈操作时,SP 先增加,然后数据出栈 (C)当进栈操作时,SP 先增加,然后数据进入堆栈 (D)当进栈操作时,数据先进入堆栈,然后 SP 减小。8、在指令执行前存放器和数据存储器相应的初始状态为(AR3)=0100h,(0100h)=0444h,那么指令:ANDM#00FFh,*AR3 执行后
11、,以下结果正确的选项是:(A)(AR3)=0101h (B)(0100h)=04F4h (C)(AR3)=044Fh (D)(0100h)=0F44h 二、填空题(本大题共 5 小题,每空 2 分,共 20分)1、DSP 芯片按照其工作的数据格式分类,可以分为定点 DSP 和浮点 DSP 两种。2、在堆栈操作中,PC 当前地址为 4020h,SP 当前地址为 0033h,运行 PSHM AR2 后,PC=4021H,SP=0032H。假设 PSHM 为单字指令 3、DSP 外部中断触发方式有电平触发和 边沿触发两种触发方式。4、请指出 TMS320C54xDSP 的状态存放器 ST0 下面相应
12、位的功能 ARP:辅助存放器指针 OVA:累加器 A 溢出标志位 C:进位位 5、TMS320C54xDSP 的内部总线主要包括程序总线、数据总线和地址总线。三、问答题本大题共 4 小题,共计 24分 1、什么是冯.诺依曼构造和哈弗构造?有何区别?。6 分 2、请列举可编程 DSP 芯片的主要特点6 条特点及以上。6 分 1哈佛构造2多总线构造3 流水线技术4多处理器构造 5指令周期短、功能强6运算精度高7功耗低8外设丰富,硬件配置强 3、TMS320C54X 芯片的流水线共有多少个操作阶段?每个阶段执行什么任务?8 分 答:共有 6 个操作阶段:1,预取址 2,取址 3,译码 4,寻址 5,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- dsp 期末 复习题 答案 资格考试 教师资格 考试
限制150内