2023年EE笔试面试题目集合分类IC设计基础.pdf
《2023年EE笔试面试题目集合分类IC设计基础.pdf》由会员分享,可在线阅读,更多相关《2023年EE笔试面试题目集合分类IC设计基础.pdf(55页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、EE笔试/面试题目集合分类-IC设计基础1、我们公司的产品是集成电路,请描述一下你对集成电路的结识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)。(仕兰微面试题目)2、FPGA和ASIC的概念,他们的区别。(未知)答案:FPGA是可编程ASIC。ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定规定,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(ApplicationSpecific IC)相比,它们又具有设计开发周期短、设计制
2、导致本低、开发工具先进、标准产品无需测 成、质量稳定以及可实时在线检资等优点模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)2、平板电容公式(C=eS/4nkd)。(未知)3、最基本的如三极管曲线特性。(未知)4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈馈的优点(减少放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的
3、几个方法。(未知)8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的因素。(未知)10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)11、画差放的两个输入管。(凹凸)12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子)13、用运算放大器组成一个10倍的放大器。(未知)14、给出一个简朴电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的rise/fall时间。(Infineon笔试试题)
4、15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,规定绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简朴描述其优缺陷。(仕兰微电子)22、画电流偏置的产生电路,并解释。(凹凸)23、史密斯特电路,求回差电压。(华为面试题)24、晶体振荡器,仿佛是给出振荡频率让你求周期(应当是单片机的,12分之一周期.)(华为面试题)25、L C正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。
5、(仕兰微电子)26、VCO是什么,什么参数(压控振荡器?)(华为面试题)27、锁相环有哪几部分组成?(仕兰微电子)28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)30、假如公司做高频电子的,也许还要R F知识,调频,鉴频鉴相之类,不一一列举。(未知)31、-电源和段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗。给出电源电压波形图,规定绘制终端波形图。(未知)32、微波电路的匹配电阻。(未知)33、DAC和 ADC的实现各有哪些方法?(仕兰微电子)34、A/D 电路组成、工作原理。(未知)35、实际
6、工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不同样了,不好说什么了。(未知)数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。3、什么是“线与 逻辑,要实现它,在硬件特性上有什么具体规定?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用o c 门来实现,由于不用o c
7、门也许使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。4、什么是Setup和 Holdup时间?(汉王笔试)5 setup和 holdup时间,区别.(南山之桥)6、解释setup time和 hold tim e的定义和在时钟信号延迟时的变化。(未知)7、解 释 setup和 hold time violation,画图说明,并说明解决办法。(威盛VIA2023.11.06上海笔试试题)Setup/hold tim e是测试芯片对输入信号和时钟信号之间的时间规定。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T 时间到达芯
8、片,这个T 就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下个时钟上升沿,数据才干被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。假如hold time不够,数据同样不能被打入触发器。建立.时间(Setup Time)和保持时间(Hold time)建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。假如不满足建立和保持时间的话,那么DFF将不能对的地采样到数据,将会出现metastability的情况。假如数据信号在时钟沿触发前后连续的时间均超过
9、建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险如何消除。(仕兰微电子)9、什么是竞争与冒险现象?如何判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中通过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。假如布尔式中有相反的信号则也许产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,
10、而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接CMOS需要在输出端口加一上拉电阻接到5V或者12V。11、如何解决亚稳态。(飞利浦一大唐笔试)亚稳态是指触发器无法在某个规定期间段内达成一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才干稳定在某个对的的电平上。在这个稳定期间,触发器输出一些中间级电平,或者也许处在振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。12、IC设计中同步复位与异步复位的区别。(南山之桥)13、MOORE与MEELEY状态机的特性。(南山之桥)14、多时域设计中,
11、如何解决信号跨时域。(南山之桥)15、给了 reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦一大唐笔试)Delay q,尚有clock的delay,写出决定最大时钟的因素,同时给出表达式。(威盛VIA 2023.11.06上海笔试试题)18、说说静态、动态时序模拟的优缺陷。(威盛VIA 2023.11.0 6 上海笔试试题)19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。(威盛VIA2023.11.06上海笔试试题)20、给出一个门级的图,又给了各个门的传输延时,问关键途径是什么,还问给出输入,使得输出依赖于关键途径。(未知)21、逻辑方面数字电
12、路的卡诺图化简,时 序(同步异步差异),触发器有几种(区别,优点),全加器等等。(未知)22、卡诺图写出逻辑表达使。(威盛VIA2023.11.06上海笔试试题)23、化简网4 8,。口)=1(,3,4,5,10,1,12,13,14,15)的和。(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve(Vout-Vin)And also explain the operation region of PMOS and
13、 NMOS fbr each segment of the transfer curve?(威盛笔试题 circuit design-beijing-03.11.09)25 To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOSand NMOS and explain?26、为什么一个标准的倒相器中P 管的宽长比要比N 管的宽长比大?(仕兰微电子)27、用 mos管搭出一个二输入与非门。(扬智电子笔试)28、please draw th
14、e transistor level schematic of a emos 2 input AND gate and explain which input has fasterresponse fbr output rising edge.(less delaytime)o (威盛笔试题 circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,尚有transistoMevel的电路。(Infineon笔试)30、画出CMOS的图,画出low-to-one mux gate。(威盛VIA 2023.11.06上海笔试试题)31 用一个
15、二选一 mux和一个inv实现异或。(飞利沛一大唐笔试)32、画出Y=A*B+C的emos电路图。(科广试题)33、用逻辑们和emos电路实现ab+cd。(飞利浦一大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)35、运用4 选 1 实现F(x,y,z尸xz+yz。(未知)36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(事实上就是化简)。37、给出一个简朴的由多个NOT,NAND.NOR组成的原理图,根据输入波形画出各点波形。(Infineon 笔试)38、为了实现逻辑(AXORB)OR(CANDD),请选用以
16、下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器。(华为)40、给出两个门电路让你分析异同。(华为)41、用简朴电路实现,当A为输入时,输出B波形为(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是假如A,B,C,D,E中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)43、用波形表达D触发器的功能。(扬智电子笔试)44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)45、用逻辑们画出D触发器。(威盛VIA 2023.11
17、.06上海笔试试题)46、画出DFF的结构图,用verilog实现之。(威盛)47、画出一种CMOS的D锁存器的电路图和版图。(未知)48、D触发器和D锁存器的区别。(新太硬件面试)49、简述latch和filp-flop的异同。(未知)50、LATCH和DFF的概念和区别。(未知)51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。(南山之桥)52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)54、如何用D触发器、与或非门组成二分频电路?(东信笔试)55、How man
18、y flip-flop circuits are needed to divide by 16?(Intel)16 分频?56、用 filp-flop 和 logic-gate 设 ii 个 1 位加法器,输入 cany in 和 current-stage,输出 carryout 和 next-stage.(未知)57、用 D 触发器做个4 进制的计数。(华为)58、实现 N 位 Johnson Counter,N=5。(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的7 进制循环计数器,15进制的呢?(仕兰微电子)60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未
19、知)61、BLOCKING NONBLOCKING赋值的区别。(南山之桥)65、请用HDL描述四位的全加法器、5 分频电路。(仕兰微电子)66、用 VERILOG或 VHDL写一段代码,实现10进制计数器。(未知)67、用 VERILOG或 VHDL写一段代码,实现消除一个glitch。(未知)68、一个状态机的题目用verilog实 现(但是这个状态机画的实在比较差,很容易误解的)。(威盛VIA 20231106上海笔试试题)69、描述一个交通信号灯的设计。(仕兰微电子)70、画状态机,接 受I,2,5 分钱的卖报机,每份报纸5 分钱。(扬智电子笔试)71、设计一个自动售货机系统,卖 sod
20、a水的,只能投进三种硬币,要对的的找回钱数。(1)画出fsm(有限状态机);(2)用 veribg编程,语法要符合lga设计的规定。(未知)72、设计一个自动饮料售卖机,饮料10分钱,硬币有5 分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用 verilog编程,语法要符合fpga设计的规定;(3)设计工程中可使用的工具及设计大体过程。(未知)73、画出可以检测10010串的状态图,并 verilog实现之。(威盛)74、用 FSM实现101101的序列检测模块。(南山之桥)a 为输入端,b 为输出端,假如a 连续输入为1101则b 输出为1,否则为0。例如a:b:请画出
21、state machine;请用 RTL 描述其 state machine。(未知)78、sram,falsh memory.及 dram的区别?(新太硬件面试)79、给出单管DRAM的原理图(西电版 数字电子技术基础作者杨颂华、冯毛官205页图9 14b),问你有什么办法提高refresh tim e,总共有5 个问题,记不起来了。(减少温度,增大电容存储容量)(Infineon笔试)81 名词:sram,ssram,sdram名词 IRQ,BIOS,USB,VHDL.SDRIRQ:Interrupt ReQuestBIOS:Basic Input Output SystemUSB:Uni
22、versal Serial BusVHDL:VHIC Hardware Description LanguageSDR:Single Data Rate压控振荡器的英文缩写(VCO)。动态随机存储器的英文缩写(DRAM)。名词解释,无聊的外文缩写罢了,比如PCI、ECC DDR、interrupt pipeline、IRQ,BK)S,USB,VHDL,VLSI VCO(压控振荡器)RAM(动态随机存储器),FIR IIR DFT(离散傅立叶变换)或者是中文的,比如:a.量 化 误 差 b.直 方 图 c.白平衡IC设计基础(流程、工艺、版图、器件)1、我们公司的产品是集成电路,请描述一下你对集
23、成电路的结识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU(MCU(MicroControUerUnit)中文名称为多点控制单元,又称单片微型计算机(SingleChipMicrocomputer),是指随着大规模集成电路的出现及其发展,将计算机的CPU、RAM、ROM、定期数器和多种I/O接口集成在一片芯片上,形成芯片级的计算机,为不同的应用场合做不同组合控制。MCU的分类MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一 次 性可编程)ROM、FLASHROM等类型。MASKROM的 MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合
24、;FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;OTPROM的 MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既规定一定灵活性,又规定低成本的应用场合,特别是功能不断翻新、需要迅速量产的电子产品。微控制器在通过这几年不断地研究,发展,历经4位,8位,到现在的16位及32位,甚至6 4位。产品的成熟度,以及投入厂商之多,应用范围之广,真可谓之空前。目前在国外大厂因开发较早,产品线广,所以技术领先,而本土厂商则以多功能为产品导向取胜。但不可讳言的,本土厂商的价格战是对外商导致威胁的关键因素。由于制程的改善,8位MCU与4位MC
25、U价差相去无几,8位已渐成为市场主流;目前4位MCU大部份应用在计算器、车用仪表、车用防盗装置、呼喊器、无线电话、CD播放器、LCD驱动控制器、LCD游戏机、儿童玩具、磅秤、充电器、胎压计、温湿度计、遥控器及傻瓜相机等;8位MCU大部份应用在电表、马达控制器、电动玩具机、变频式冷气机、呼喊器、传真机、来电辨识器(CallerID),电话录音机、CRT显示器、键盘及USB等;16位MCU大部份应用在行动电话、数字相机及摄录放影机等;32位MCU大部份应用在Modem、GPS、PDA、HPC、STBs Hub、Bridge、Router、工作站、ISDN电话、激光打印机与彩色传真机;64位MCU大
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 EE 笔试 面试 题目 集合 分类 IC 设计 基础
限制150内