2023年四川大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(含答案).docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《2023年四川大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(含答案).docx》由会员分享,可在线阅读,更多相关《2023年四川大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(含答案).docx(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2023 年四川大学计算机科学与技术专业计算机组成原理科目期末试卷A有答案一、选择题1、假设相对寻址的转移指令占两个字节,第一个字节为操作码,其次个字节为位移量用补码表示,每当 CPU 从存储器取出一个字节时,即自动完成PC+l-PC。假设当前指令地址是 3008H,要求转移到 300FH,则该转移指令其次个字节的内容应为 ;假设当前指令地址为 300FH,要求转移到 3004H,则该转移指令其次字节的内容为 。A.05H,F2HB.07H,F3 HC.05H,F3HD.07H,F2H2、直接寻址的无条件转移指令的功能是将指令中的地址码送入 。A. 程序计数器PCB.累加器ACCC.指令存放器
2、IRD.地址存放器MAR 3、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与 有A.低位数值大小B. 低位数的全和C.高位数值大小D.低位数送来的进位4、假设 x=103,y=-25,则以下表达式承受 8 位定点补码运算时,会发生溢出的是 。A.x+yB.-x+yC.x-yD.x-y5、信息序列 16 位,假设想构成能订正一位错、觉察两位错的海明码,至少需要加 位校验位。A.4B.5C.6D.76、设存储器容量为 32 字,字长为 64 位。模块数 m=4,承受低位穿插方式。存储周期T=200ns,数据总线宽度为 64 位,总线传输周期 r=50ns。该穿插存储器的带宽是 。A
3、.32107bit/sB.8107bit/sC.73107bit/sD.18107bit/s7、假定主存地址为 32 位,按字节编址,主存和 Cache 之间承受直接映射方式,主存块大小为 4 个字,每字 32 位,承受写回Write Back方式,则能存放 4K 字数据的Cache 的总容量的位数至少是 。A.146KB.147KC.148KD.158K8、以下关于配备 32 位微处理器的计算机的说法中,正确的选项是 。该机器的通用存放器一般为 32 位.该机器的地址总线宽度为 32 位.该机器能支持 64 位操作系统IV.一般来说,64 位微处理器的性能比 32 位微处理器的高A.I、B.
4、I、C.I、D.I、I、9、计算机 负责指令译码。A.算术规律单元 B.把握单元或者操作码译码器C.存储器电路 D.输入/输出译码电路10、总线宽度与以下 有关。A. 把握线根数B.数据线根数C.地址线根数D.以上都不对11、系统总线中的数据线、地址线、把握线是依据 来划分的。A.总线所处的位置B. 总线的传输方向C.总线传输的内容D.总线的材料12、某指令格式如下所示。OPMID其中M为寻址方式,I为变址存放器编号,D为形式地址。假设承受先变址后间址的寻址方式,则操作数的有效地址是。A.I+DB.I+DC. (I+D)D.I+D13、某计算机主存地址空间大小为256MB,按字节编址。虚拟地址
5、空间大小为4GB,承受页式存储治理,页面大小为4KB,TLB快表承受全相联映射,有4个页表项,内容见以以下图对虚拟地址03FFF180H进展虚实地址变换的结果是。A.015 3180HB.003 5180HC.TLB缺失D.缺页14、传输一幅区分率为 640 像素480 像素、65 536 色的图片承受无压缩方式,假设承受数据传输速度为 56kbit/s,大约需要的时间是 。A.34.82sB.42.86sC.85.71sD.87.77s15、隐指令指 。A. 操作数隐含在操作码中的指令B. 在一个机器周期里完成全部操作的指令C.隐含地址码的指令D.指令系统中没有的指令二、填空题16、CPU
6、能直接访问和,但不能直接访问磁盘和光盘。17、DMA 把握器访承受以下三种方法:、 18、堆栈是一种特别的寻址方式,它承受原理。按构造不同,分为存放器堆栈和堆栈。19、流水 CPU 中的主要问题是相关、相关和相关,为此需要承受相应的技术对策,才能保证流水畅通而不断流。20、多个用户共享主存时,系统应供给。通常承受的方法是保护和 保护,并用硬件来实现。21、CPU 能直接访问和但不能直接访问磁盘和光盘。22、对存储器的要求是、为了解决这三个方面的冲突。计算机承受多级存储器体系构造。23、流水 CPU 中的主要问题是相关,相关和相关;为此需要承受相应的技术对策,才能保证流水畅通而不断流。24、从操
7、作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型, 25、一位十进制数,用 BCD 码表示需位二进制码,用 ASCII 码表示需位二进制码。三、名词解释题26、EPROM:27、总线协议:28、数据流:29、绘图机:四、简答题30、什么是闪速存储器?它有哪些特点?31、根本的 DMA 把握器的主要部件有哪些?32、比较选择型 DMA 把握器与多路型 DMA 把握器?33、一个较完善的指令系统应包括哪几类?五、计算题34、设某机主存容量为16MB,Cache的容量为8KB,且按字节编址。每字块8个字,每字32位。设计一个4路组相联映射的Cache组织。1) 画出主存地址字段中各段的位
8、数。2) 设Cache初态为空,CPU依次从主存0,1,2,99号单元中读出100个字主存一次读出一个字,并重复此次序10次,问命中率是多少?3) 假设Cache速度是主存速度的5倍,试问有Cache和无Cache相比,速度提高多少倍?4) 系统的效率是多少?35、用一个时钟频率为 40MHz 的处理器执行标准测试程序,它所包含的混合指令数和响应所需的时钟周期见表。试求出有效的 CPI、MIPS 速率和程序的执行时间假设有 N 条指令。36、假设一个32位的处理器配有16位的外部数据总线,时钟频率为50MHz,假设总线传输的最短周期为4个时钟周期,试问处理器的最大数据传输率是多少?假设想提高一
9、倍数据传输率,可承受什么措施?六、综合题37、在信号处理和科学的应用中,转置矩阵的行和列是一个很重要的问题。从局部性的角度来看,它也很好玩,由于它的引用模式既是以行为主的,也是以列为主的,例如,考虑下面的转置函数:1. Tped ef int array a22; 2.3 .void transposelarray dst,array src 4.5.int i,j; 6.fori=0;i2;1+7.forj=0;j2;j+8.dstj i=srci j; 9.10.11. 假设在一台具有如下属性的机器上运行这段代码:sizeofint=4。src数组从地址0开头,dst数组从地址16开头十进
10、制。只有一个L1数据高速缓存,它是直接映射的、直写、写安排,块大小为8个字节。这个高速缓存总的大小为16个数据字节,一开头是空的。对src和dst数组的访问分别是读和写不命中的唯一来源。问题如下:1) 对每个row和col,指明对srcrowcol和dstfrowcol的访问是命中h还是不命中m,例如,读src00会不命中,写dst00也不命中,并将结果填至以下表格中。2) 对于一个大小为32数据字节的高速缓存,指明src和dst的访问命中状况,并将结果填至以下表格中。38、假设某计算机的 CPU主频为80MHz,CPI为4,并且平均每条指令访存 1.5次, 主存与Cache之间交换的块大小为
11、16B,Cache的命中率为99%,存储器总线的宽 度为32位。请答复以下问题:1) 该计算机的MIPS数是多少?平均每秒Cache缺失的次数是多少?在不考虑DMA传送的状况下,主存带宽至少到达多少才能满足CPU的访存要求?2) 假定在Cache缺失的状况下访问主存时,存在0.0005%的缺页率,则CPU平均每秒产生多少次缺页特别?假设页面大小为4KB,每次缺页都需要访问磁盘,访问磁盘时DMA传送承受周期挪用的方式,磁盘I/O接口的数据缓冲存放器为32位,则磁盘1/0接口平均每秒发出的DMA恳求次数至少是多少?3) CPU 和DMA把握器同时要求使用总线传输数据时,哪个优先级更高?为什么?4)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机组成原理 2023 四川大学 计算机科学 技术 专业 计算机 组成 原理 科目 期末试卷 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内