数字逻辑电路课程设计报告_数字钟_高等教育-大学课件.pdf
《数字逻辑电路课程设计报告_数字钟_高等教育-大学课件.pdf》由会员分享,可在线阅读,更多相关《数字逻辑电路课程设计报告_数字钟_高等教育-大学课件.pdf(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-word.zl-数字逻辑课程设计 数字钟:莉 学号:139074388 班级:物联网工程 131班 学院:计算机学院 -word.zl-2015年 10月 10日 一、任务与要求 设计任务:设计一个具有整点报时功能的数字钟 要求:1、显示时、分、秒的十进制数字显示,采用 24小时制。2、校时功能。3、整点报时。功能:1、计时功能:要求准确计时,以数字形式显示时、分、秒的时间。小时的计时要求为“12翻1。2、校时功能:当数字钟接通电源或者计时出现误差时,需要校正时间简称校时。校时是数字钟应具备的根本功能,一般电子手表都具有时、分、秒等校时功能。为使电路简单,这里只进展分和小时的校时。对校时电路
2、的要:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式有“快校时和“慢校时两种。“快校时是通过开关控制,使计数器对 1Hz 的校时脉冲计数。“慢校时是用手动产生单脉冲作校时脉冲。3、整点报时:每当数字钟计时快要到整点时发出声响;通常按照 4 低音 1 高音的顺序发出连续声响;以最后一声高音完毕的时刻为整点时刻。二、设计方案 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒
3、的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校-word.zl-电路组成框图:数字钟电路是一个典型的数字电路系统,其由时、分、秒计数器以及校时和显示电路组成。其主要功能为计时、校时和报时。利用 60进制和 12进制递增计数器子电路构成数字钟系统,由 2 个 60进制同步递增计数器完
4、成秒、分计数,由 12进制同步递增计数器完成小时计数。秒、分、时之间采用同步级联的方式。开关S1 和 S2 分别是控制分和时的校时。报时功能在此简化为小灯的闪烁,分别在 59分 51秒、53秒、55秒、57秒及 59秒时闪烁,持续的时间为 1 秒。三、设计和实现过程 1.各元件功能 74LS160:可预置 BCD 异步去除器,具有清零与置数功能的十进制递增计数器。74LS00:二输入端四与非门 74LS04:六反相器 74LS08:二输入端四与门 74LS20:四输入端双与非门 2.各局部电路的设计过程 1时分秒计数器的设计 主体电路 扩展电路 时显示器 时译码器 时计数器 分显示器 分译码器
5、 分计数器 校时电路 振荡器 分频器 秒显示器 秒译码器 秒计数器 定时控制 仿电台报时 报整点时数 触摸整点报时 1s 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码
6、器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校-word.zl-时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为 12进制计数器。秒/分钟显示电路:由于秒钟与分钟的都是为 60进制的,所以它们的电路大体上是一样的,都是由一个 10 进制计数器和一个 6 进制计数器组成;有所不同的是分钟显示电路中的 10 进制计数器的 ENP 和 ENT 引脚是由秒钟显示电路的进位信号控制的
7、。分和秒计数器都是模 M=60 的计数器,其计数规律为 0001585900。可选两片 74LS160设计较为简单。时计数器是一个“12 翻 1的特殊进制计数器,即当数字钟运行到 12 时 59分 59秒时,秒的个位计数器再输入一个秒脉冲时,数字钟应自动显示为 01时 00分 00秒,实现日常生活中习惯用的计时规律。可选两片 74LS160设计。60进制同步递增计数器 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正
8、时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校-word.zl-12进制同步递增计数器 2 校时电路的设计 S1 为校“分用的控制开关,S2 为校“时用的控制开关。校时脉冲采用1Hz 脉冲,当 S1 或 S2分别为“0时可进展校时。分校时开关 S1 分计数脉冲 CP1
9、 0 校时脉冲 1 秒进位脉冲 11S1CPSCPCP 校时秒进位 时校时开关 S2 时计数脉冲 CP2 0 校时脉冲 1 分进位脉冲 22S2CPSCPCP分进位校时&至时个位计数器&至分个位计数器 点报时功能的数字钟要求显示时分秒的十进制数字显示采用小时制校时功能整点报时功能计时功能要求准确计时以数字形式显示时分秒的时间小时的计时要求为翻校时功能当数字钟接通电源或者计时出现误差时需要校正时间简称校时对校时电路的要在小时校正时不影响分和秒的正常计数在分校正时不影响秒和小时的正常计数校时方式有快校时和慢校时两种快校时是通过开关控制使计数器对的校时脉冲计数慢校时是用手动产生单脉冲作校时脉冲整点报
10、时每当二设计方电路组成框图时显示器分显示器秒显示器定时控制主体电路时译码器分译码器秒译码器时计数器分计数器秒计数器仿电台报时报整点时数扩展电路数字钟电路是一个典型的数字电路系统其由时分秒计数器以及校时和显示校-word.zl-图 快校时电路 校时电路 当重新接通电源或走时出现误差时都需要对时间进展校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进展人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑电路 课程设计 报告 高等教育 大学 课件
限制150内