2023年计算机组成原理期末试卷试卷白中英.docx
《2023年计算机组成原理期末试卷试卷白中英.docx》由会员分享,可在线阅读,更多相关《2023年计算机组成原理期末试卷试卷白中英.docx(31页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、本科生期末试卷一一、选择题每题 1 分,共 15 分1 从器件角度看,计算机经受了五代变化。但从系统构造看,至今绝大多数计算机仍属于 B 计算机。A并行B冯诺依曼C智能D串行2 某机字长 32 位,其中 1 位表示符号位。假设用定点整数表示,则最小负整数为 A 。A-(231-1)B-(230-1)C-(231+1)D-(230+1)3 以下有关运算器的描述, C 是正确的。 A只做加法运算B只做算术运算C算术运算与规律运算D只做规律运算4 EEPROM 是指D。A读写存储器B只读存储器C闪速记忆体D电擦除可编程只读存储器5 常用的虚拟存储系统由 B 两级存储器组成,其中辅存是大容量的磁外表存
2、储器。Acache-主存B主存-辅存Ccache-辅存D通用存放器-cache6 RISC 访内指令中,操作数的物理位置一般安排在 C 。A栈顶和次栈顶B两个主存单元C一个主存单元和一个通用存放器 D两个通用存放器7 当前的 CPU 由B组成。A掌握器B掌握器、运算器、cache C运算器、主存D掌握器、ALU、主存8 流水 CPU 是由一系列叫做“段”的处理部件组成。和具备m 个并行部件的 CPU 相比,一个m 段流水 CPU 的吞吐力量是 D 。A具备同等水平 B不具备同等水平 C小于前者 D大于前者9 在集中式总线仲裁中, C 方式回应时间最快。A独立恳求B计数器定时查询C菊花链10 C
3、PU 中跟踪指令后继地址的存放器是 C 。A地址存放器B指令计数器 C程序计数器D指令存放器11 从信息流的传输速度来看, A 系统工作效率最低。A单总线B双总线 C三总线D多总线12 单级中断系统中,CPU 一旦回应中断,马上关闭C标志,以防止本次中断效劳完毕前同级的其他中断源产 生另一次中断进展干扰。A中断允许B中断恳求 C中断屏蔽DDMA 恳求13 安腾处理机的典型指令格式为A位。A32 位B64 位C41 位D48 位14 下面操作中应当由特权指令完成的是。A设置定时器的初值 B从用户模式切换到治理员模式 C开定时器中断 D关中断15 以下各项中,不属于安腾体系构造根本特征的是。A超长
4、指令字 B显式并行指令计算 C推断执行 D超线程二、填空题每题 2 分,共 20 分1 字符信息是符号数据,属于处理非数值 领域的问题,国际上承受的字符系统是七单位的 ASCII 码。2 按 IEEE754 标准,一个 32 位浮点数由符号位 S1 位、阶码 E8 位、尾数 M23 位三个域组成。其中阶码 E 的值等于指数的真值 e 加上一个固定的偏移值127。3 双端口存储器和多模块穿插存储器属于并行存储器构造,其中前者承受空间并行技术,后者承受时间并 行技术。4虚拟存储器分为页式、端式、段页式三种。5安腾指令格式承受 5 个字段:除了操作码OP字段和推断字段外,还有 3 个 7 位的字段,
5、它们用于指定2 个源操作数和 1 个目标操作数的地址。6 CPU 从存储器取出一条指令并执行该指令的时间称为指令,它常用假设干个时钟周期来表示。7 安腾 CPU 中的主要存放器除了 128 个通用存放器、128 个浮点存放器、128 个应用存放器、1 个指令指针存放器即程序计数器外,还有 64 个推断存放器和 8 个。8 衡量总线性能的重要指标是带宽,它定义为总线本身所能到达的最高传输速率,单位是 Mbps。9 DMA 掌握器按其构造,分为选择型DMA 掌握器和多路型DMA 掌握器。前者适用于高速设备,后者适用于慢速设备。10 64 位处理机的两种典型体系构造是MIPS和RICS。前者保持了与
6、 IA-32 的完全兼容,后者则是一种全的体系构造。三、简答题每题 8 分,共 16 分1 CPU 中有哪几类主要存放器,用一句话答复其功能。答:1.数据缓冲存放器DR2.指令存放器IR3.程序计数器PC4.地址存放器AR5.累加存放器AC 6.状态条件存放器PSW。功能:进展算数运算与规律运算2 指令和数据都用二进制代码存放在存储器中,从时空观角度答复 CPU 如何区分读出的代码是指令还是数据。答:在时间上,取址周期凑个存储器中取出的是指令,而执行周期凑个存储器取出或往存储器在写入的是数据,在空间上, 从存储器中取出指令送掌握器,而执行周期从存储器从取的数据送运算器、往存储器写入的数据也是来
7、自运算器四、计算题10 分设 x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积 xy,并用十进制数乘法进展验证。六、设计题15 分某计算机有以下图所示的功能部件,其中M 为主存,指令和数据均存放在其中,MDR 为主存数据存放器,MAR 为主存地址存放器,R R03为通用存放器,IR 为指令存放器,PC 为程序计数器具有自动加 1 功能,C、D 为暂存存放器,ALU 为算术规律单元,移位器可左移、右移、直通传送。将全部功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。画出“ADD R1,R2”指令周期流程图。该指令的含义是将 R1中的数与R 指示的主
8、存单元中的数相加,2相加的结果直通传送至 R 中。1假设另外增加一个指令存贮器,修改数据通路,画出的指令周期流程图。七、分析计算题12 分假设一条指令的执行过程分为取指令、指令译码、指令执行三个子过程,每个子过程时间都为 100ns。请分别画出指令挨次执行和流水执行方式的时空图。计算两种状况下执行 n=1000 条指令所需的时间。流水方式比挨次方式执行指令的速度提高了几倍?本科生期末试卷二一、选择题每题 1 分,共 15 分1 冯诺依曼机工作的根本方式的特点是B。A多指令流单数据流 B按地址访问并挨次执行指 C堆栈操 D存贮器按内容选择地址2 在机器数 B C中,零的表示形式是唯一的。A原码B
9、补码C移码D反码3 在定点二进制运算器中,减法运算一般通过 D 来实现。A原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器4 某计算机字长 32 位,其存储容量为 256MB,假设按单字编址,它的寻址范围是 D 。A064MBB032MBC032MD064M5 主存贮器和 CPU 之间增加 cache 的目的是 A 。A解决 CPU 和主存之间的速度匹配问题 B扩大主存贮器容量C扩大 CPU 中通用存放器的数量 D既扩大主存贮器容量,又扩大 CPU 中通用存放器的数量6 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,
10、另一个常需承受 C。A堆栈寻址方式B马上寻址方式 C隐含寻址方式D间接寻址方式7 同步掌握是 C 。A只适用于 CPU 掌握的方式 B只适用于外围设备掌握的方式C由统一时序信号掌握的方式 D全部指令执行时间都一样的方式8 描述 PCI 总线中根本概念不正确的句子是C。APCI 总线是一个与处理器无关的高速外围设备 BPCI 总线的根本传输机制是猝发式传送CPCI 设备肯定是主设备 D系统中只允许有一条 PCI 总线9 CRT 的区分率为 10241024 像素,像素的颜色数为 256,则刷存储器的容量为 B 。A512KBB1MBC256KBD2MB10 为了便于实现多级中断,保存现场信息最有
11、效的方法是承受 B 。A通用存放器B堆栈C存储器D外存11 特权指令是由 C 执行的机器指令。A中断程序B用户程序C操作系统核心程序DI/O 程序12 虚拟存储技术主要解决存储器的 B 问题。A速度B扩大存储容量C本钱D前三者兼顾13 引入多道程序的目的在于A。A充分利用 CPU,削减等待 CPU 时间 B提高实时回应速度C有利于代码共享,削减主辅存信息交换量 D充分利用存储器14 64 位双核安腾处理机承受了 B 技术。A流水B时间并行C资源重复D流水+资源重复15 在安腾处理机中,掌握推想技术主要用于解决 B 问题。A中断效劳 B与取数指令有关的掌握相关C与转移指令有关的掌握相关 D与存数
12、指令有关的掌握相关二、填空题每题 2 分,共 20 分1 在计算机术语中,将 ALU 掌握器和 运算器 存储器合在一起称为 CPU 。2 数的真值变成机器码可承受原码表示法,反码表示法, 补码 表示法, 移码 表示法。3 广泛使用的 SRAM和 DRAM 都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。4 反映主存速度指标的三个术语是存取时间、存储器带宽 和 存储周期 。5 形成指令地址的方法称为指令寻址,通常是挨次寻址,遇到转移指令时 跳动 寻址。6 CPU 从 存储器 取出一条指令并执行这条指令的时间和称为 指令周期 。7 RISC 指令系统的最大特点是:只有 取数 指令
13、和存数 指令访问记忆体,其余指令的操作均在存放器之间进展。8 微型机的标准总线,从带宽 132MB/S 的 32 位字长总线进展到 64 位的指令总线。9 IA-32 表示 intel 公司的 64 位处理机体系构造。10 安腾体系机构承受显示并行指令计算技术,在指令中设计了属性字段,用以指明哪些指令可以并行执 行。三、简答题每题 8 分,共 16 分1 简述 64 位安腾处理机的体系构造主要特点。1:显式并行指令计算技术。 2 超长指令字技术 3 分支推断技术 4 推想技术 5 软件流水技术 6 存放器堆栈技术2 画出分布式仲裁器的规律示意图。195 页四、计算题10 分 x=-0.0111
14、1,y=+0.11001,求:x,-x ,y ,-y ;补补补补x+y,x-y,推断加减运算是否溢出。五、分析题12 分参见图 1,这是一个二维中断系统,请问:在中断状况下,CPU 和设备的优先级如何考虑?请按降序排列各设备的中断优先级。假设 CPU 现执行设备 C 的中断效劳程序,IM ,IM ,IM 的状态是什么?假设 CPU 执行设备 H 的中断效劳程序,IM ,IM ,IM的状态又是什么?210210每一级的 IM 能否对某个优先级的个别设备单独进展屏蔽?假设不能,实行什么方法可到达目的?假设设备 C 一提出中断恳求,CPU 马上进展回应,如何调整才能满足此要求?六、设计题15 分图
15、2 所示为双总线构造机器的数据通路,IR 为指令存放器,PC 为程序计数器具有自增功能,M 为主存受R/W#信号掌握,AR 为地址存放器,DR 为数据缓冲存放器,ALU 由加、减掌握信号打算完成何种操作,掌握信号 G 掌握的是一个门电路。另外,在线标注有小圈表示有掌握信号,例中 yi掌握信号,未标字符的线为直通线,不受掌握。表示 y 存放器的输入掌握信号,R1o为存放器 R1的输出“ADD R2,R0”指令完成(R )+(R )R 的功能操作,画出其指令周期流程图,假设该指令的地址已放入 PC 中。020并在流程图每一个 CPU 周期右边列出相应的微操作掌握信号序列。假设将取指周期缩短为一个
16、CPU 周期,请先画出修改数据通路,然后画出指令周期流程图。七、分析题12 分设有 k=4 段指令流水线,它们是取指令、译码、执行、存结果,各流水段持续时间均为 t。连续输入 n=8 条指令,请画出指令流水线时空图。推导流水线实际吞吐率的公式 P,它定义为单位时间中输出的指令数。推导流水线的加速比公式 S,它定义为挨次执行几条指令所用的时间与流水执行几条指令所用的时间之比一、选择题每题 1 分,共 15 分1 以下数中最小的数是 A 。本科生期末试卷三A1010012B528C101001BCDD233162 某 DRAM 芯片,其存储容量为 512M8 位,该芯片的地址线和数据线的数目是 D
17、 。A8,512B512,8C18,8D19,83 在下面描述的汇编语言根本概念中,不正确的表述是 C 。A对程序员的训练要求来说,需要硬件学问 B汇编语言对机器的依靠性高C用汇编语言编写程序的难度比高级语言D汇编语言编写的程序执行速度比高级语言慢4 穿插存储器实质上是一种多模块存储器,它用 A 方式执行多个独立的读写操作。A流水B资源重复C挨次D资源共享5 存放器间接寻址方式中,操作数在 B 。A通用存放器B主存单元C程序计数器D堆栈6 机器指令与微指令之间的关系是 A 。A用假设干条微指令实现一条机器指令 B用假设干条机器指令实现一条微指令 C用一条微指令实现一条机器指令 D用一条机器指令
18、实现一条微指令7 描述多媒体 CPU 根本概念中,不正确的选项是 C 。A多媒体 CPU 是带有 MMX 技术的处理器 BMMX 是一种多媒体扩展构造CMMX 指令集是一种多指令流多数据流的并行处理指令 D多媒体 CPU 是以超标量构造为根底的 CISC 机器8 在集中式总线仲裁中, A 方式对电路故障最敏感。A菊花链B独立恳求C计数器定时查询9 流水线中造成掌握相关的缘由是执行 A 指令而引起。A条件转移B访内C算逻D无条件转移10 PCI 总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的选项是 D。A承受同步定时协议B承受分布式仲裁策略 C具有自动配置力量D适合于低本钱的小系统
19、11 下面陈述中,不属于外围设备三个根本组成局部的是 D 。A存储介质B驱动装置C掌握电路D计数器12 中断处理过程中, A 项是由硬件完成。A关中断B开中断C保存 CPU 现场D恢复 CPU 现场13 IEEE1394 是一种高速串行 I/O 标准界面。以下选项中, D 项不属于 IEEE1394 的协议集。A业务层B链路层C物理层D串行总线治理14 下面陈述中, C 项属于存储治理部件 MMU 的职能。A分区式存储治理B交换技术C分页技术15 64 位的安腾处理机设置了四类执行单元。下面陈述中, D项不属于安腾的执行单元。 A浮点执行单元B存储器执行单元 C转移执行单元D定点执行单元二、填
20、空题每题 2 分,共 20 分1 定点 32 位字长的字,承受 2 的补码形式表示时,一个字所能表示的整数范围是-2 的 31 次方-2 的 31 次方减一 。2 IEEE754 标准规定的 64 位浮点数格式中,符号位为 1 位,阶码为11 位,尾数为52 位,则它能表示的最大规格化正数为。3 浮点加、减法运算的步骤是0 操作检查、比较阶码大小并完成对阶、尾数加减、规格化处理、舍入操作4 某计算机字长 32 位,其存储容量为 64MB,假设按字编址,它的存储系统的地址线至少需要 24 条。5 一个组相联映射的 Cache,有 128 块,每组 4 块,主存共有 16384 块,每块 64 个
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 计算机 组成 原理 期末试卷 试卷 白中英
限制150内