《《微机系统与接口技术》复习要点计算机计算机原理_计算机-计算机原理.pdf》由会员分享,可在线阅读,更多相关《《微机系统与接口技术》复习要点计算机计算机原理_计算机-计算机原理.pdf(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、学习必备 欢迎下载 微机系统与接口技术复习要点 第二章 微处理器 80486 的内部结构 总线接口,指令预取,指令译码,控制,整数,分段,分页,浮点和 Cache 部件2.2 Pentium 的内部结构特点 指令和数据 Cache 分开 指令 Cache,TLB,预取缓冲器,BTB,指令译码,控制,控制 ROM,两条流水线(U,V 流水线)超标量结构的整数部件 流水线式的浮点部件 4KB,4MB 的页面 数据整合和出错检测 调试和测试 2.3 32 位 CPU 的寄存器组 通用 REG:EAX.EBX,ECX,EDX,ESI,EDI,EBP,ESP 段 REG 和描述符 REG:CS,SS,D
2、S,ES,FS,GS及其段 Cache 中描述符 R IP 和 EIP:16/32 位操作,实模式和 VM8086/保护模式 EFLAGS:ID VIP VIF AC VM RF NT IOPL OF DE IF TF SF ZF AF PF CF 控制 REG:CR0,CR1,CR2,CR3,CR4 学习必备 欢迎下载 系统地址 REG:GDTR,IDTR,TR,LDTR 调试 REG:DR0,DR1,DR2,DR3,DR4,DR5,DR6,DR7 测试 REG:TR0,TR1,TR2,TR3,TR4,TR5,TR6,TR7 模型专用 REG:02H0EH:TR1TR12,RDMSR WRM
3、SR 00-01H:机器检查地址和类型,10H13H:性能监测 2.4 实地址模式 80486 的复位 pentium 的复位,RESET:寄存器和引脚的状态 内部自测试 INIT 2.5 保护模式 选择符:Index,TI,RPL 段描述符:代码段和数据段(堆栈段,一般数据段)系统描述符:各种类型:LDT 描述符,TSS 描述符 中断描述符:调用门,任务门,中断门,异常门;门描述符 描述符表:GDT,LDT,IDT 保护:特权级,存储器,OS 的保护和保护模式的转子返回 26 虚拟 8086 模式 与实模式及保护模式的区别 进入和退出 27 工作模式的转换:28 中断与异常的类型、向量号、描
4、述符表 29 实模式下中断处理序列 分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储
5、管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 210 保护模式下的中断处理,堆栈结构,特权保护,错误代码 通过中断门和异常门 通过任务门 211 虚拟 8086 模式下的中断和异常 212 段式存储管理和页式存储管理,地址空间的转换 213 虚拟地址到线性地址的变换 214 页变换原理和过程 CR3、页目录表、页表、页 页目录项和页表项 转换后援缓冲器 TLB 215 虚拟 8086 模式存储管理 216 32 位 TSS 的格式 217 TSS 描述符、任务门和 TR 218 任务转换过程 启动 保护性检查 转出任务的状态保存 TR 加载 转入任务的寄存器加载和任务执行 21
6、9 32 位微处理器的多处理 总线锁定:LOCK#LOCK 前段:LOCK 分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟
7、模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 自动锁定:中断响应,测试和设置 TSS D,修改段 D,修改页目录项和页表项 伪锁定:PLOCK#220 Cache 的工作原理 221 80486 内部 cache 的结构和操作:4 路组相联,标签块,数据块,有效性/LRU 块 页级 cache 管理:CR3、页目录项、页表项中位对 PCD,PWT控制 222 Pentium 的 cache M.E.S.I 一致性协议及转换 223 80486 的引脚与功能 地址:总线,20 位屏蔽 数据:总线,奇偶检验,宽度 总线:周期定义,控制,突发,
8、仲裁 cache:行无效,控制,页 cache 控制 浮点出错报告 中断、复位、时钟 224 Pentium 的引脚与功能 地址:总线,20 位屏蔽,地址奇偶及检测 数据:总线 64 位,奇偶检测允许 总线:周期定义,控制,仲裁 SCYC,CACHE#,NA#分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述
9、符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 Cache:行无效,控制,页 Cache 控制 增加 Cache 控制:WB/WT#Cache 一致性:HIT#,HITM#,INV 写顺序:EWBE#错误检测:浮出错保留 增加总线周期检测 BUSCHK#,功能冗余校验 FRCMC#,内部出错 IERR#测试访问口 TAP 中断,初始化,复位,时钟 系统管理模式
10、 断点性能监控 第三章 内存储器 31 半导体存储器 ROM 与 RAM SRAM 与 DRAM EDO RAM SDRAM CDRAM Flash memory 3.2 存储器地址空间的硬件组织 16/32 位 CPU 的存储器组织 对准(齐)和非对准(齐)的字,双字传送 3.3 PC/XT 存储器子系统 分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈
11、段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 RAS#和 CAS#生成电路 RAM 电路 奇偶校验电路 DRAM 的刷新 3.4 Pentium 机器存储器子系统 DRAM 存储阵列 RAS#和 CAS#地址多路转换电路 数据总线收发电路 控制逻辑电路 第四章 输入与输出(I/O)接口 4.1 8254 的功
12、能,结构,控制字和状态字 8254的6种工作方式及程序设计:SC1 SC0 RL1 RL0 M2M1M0BCD 8253/8254 在 XT/AT 中的应用,A、B、C 口 POST/正常工作 4.2 8255 的功能,结构,控制字和状态字 8255 的 3 种工作方式及程序设计 8255 的应用 4.3 8250 的功能、结构、内部寄存器和初始化程序设计 PC/XT 的异步通信适配器的中断功能及在回送方式下的测试 并行 I/O 串行 I/O,同步与异步通信,全双工与半双工,波特率与数据传输率 RS-232接口的主要信号及与 Modem 的连接,及机械,功能,电气,分段分页浮点和部件的内部结构
13、特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 规
14、程特性 第五章 微机与外设的数据交换 5.1 8259 PIC 的功能,结构及引脚 8259 的 ICW1ICW4,OCW1OCW3 中的各位含义和初始化程序设计 8259 的级联工作方式,EOI,优先级设定与循环,特屏方式,查询方式,续 IMR/IRR/ISR,级联初始化、过程、结束,特殊全嵌套 5.2 8237 DMAC 的功能,结构及引脚,8237 的内部寄存器、命令的作用及初始化程序设计 8237 的工作流程和操作时序 8237 在 PC/XT 和 PX/AT 中的应用 第六章 总线技术 6.1 系统总线:IBM PC 总线、ISA 总线、EISA 总线的信号定义、功能、结构,机械电气
15、规范、数据传输率、兼容性 IBM PC 总线(8 位总线,62 线摘槽)ISA 总线(16 位总线,98 线摘槽)ESA 总线(32 位总线,198 线摘槽)6.2 局部总线:VL 总线,PCI 总线 Local Bus 位置和作用,层次结构 分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中
16、断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 VL 总线性能、作用、优缺点 PCI 总线主要特点和体系结构,总线信号定义 6.3 外设总线 USB、IEEE1394 总线的概念和作用 USB 总线的结构:2 种速度、4 种传输、2 种电缆、4 芯指针,127个连接,5M 距离 USB 总线的性能:即插即用,自动启动,低成本,省空间,工业标准 IEEE1394 总线结构:2
17、种模式,6 针线缆,63 个连接,4.5M 距离 IEEE1394 总线的性能能:热拔插,基于 SCSI-3,共享外设,高速接口,多媒体 6.4 通信总线 RS-232 接口:EEE488 结构:1MB/S,15 外设,20/220M,24 针插头座,负逻辑 工作方式:“听者”、“讲者”、“控制者”三种工作方式 总线信号:双向数据线、字节控制线、接口管理线 第七章 用户交互接口 7.1 键盘接口 标准键盘及接口工作原理、硬中断程序 扩展键盘及接口工作原理 7.2 打印机接口电路分析 分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件
18、流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换学习必备 欢迎下载 Centronics 通用并行接口的功能 7.3 显示接口 CRT 显示系统的功能结构
19、 图像发生器:VRAM、彩色表、字符 ROM、CRTC、CRT 显示方式:MDA、CGA、EGA、VGA、TVGA、显示模式:0-6,7,DH-13H,50H62H 显示编程:(1)直接访问 VRAM 对像素值编程(2)调用 INT10H 驱动程序(3)自编驱动程序,用图形原语编程(4)利用 DOS 系统调用编程 第八章 外存储器 8.1 磁记录方式和脉冲拥挤效应 8.2 磁记录编码技术 8.3 EIDE 接口 8.4 SCSI 接口 8.5 软盘驱动器、控制器、光磁软盘及技术进步 8.6 硬盘驱动器、控制器、温彻斯特技术、磁盘陈列技术及发展趋势 8.7 光盘存储原理 分段分页浮点和部件的内部结构特点指令和数据分开指令预取缓冲器指令译码控制控制两条流水线流水线超标量结构的整数部件流水线式的浮点部件的页面数据整合和出错检测调试和测试位的寄存器组通用段和描述符及其段中描述地址模式的复位的复位寄存器和引脚的状态内部自测试保护模式选择符段描述符代码段和数据段堆栈段一般数据段系统描述符各种类型描述符描述符中断描述符调用门任务门中断门异常门门描述符描述符表保护特权级存储器的保护描述符表实模式下中断处理序列学习必备欢迎下载保护模式下的中断处理堆栈结构特权保护错误代码通过中断门和异常门通过任务门虚拟模式下的中断和异常段式存储管理和页式存储管理地址空间的转换虚拟地址到线性地址的变换
限制150内