微型计算机习题解答资格考试计算机等级考试_资格考试-计算机等级考试.pdf
《微型计算机习题解答资格考试计算机等级考试_资格考试-计算机等级考试.pdf》由会员分享,可在线阅读,更多相关《微型计算机习题解答资格考试计算机等级考试_资格考试-计算机等级考试.pdf(30页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第 1章(略)第 2章(略)第 4章 4.1.用下列芯片构成存储系统,各需要多少个 RAM 芯片?需要多少位地址作为片外地址译码?设系统为20 位地址线,采用全译码方式。(1)512 4 位 RAM 构成 16KB的存储系统;(2)1024 1 位 RAM 构成 128KB的存储系统;(3)2K 4 位 RAM 构成 64KB的存储系统;(4)64K 1 位 RAM 构成 256KB的存储系统;解:1)需要 16KB/5124=64片 片外地址译码需 11 位地址线。2)需要 128KB/1K 1=1024片 片外地址译码需 10 位地址线。3)需要 64KB/2K 4=64片 片外地址译码需
2、 9 位地址线。4)需要 256KB/64K 1 位=32片 片外地址译码需 4 位地址线。4.2.现有一种存储芯片容量为 5124 位,若要用它组成 4KB的存储容量,需多少这样的存储芯片?每块芯片需多少寻址线?而 4KB 存储系统最少需多少寻址线?解:4KB/512 4b=16,需要 16 片 每片芯片需 9 条寻址线 4KB存储系统最少需 12 条寻址线 4.3.有2732EPROM 芯片的译码电路如图所示,请计算该芯片的地址范围及存储容量。图习 4 1 解:2732 的地址范围为 00000001111111=FF000HFFFFFH,存储容量为 4KB。4.4.某一存储器系统如图习
3、42 所示,回答它们的存储容量各是多少?RAM和 EPROM 存储器地址分配范围各是多少?解:EPROM 的地址范围为 FD000HFDFFFH,存储容量为 4KB;RAM 的地址范围为 F9000HF97FFH 或 F9800HF9FFFH,存储容量为 2KB。由于 A11未参加译码,因而有地址重叠,一个内存单元有 2 个地址对应。4.5.使用 6116、2732 和 74LS138 译码器构成一个存储容量为 12KB ROM(00000H 02FFFH)、8KB RAM(03000H 04FFFH)的存储系统。系统地址总线为 20 位,数据总线为 8 位。解:4.6.8086CPU执行 M
4、OV 2001H,AX指令从取指到执行指令最少需要多少时间?设时钟频率为 5MHZ,该指令的机器码为 4 个字节,存放在 1000H;2000H开始的 4 个单元中。图习 5 2 解:在无等待周期的情况下,从取指到执行共需:441/5M=s(一个总线周期在无等待周期的情况下由 4 个时钟周期 T组成)。.用二片 8K8 位的静态 RAM 芯片 6264 组成的 8 位微机系统的存储器电路如图习 5-4 所示,试计算芯片 6264#1 和#2 的地址范围以及存储器的总容量。线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址
5、译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的图习 5-4 解:芯片#1 的的地址范围计算:A19 A15 A14 A13 A12 A0 1 0 0 0 1 0 1
6、 1 当无关项取“0”时,地址范围为 04000H05FFFH 芯片#2 的的地址范围计算:A19 A15 A14 A13 A12 A0 0 1 0 0 0 1 1 1 当无关项取“0”时,地址范围为 02000H03FFFH。该存储器的总容量为 16KB。.微机系统的存储器由 5 片 RAM 芯片组成,如图习 5-5 所示,其中 U1有 12 条地址线,8 条数据线,U2U5各有 10 条地址线,4 条数据线,试计算芯片 U1和 U2,U3的地址范围,以及该存储器的总容量。图习 5-5 解:芯片 U1的的地址范围计算:A19 A14 A13 A12 A11 A10 A0 0 0 0 1 0
7、0 0 0 0 0 1 1 1 1 地址范围为 01000H01FFFH 芯片 U2和 U3的的地址范围计算:A19 A14 A13 A12 A11 A10 A9 A0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 1 1 地址范围为 02000H023FFH。总容量为 6KB(U1为 4KB、U2、U3为 1KB、U4、U5为 1KB)。线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少
8、需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的 第 5章 5.1.CPU同外设交换的信息有三种类型:数据信息、状态信息和控制信息,请说明 CPU是如何通过其三总线(地址总线、数据总线和控制总线)同外设交换这三类信息的?5.2.简述查询式数据传送方式的工作过程。5.3.简述中断传送方式的工
9、作过程。5.4.简述三种 DMA 传送方式的区别。5.5.简述 DMA 控制器同一般接口芯片的区别。5.6.画出查询传送方式输出数据的流程图 解:读入状态字 N 检查输出设备是否准备好 Y 数据口输出数据,控制口输出控制信息 5.7.通过如图习 51 的电路,可以把 I/O 指令寻址结构改为存储器映象 I/O端口寻址的结构,试计算该电路结构中,I/O 端口和存储器的地址范围。并扼要说明二种 I/O 端口寻址的区别。图习 5 1 存储器映象 I/O 解:I/O 端口的地址范围为:0000000B1111111B,F0000HFFFFFH 存储器的地址范围为:0000000000000000000
10、0B1111111B 00000HEFFFFH 两者区别见教材 5.8.图习 62 为一个 LED接口电路,写出使 8 个 LED管自左至右依次发亮 2秒的程序,并说明该接口属于何种输入输出控制方式,为什么?图习 6 2 LED接口 解:线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习
11、所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的控制程序为:MOV AL,7FH LOP:OUT 20H,AL CALL DELAY2S;调用延时 2 秒子程序 ROR AL,1 JMP LOP 该接口属无条件传送方式,CPU同 LED之间无联络信号,且无中断控制逻辑。LED总是已准备好,可以接收来自 CPU的信息。5.9.简要说明 8237A三种基本传送类型的特点。5.10.简要说明 8237A四种
12、特殊传送类型的特点。5.11 图习 6-4 是一个具有中断功能的输入接口电路,当外设数据准备就绪时,发一个 READY 的正脉冲,向 CPU发中断请求,请分析该电路的工作过程。图习 6-4 解:该电路工作过程如下:当外设准备好数据后,把数据送入数据寄存器 U1,同时发出一个 READY 正脉冲送到中断请求触发器 U3,U3的 Q为高电平,送与门 3。U2为中断允许触发器,在传送数据前,由 CPU对 U2初始化,即用 MOV AL,01H;OUT Y2,AL使 U2的 D=“1”,则 U3的 Q端生成的中断请求信号通过与门 3 向 CPU发出中断请求 INTR,CPU若满足中断响应条件,转入中断
13、服务程序,在中断服务程序中用 IN AL,Y1指令产生负脉冲,使 U1(输入数据寄存器)的 OE有效,读入外设送入的数据。.具有中断屏蔽的接口电路中的“屏蔽”同“屏蔽中断”中的“屏蔽”是否一回事,若不是,有何区别?.8086CPU 有哪几种中断?.简要说明 8086 中断的特点?.简述 8086 可屏蔽中断的响应过程。.简要说明 8259A中断控制器中的 IRR、ISR 和 IMR三个寄存器的功能。.中断应答时序如图习 54 所示,说明前后两个 INTA周期的任务。图习 5 4 线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片
14、片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的解:从图可见,该中断应答时序是 8086 在最大方式下的总线时序,在两个 INTA周期内,LOCK信号有效(低
15、电平),通知其他 CPU不能向当前控制总线的 CPU发出总线请求 RQ/GT 信号,以保证中断响应周期完整地执行。在第一个 INTA有效期间,通知 8259A,中断请求已被接受;在第二个 INTA有效期间,8259A将请求服务的那个设备的中断类型码送上 AD7AD0。.有8086 中断电路如图习 55 所示,请回答下列问题:(1)根据图中给出条件,写出五种内部中断 1、2、3、4、5 的名称(1、2 两项次序不能颠倒);(2)写出 8086 三条引脚 6、7、8 的符号及名称;(3)写出芯片 9 的名称,并简述其功能;图习 5 5 解:1.为单步中断;2.为溢出中断;3.为断点中断;4.为指令
16、中断;5.为除法出错中断;(35可互换)6.不可屏蔽中断 NMI;7 为可屏蔽中断 INTR 8.为中断应答 INTA;9.为可编程中断控制器 8259,功能见教材 第 6章 6.1.根据接口电路的功能,简要说明 I/O 接口电路应包括哪些电路单元?解:教材 6.2.扼要说明 8255A工作于方式 0 和方式 1 的区别。解:教材 6.3.试说明 8255A在方式 1 输入时的工作过程。线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线
17、解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的解:教材 6.4.试说明 8255A在方式 1 输出时的工作过程。解:教材 6.5.8255A的三个端口在使用时有什么差别?解:PA口可工作于方式 0、方式 1、和方式 2 PB口可工作于方式 0、方式
18、1 PC口仅可工作于方式 0 方式 0 可工作于无条件传送和查询传送 方式 1 和 2 可工作于查询传送和中断传送 .说明 8251A引脚信号中-RTS、-CTS、-DTS和-DSR的作用。解:教材 .什么是 8251A的方式指令字和命令指令字,对二者在串行通信中写入流程进行说明。解:教材 .异步通信中,异步的含义是什么?解:这里的异步是指所传送的字符串中,字符之间是异步的,而各字符内各位之间还是同步的。.8251A的状态字哪几位和引脚信号有关?状态位 TXRDY 和引脚信号 TXRDY 有什么区别?它们在系统设计中有什么用处?解:线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系
19、统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的 教材 .试说明 8251A芯片控制信号 CS和 C/D
20、 的功能。解:教材 .8255用作查询式打印机接口时的电路连接和打印机各信号的时序如图习 82 所示,8255 的端口地址为 80H 83H,工作于方式 0,试编写一段程序,将数据区中变量 DATA 的 8 位数据送打印机打印,程序以RET指令结束,并写上注释。解:打印程序为:MOV AL,0DH ;置 STB为“H”OUT 83H,AL PULL:IN AL,82H ;查询 BUSY状态 TEST AL,04H JNZ PULL MOV AL,DATA;将 DATA 送 PA口 OUT 80H,AL MOV AL,0CH ;置 STB为“L”OUT 83H,AL MOV AL,0DH ;置
21、STB为“H”OUT 83H,AL ;产生负脉冲选通信号 RET .键盘输入信息的过程有哪些?解 教材 .若用共阴极 LED数码管作显示器,它的接口连接图如图习 83 所示。写出显示7的段选码。解:共阴极接法,阴极接地,阳极连数据线接”1”,LED显示,”7”的段选码为CBA=111,即 07H。线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯片的地址范
22、围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的.若输入设备输入的 ASCII 码通过 8255A 端口 B,采用中断方式,将数据送入INBUF为首址的输入缓冲区中,连接输入直到遇到$就结束输入。假设此中断类型码为 52H,中断服务程序的入口地址为 INTRP。8255A的端口地址为 80H 83H。(1)写出 8255A初始化程序(包括把入
23、口地址写入中断向量表);(2)写出完成输入一个数据,并存入输入缓冲区 BUF1的中断服务程序。解:MOV AL,84H OUT 83H,AL MOV AL,04H OUT 83H,AL MOV 452H ,OFFSET INBUF MOV 452H+2 ,SEG INBUF STI.INBUF PROC FAR MOV BX,OFFSET BUF LOP :IN AL,81H CMP AL,$JZ DONE MOV BX ,AL INC BX JMP LOP DONE :IRET .设异步传输时,每个字符对应 1 个起始位、7 个信息位、1 个奇/偶校验位和一个停止位,如果波特率为 9600b
24、/s,则每秒钟能传输的最大字符数是什么?解:9600/(1+7+1+1)=960 .设 8251A为异步方式,1 个停止位,偶校验,7 个数据位,波特率因子为 16。请写出其方式字。若发送使能,接收使能,DTR端输出低电平,TXD端发送空白字符,-RTS端输出低电平,内部不复位,出错标志复位。请给出控制字。线采用全译码方式位构成的存储系统位构成的存储系统位构成的存储系统位构成的存储系统解需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要片片外地址译码需位地址线需要位片片外地址译码需位地址线现有一少寻址线解需要片每片芯片需条寻址线存储系统最少需条寻址线有芯片的译码电路如图所示请计算该芯
25、片的地址范围及存储容量图习解的地址范围为存储容量为某一存储器系统如图习所示回答它们的存储容量各是多少和存储器地址存单元有个地址对应使用和译码器构成一个存储容量为的存储系统系统地址总线为位数据总线为位解执行指令从取指到执行指令最少需要多少时间设时钟频率为该指令的机器码为个字节存放在开始的个单元中解图习在无等待周期的 解:方式字为 01111010 控制字为 00101111 .对 8251A进行初始化,要求:工作于异步方式、采用奇校验、指定二个停止位、7 位 ASCII 字符、波特率因子为 16;出错指示处于复位状态、允许发送、允许接收、数据终端就绪,不送出空白字符、内部不复位。解:设 8251
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微型计算机 习题 解答 资格考试 计算机等级考试
限制150内