交叉存储器设计计算机存储计算机计算机原理.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《交叉存储器设计计算机存储计算机计算机原理.pdf》由会员分享,可在线阅读,更多相关《交叉存储器设计计算机存储计算机计算机原理.pdf(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、设计算机组成原理课程设计 多体交叉存储器 一、设计目的(1)深入了解提高计算机系统效率的一种有效方式一一并行性;(2)研究交叉存储器的设计原理和实现方式,采用并行性的设计思 想,设计一个简易的采用低位交叉编址的并行结构存储器;(3)复习和回顾译码电路设计、地址、数据和控制电路设计的相关知识;展开研究性教学,拓展大家知识面,提高分析问题解决问题的能力;(4)培养大家独立思考和创新研究的能力,积极营造自主创新的良 好氛围;本次研究性设计要求为:设计一个容量为64KB的采用低位交叉编址的8体 并行结构存储器。画出CPU和存储芯片(芯片容量自定)的连接图,并写出图中 每个存储芯片的地址范围(用 十六进
2、制数表示)。三,设计要求(1)参考教材中关于交叉存储器的原理,给出系统设计方案,包括译码芯 片的选择、各个芯片的工作时序设计;(2)注意片选信号的产生电路设计、地址锁存电路设计、数据信号线的电 路设计、控制信号线的设计、交叉存储的实现;(3)要了解交叉存储器并行工作原理、各个存储器提的启动信号和地址、数据、片选信号的关系、如何实现1/8存储器周期就能够读取一次数据。(1)总线和控制信号确定 设CPU共有16根地址线,8根数据线,并用皿逅作为访问存储器或i/o的 控制信号(高电平为访存,低电平为访I/O),WR(低电平有效)为写命令,旺(低电平有效)为读命令。究交叉存储器的设计原理和实现方式采用
3、并行性的设计思想设计一个简易的采用低位交叉编址的并行结构存储器复习和回顾译码电路设计地址数据和控制电路设计的相关知识展开研究性教学拓展大家知识面提高分析问题解决问题的的采用低位交叉编址的体并行结构存储器画出和存储芯片芯片容量自定的连接图并写出图每个存储芯片的地址范围用十六进制数表示三设计要求参考教材关于交叉存储器的原理给出系统设计方案包括译码芯片的选择各个芯片的工作现要了解交叉存储器并行工作原理各个存储器提的启动信号和地址数据片选信号的关系如何实现存储器周期就能够读取一次数据总线和控制信号确定设共有根地址线根数据线并用皿逅作为访问存储器或的控制信号高电平为访存低电 A i AO RAM -、C
4、E WE G1/Y7 C /G2A/Y6 c /G2B/Y5 c /Y4/%/z c r c/Y3 c /I Z B/Y1 r A/YO r/1 v RAM存储器芯片 要求:设计一个容量为64KB的采用低位交叉编址的8体并行结构存储器。画出CPU和存储芯片(芯片容量自定)的连接图,并写出图中每个存储芯片的地 址范围(用十六进制数表示)。所需存储器芯片和138译码器如下图所示:(2)设计分析 要设计一个容量为64KB、采用低位交叉编址的8体并行结构存储器,则每 个存储体容量应为64KB/8二8KB,所以,应选择8KB(213B)的RAM芯片,需要 芯片8块、地址线13根(A12-A0)、数据线8
5、根(D7-D0),其中在片选信号的产 生时需要用到74LS138译码器。(3)设计实现 8片8KX8RAM芯片对应的二进制编码 第o片:0000 0008、0010 、FFF8H,即:A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 第1 片:0001 、0009x 0011 、FFF9H,即:A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 0 0 0 0 0 0 0 0
6、 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 第2片:0002 :、OOOAx 0012 、FFFAH,即:A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 Dn DO 74LS138译究交叉存储器的设计原理和实现方式采用并行性的设计思想设计一个简易的采用低位交叉编址的并行结构存储器复习和回顾译码电路设计地址数据和控制电路设计的相关知识展开研究性教学拓展大家知识面提高分析问题解决问题的的采用低位交叉编址的体并行结构存储器画出和存储芯片芯片容
7、量自定的连接图并写出图每个存储芯片的地址范围用十六进制数表示三设计要求参考教材关于交叉存储器的原理给出系统设计方案包括译码芯片的选择各个芯片的工作现要了解交叉存储器并行工作原理各个存储器提的启动信号和地址数据片选信号的关系如何实现存储器周期就能够读取一次数据总线和控制信号确定设共有根地址线根数据线并用皿逅作为访问存储器或的控制信号高电平为访存低电1 1 第3片:1 0003 1、0(1)0B、1 0013 1、1 1 1 FFFBH,1 即 1 0 1 0 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 0 0 0 0 0 0 0 0 0
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 交叉 存储器 设计 计算机 存储 原理
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内