西南林业大学成人高等教育《EDA技术》高起本函授试卷含答案.docx
《西南林业大学成人高等教育《EDA技术》高起本函授试卷含答案.docx》由会员分享,可在线阅读,更多相关《西南林业大学成人高等教育《EDA技术》高起本函授试卷含答案.docx(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、西南林业大学成人高等教育EDA技术高起本函授试卷姓名: 学号: 专业班级: 教学点、站点:东润题数一二三四五六七卷面成绩备注100%分数评阅教师: 批改日期:一、单项选择题(每小题2分,共30分)1以下描述错误的是 AQuartusII是Altera提供的FPGA/CPLD集成开发环境BAltera是世界上最大的可编程逻辑器件供应商之一CMAX+plusII是Altera前一代FPGA/CPLD集成开发环境QuartusII的更新换代新产品DQuartusII完全支持VHDL、Verilog的设计流程2以下工具中属于FPGA/CPLD开发工具中的专用综合器的是 AModelSim BLeona
2、rdo Spectrum CActive HDL DQuartusII3以下器件中属于Xilinx 公司生产的是 AispLSI系列器件 BMAX系列器件 CXC9500系列器件 DFLEX系列器件4以下关于信号和变量的描述中错误的是 A信号是描述硬件系统的基本数据对象,它的性质类似于连接线B信号的定义范围是结构体、进程 /在整个结构体的任何地方都能使用C除了没有方向说明以外,信号与实体的端口概念是一致的D在进程中不能将变量列入敏感信号列表中5以下关于状态机的描述中正确的是 AMoore型状态机其输出是当前状态和所有输入的函数/Mealy型状态机其输出信号是当前状态和当前输入的函数B与Moor
3、e型状态机相比,Mealy型的输出变化要领先一个时钟周期CMealy型状态机其输出是当前状态的函数D以上都不对6下列标识符中, 是不合法的标识符。APP0BEND CNot_AckDsig7大规模可编程器件主要有FPGA、CPLD两类,下列对CPLD结构与工作原理的描述中,正确的是 。A/FPGA即是现场可编程逻辑器件的英文简称CPLD复杂可编程逻辑器件BCPLD是基于查找表结构的可编程逻辑器件C早期的CPLD是从GAL的结构扩展而来D在Altera公司生产的器件中,FLEX10K 系列属CPLD结构8综合是EDA设计流程的关键步骤,在下面对综合的描述中, 是错误的。A综合就是把抽象设计层次中
4、的一种表示转化成另一种表示的过程B综合就是将电路的高级语言转化成低级的,可与FPGA / CPLD的基本结构相映射的网表文件C为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束D综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系是唯一的(即综合结果是唯一的)9嵌套使用IF语句,其综合结果可实现 。A带优先级且条件相与的逻辑电路 B条件相或的逻辑电路C三态控制电路 D双向控制电路10在VHDL语言中,下列对时钟边沿检测描述中,错误的是 。Aif clkevent and clk = 1 then Bif falling_edge(clk) t
5、hen Cif clkevent and clk = 0 then Dif clkstable and not clk = 1 then11下列那个流程是正确的基于EDA软件的FPGA / CPLD设计流程 A原理图/HDL文本输入适配综合功能仿真编程下载硬件测试B原理图/HDL文本输入功能仿真综合适配编程下载硬件测试C原理图/HDL文本输入功能仿真综合编程下载适配硬件测试;D原理图/HDL文本输入功能仿真适配编程下载综合硬件测试12在VHDL语言中,下列对进程(PROCESS)语句的语句结构及语法规则的描述中,正确的是 。APROCESS为一无限循环语句;敏感信号发生更新时启动进程,执行完成
6、后,等待下一次进程启动B敏感信号参数表中,应列出进程中使用的所有输入信号C进程由说明部分、结构体部分、和敏感信号参数表三部分组成D当前进程中声明的变量也可用于其他进程13下列语句中,不属于并行语句的是 A进程语句 BCASE语句 顺序语句C元件例化语句 DWHENELSE语句14VHDL语言共支持四种常用库,其中哪种库是用户的VHDL设计现行工作库 AIEEE库 BVITAL库 CSTD库 DWORK库15VHDL语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,结构体描述 设计实体内部结构和外部设计实体端口的逻辑关系A器件外部特性 B器件的综合约束C器件外部特性与内部
7、功能 D器件的内部功能二、名词解释,写出下列缩写的中文含义(每小题2分,共10分)1CPLD:2ASIC:3LUT:4EDA:5ROM:三、程序填空题(20分)以下是一个模为24(023)的8421BCD码加法计数器VHDL描述,请补充完整 ;USE IEEE.STD_LOGIC_1164.ALL;ENTITY tb IS PORT ( CLK : IN STD_LOGIC ; SHI, GE : OUT RANGE 0 TO 9 ) ; END ; ARCHITECTURE bhv OF tb ISSIGNAL SHI1,GE1 : ; BEGIN PROCESS (CLK) IF then
8、 IF GE1 = 9 THEN GE1 = 0 ; ; ELSIF THEN SHI1=0; GE1=0; ELSE ; ; END IF; END PROCESS ; ; SHI =SHI1;END bhv;四、程序改错题(仔细阅读下列程序后回答问题,12分)1 LIBRARY IEEE;2 USE IEEE.STD_LOGIC_1164.ALL;3 USE IEEE.STD_LOGIC_UNSIGNED.ALL;4 ENTITY gc IS 5 PORT ( CLK : IN STD_LOGIC ;6 Q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0) ; 7 EN
9、D gc; 8 ARCHITECTURE bhv OF gc IS9 SIGNAL Q1 : RANGE 0 TO 9; 10 BEGIN 11 PROCESS (clk,Q) 12 BEGIN13 IF RISING_EDGE(CLK) THEN 14 IF Q1 1001 THEN15 Q1 = Q1 + 1 ; 16 ELSE 17 Q1 0); 18 END IF;19 END IF; 20 END PROCESS ;21 Q = Q1; 22 END bhv;程序编译时,提示的错误为:Error: Line 9: File e:myworktestgc.vhd: VHDL synta
10、x error: subtype indication must have resolution function or type mark,but found RANGE insteadError: Line 11: File e:myworktestgc.vhd: interface Declaration error:cant read port Q of mode OUT请回答问题:在程序中存在两处错误,试指出并修改正确(如果是缺少语句请指出应该插入的行号)五、(28分)1试用VHDL描述一个外部特性如图所示的D触发器。(10分)参考程序如下:2.下图为某一状态机对应的状态图,试用VH
11、DL语言描述这一状态机。(18分)EDA技术复习资料一、单项选择题(30分)1以下描述错误的是 C AQuartusII是Altera提供的FPGA/CPLD集成开发环境BAltera是世界上最大的可编程逻辑器件供应商之一CMAX+plusII是Altera前一代FPGA/CPLD集成开发环境QuartusII的更新换代新产品DQuartusII完全支持VHDL、Verilog的设计流程2以下工具中属于FPGA/CPLD开发工具中的专用综合器的是 B AModelSim BLeonardo Spectrum CActive HDL DQuartusII3以下器件中属于Xilinx 公司生产的是
12、 C AispLSI系列器件 BMAX系列器件CXC9500系列器件 DFLEX系列器件4以下关于信号和变量的描述中错误的是 B A信号是描述硬件系统的基本数据对象,它的性质类似于连接线B信号的定义范围是结构体、进程 /在整个结构体的任何地方都能使用C除了没有方向说明以外,信号与实体的端口概念是一致的D在进程中不能将变量列入敏感信号列表中5以下关于状态机的描述中正确的是 B AMoore型状态机其输出是当前状态和所有输入的函数/Mealy型状态机其输出信号是当前状态和当前输入的函数B与Moore型状态机相比,Mealy型的输出变化要领先一个时钟周期CMealy型状态机其输出是当前状态的函数D以
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA技术 西南 林业大学 成人 高等教育 EDA 技术 函授 试卷 答案
限制150内