《《数字电子技术基础》复习指导.pdf》由会员分享,可在线阅读,更多相关《《数字电子技术基础》复习指导.pdf(34页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实用文档.第一章 数制与码制 第二章 逻辑代数根底 一、本章知识点 1数制及不同数制间的转换 熟练掌握各种不同数制之间的互相转换。2码制 定义、码的表示方法 BCD 码的定义,常用 BCD 码特点及表示十进制数的方法。3原码、反码、补码的表示方法 正数及负数的原码、反码、补码。4逻辑代数的根本公式和常用公式 掌握逻辑代数的根本公式和常用公式。5逻辑代数的三个根本定理 定义,应用 6逻辑函数的表示方法及相互转换 7逻辑函数最小项之和的标准形式 8逻辑函数的化简 公式法化简逻辑函数 卡诺图法化简逻辑函数的根本原理及化简方法 二、例题 一概念题 1数字信号是指在 和数量上都是离散的信号。2BCD 码
2、是指用 二进制数码表示一位十进制数。3 一个三位十进制数的余 3 BCD码是 1001 0011 1010,那么与它相应的 8421BCD码是 。4逻辑函数BABAY表达的逻辑符号为 。5如果两个表达式相等,那么它们的对偶式也 。实用文档.6常用的逻辑函数的表示方法有 及函数式、逻辑图、卡诺图等。7最简与或表达式的条件,不仅要求其中的乘积项最少,而且要 求 。8利用卡诺图化简逻辑函数的根本原理就是 。9 逻辑代数中逻辑变量的取值只有 0 和 1 两种可能,它们不再表示数量的大小,只代表二种不同的 。二数制转换 1.(46.125)10=()2=()8=()16 2.(13.A)16=()2=(
3、)10 3.(10011.1)2=()8=()10 三写出以下数的八位二进制数的原码、反码、补码 原码,就是用最高位表示数符(0 表示正数、1 表示负数)。正数,原码=反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码+1 1.-3510=()原码=()反码=()补码 2.(+35)10=()原码=()反码=()补码 3.(-110101)2=()原码=()反码=()补码 4.(+110101)2=()原码=()反码=()补码 5.(-17)8=()原码=()反码=()补码 四将以下三位 BCD 码转换为十进制数 根据 BCD 码的编码规那么,四位一组展成对应的十进制数。1.余3
4、码=10 2.8421码=10 五分别求以下函数的对偶式Y和反函数Y 1.DCBAY)(2.DACBAY 实用文档.六 求以下函数的与非-与非式。1.BAABY 七将以下函数展成最小项之和的标准形式 1.Y=CBBA 2.QRSY 八 用公式法化简以下函数 1.CABCBBCAACCBAY),(2.DDCCBCAABY 九用卡诺图化简以下逻辑函数 1.)15,14,13,12,11,10,6,5,4,2(),(mDCBAY 2.)11,9,8,3,1,0()15,12,7,6,4,2(),(dmDCBAY 3.0:)9,8,7,5,2,1,0(),(ACABmDCBAY约束条件 实用文档.第三
5、章 门电路 一、本章重点 1各类门电路的符号及功能;2TTL 电路的外特性及其应用 3CMOS 电路的外特性及其应用 二、本章知识点 (一)根本概念 1、熟记各种功能门电路的逻辑符号。2、熟记 TTL、CMOS 门的主要电气参数 上下电平的典型值、转折电压值。3、正确理解噪声容限的概念。4、正确理解哪些 TTL 门电路可以将输出端并联使用。5、正确理解门电路多余输入端的处理方法应该接什么逻辑电平。6、熟练掌握 TTL 门电路输入端的负载特性,开门电阻值、关门电阻值,会判断输入端在接不同负载电阻时所对应的相应逻辑值。7、熟练掌握 TTL 门电路的输入端电压电流关系特性在输入高、低电平时相应的电流
6、方向及大小。8、熟练掌握 TTL 门电路的输出端电压电流关系特性在输出高、低电平时相应的电流方向及大小。9、会判断负逻辑的门电路转换成正逻辑时门电路新的逻辑功能。10、会比拟 TTL 电路系列产品74、74H、74S、74LS的性能工作速度、功耗。11、熟记集电极开路门、三态门、CMOS 传输门的功能及逻辑符号。12、正确理解集电极开路的门电路 OC 门使用时时需要外接电源和限流电阻,输出端能并联使用实现“线与的工作特点。13、会根据使能端逻辑值判断三态门的工作状态,会根据控制端逻辑值判断 CMOS 传输门的工作状态。14、正确理解 CMOS 传输门输入、输出端可以互换使用、实现数据双向传输的
7、特点;CMOS 传输门又称为电子模拟开关,可用来传输连续变化的模拟电压信号,正确理解其电路的根本组成。实用文档.(二)简要分析 熟练掌握各种功能门电路的逻辑功能。熟练掌握 TTL 门电路输入端的负载特性、输入/输出端的电压电流关系特性,会判断各种情况下输入端的逻辑值。熟练掌握集电极开路门的线与结构、三态门工作状态的判断、CMOS 传输门工作状态的判断。在掌握以上知识点的前提下,具备以下分析能力:1、根据各种门电路的给定接法,写出相应的输出逻辑表达式。2、根据各种门电路的给定接法,求出相应的输出逻辑值。3、根据各种门电路的给定接法、及输入波形,画出相应的输出波形。4、分析给定的各种门电路的接法,
8、指出电路中存在的问题并改正。三、例题 一概念题 1假设以输出的高电平表示逻辑1,以低电平表示逻辑 0,那么称这种表示方法为 逻辑。2TTL 与非门多余输入端应该接 。3TTL 或非门多余的输入端应该接 。4对于 TTL 门电路,在保证输出高、低电平根本不变的条件下,输入电平的允许波动范围称之为 。5利用三态门电路可以实现数据的 传输。6集电极开路的门电路OC 门能实现“线与,但这种门电路工作时需要外接 才能正常工作。7在各种 TTL 门电路中,可以将输出端并联使用的是 门。8TTL 电路的 74、74H、74S、74LS 几个系列产品中,系列产品工作速实用文档.度快,功耗小。9工厂在组装和调试
9、由 CMOS 器件构成的电路时,把电烙铁接地的目的 是 。10 CMOS 传输门属于双向器件,所以它的 可以互易使用。11电子模拟开关用来传输连续变化的模拟电压信号,它的根本电路是由 组成的。二指出以下图中由 TTL 门电路组成的逻辑电路的输出是什么 高电平、低电平、高阻?三以下图电路均由 TTL 门组成,RON=2K,ROFF=0.7K,试分别写出输出函数的表达式。实用文档.四 图示 TTL 门电路的输入端波形,试分别画出 Y1、Y2、Y3、Y4 的输出波形。五CMOS 逻辑电路如下图,试写出输出逻辑函数 Y1、Y2 的表达式。六TTL 门电路如下图。1图中多余输入端 B 应接 。2 为使图
10、中电路 F1=f(A,C)正常工作,该电路是否还有错误?为什么?如有错误,请改正。实用文档.在上述1、2问题解决后:3如 A=1、C=0,1 门输出 Y ,F1=;如 A=1、C=1,1 门输出 Y ,F1=;七逻辑电路如下图,试分别写出 Y1、Y2、Y3、Y4 的输出逻辑值。第四章 组合逻辑电路 实用文档.一、本章知识点(一)概念 1.组合电路:电路在任一时刻输出仅取决于该时刻的输入,而与电路原来的状态无关。电路结构特点:只有门电路,不含存储记忆单元。2.编码器的逻辑功能:把输入的每一个高、低电平信号编成一个对应的二进制代码。优先编码器:几个输入信号同时出现时,只对其中优先权最高的一个进行编
11、码。3.译码器的逻辑功能:输入二进制代码,输出高、低电平信号。显示译码器:半导体数码管(LED 数码管)、液晶显示器(LCD)4.数据选择器:从一组输入数据中选出某一个输出的电路,也称为多路开关。5.加法器 半加器:不考虑来自低位的进位的两个1 位二进制数相加的电路。全加器:带低位进位的两个 1 位二进制数相加的电路。超前进位加法器与串行进位加法器相比虽然电路比拟复杂,但其速度快。6.数值比拟器:比拟两个数字大小的各种逻辑电路。7.组合逻辑电路中的竞争一冒险现象 竞争:门电路两个输入信号同时向相反跳变(一个从 1 变 0,另一个从 0 变1)的现象。竞争-冒险:由于竞争而在电路输出端可能产生尖
12、峰脉冲的现象。消除竞争一冒险现象的方法:接入滤波电容、引入选通脉冲、修改逻辑设计(二)组合逻辑电路的分析方法 分析步骤:1.由图写出逻辑函数式,并作适当化简;注意:写逻辑函数式时从输入到输出逐级写出。2.由函数式列出真值表;实用文档.3.根据真值表说明电路功能。(三)组合逻辑电路的设计方法 设计步骤:1.逻辑抽象:设计要求-文字描述的具有一定因果关系的事件。逻辑要求-真值表(1)设定变量-根据因果关系确定输入、输出变量;(2)状态赋值:定义逻辑状态的含意 输入、输出变量的两种不同状态分别用 0、1 代表。(3)列出真值表 2.由真值表写出逻辑函数式 真值表函数式,有时可省略。3.选定器件的类型
13、 可选用小规模门电路,中规模常用组合逻辑器件或可编程逻辑器件。4.函数化简或变换式(1)用门电路进行设计:从真值表-卡诺图/公式法化简。(2)用中规模常用组合电路设计:把函数式变换为与所用器件函数式相似的形式。(3)使用存储器、可编程逻辑器件设计组合电路 5.画出逻辑图 原理性设计(逻辑设计)完成。(四)常用组合逻辑电路的功能 编码器、译码器、数据选择器、加法器、数值比拟器(五)用常用中规模集成组合逻辑器件计组合电路 1.用译码器器设计组合电路 方法:(1)选择集成二进制译码器;(2)写函数的标准与非-与非式;(3)确认变量和输入关系;实用文档.(4)画连线图。2.用数据选择器设计组合电路 方
14、法:(1)写出函数的标准与或式和数据选择器表达式;(2)对照比拟确定输入变量和地址码的对应关系;输入变量可能是变量(原变量或反变量),也可能是常量(0 或 1)。(3)画连线图。3.用加法器设计组合电路-用在加减某一常数的场合 二、例题 一概念题 1 超前进位加法器与串行进位加法器相比虽然电路复杂,但其特点是 。2组合逻辑电路在结构上的共同特点是 。3编码器的逻辑功能就是把输入的信号编成一个对应的 代码。4组合逻辑电路在逻辑功能上的共同特点是任意时刻的输出仅取决于该时刻的 输入,与 无关。5优先编码器,当同时有几个输入信号时,只对其中 进行编码。6全加器就是能实现 电路。7消除竞争冒险现象的方
15、法除采用接入滤波电容、引入选通脉冲外,还可以 采用 方法。8当二个多位数相加时,必须采用 电路。9编码器、译码器、数据选择器这三种器件中,可用来设计组合逻辑电路的器件是 。10LED 显示器是指 显示器。实用文档.二组合电路如下图,分析该电路的逻辑功能。三由一个 8 选 1 数据选择器组成的逻辑电路如下图,试分析其逻辑功能。四 由3线-8线译码74LS138 输出低电平有效 和4选1数据选择器 74LS153组成如下图的电路,B1、B2和 C1、C2为二组二进制数,试列出真值表,并说明功能。&1ABCLPAB74LS138Y0 Y1 Y2 Y3 Y4 Y5 Y6 A0 1 A2 S1 S2 S
16、3 Y7 11B274LS153SA0 A1 D0 D1 D2 D3 FC2 C1 实用文档.五设计一个监视交通信号灯工作状态的逻辑电路。正常情况下,红、黄、绿灯只有一个亮,否那么视为故障状态,发出报警信号,提醒有关人员修理。要求:1用门电路实现2用 3-8 线译码器实现3用 4 选 1 数据选择器实现。六分别用 74LS153(4 选 1 数据选择器)和 74LS152(8 选 1)实现函数F=AB+BC+AC。七设计一组合电路,要求当输入的 8421BCD 码 DCBA 的数值能被 3 整除时0 作为能被整除处理输出为 1,否那么为 0。(1)用与非门实现上述电路(2)用 8 选 1 数据
17、选择器实现上述电路可附加必要的门 八试用一片 4 选 1 数据选择器,构成一位全减器。全减器的被减数为 Ai,减数为 Bi,低位来的借位为 Bi-1,输出差为 Fi,向高位的借位为 Bi 实用文档.第五章 触发器 一、本章知识点 1、掌握触发器的逻辑功能其中JK 触发器逻辑功能最强 2、掌握触发器的特性方程 3、触发器的相互转换方法JK、D 转换成其它类型触发器 4、掌握 JK、D 触发器的动作特点主从、边沿、维持阻塞触发器 5、掌握由 JK、D 触发器等构成的电路分析及工作波形绘制 二、例题 一概念题 1触发器按逻辑功能的不同可分为 触发器等几种类型。2假设将 D 触发器的输入端 D 与输出
18、端 Q 相连,那么此触发器具有 触发器的逻辑功能。3JK、RS、T 三种类型触发器中,触发器逻辑功能最强。4D 触发器的特征方程为 。5 要把 JK 触发器转换成 T 触发器,只要将 J 与 K 分别与 相连接。6T 触发器的特性方程为 。7根据存储数据的原理不同,触发器可分成 、等两大类。8RS 触发器的特征方程为 。二分析题:1、JK 触发器的触发信号和输入信号如下图。试画出 Q1端的输出波形。所有触发器的初态为 0 实用文档.2、用主从的 D 触发器和边沿触发的 JK 触发器组成的电路如下图。触发信号和输入信号,试画出 Q1、Q2的输出波形。所有触发器的初态为 0 3、维持阻塞 D 触发
19、器组成的电路如下图。触发信号 CP,试画出输出 Y 和 Q1、Q2的波形。所有触发器的初态为 0 4、在以下图所示电路中,输入信号和触发信号,试画出输出端 Y 的波形。所有触发器的初态为 0 实用文档.5、维持阻塞 D 触发器组成的电路如下图。输入信号 V1,试画出输出 VO的波形。触发器的初态为 0 6、触发信号和输入信号,试画出 Q 端的输出波形。触发器的初态为 0 7、边沿触发的 JK 触发器组成的电路如下图。试画出输出 Y1、Y2的波形。触发器的初态为 0 实用文档.8、JK 触发器的触发信号和输入信号如下图。试画出 Q1端的输出波形。所有触发器的初态为 0 9、用维持阻塞 D 触发器
20、组成的电路如下图。触发信号,试画出 Q1、Q2的输出波形。所有触发器的初态为 0 10、JK 触发器的输入电压波形如下图。试画出输出 Q 的波形 触发器的初态为0。实用文档.11、维持阻塞 D 触发器组成的电路如下图。触发信号和输入信号,试画出输出 Y和 Q1、Q2 的波形。所有触发器的初态为 0 实用文档.第六章 时序逻辑电路 一、本章知识点 1、时序逻辑电路通常由组合电路和存储电路两局部组成,而存储电路是必不可少的。2、时序逻辑电路逻辑功能特点:任一时刻的输出信号不仅取决于当时的输入信号,且取决于电路原来的状态。3、米利、穆尔型Mealy Moore时序逻辑电路的概念。4、熟练掌握根据单片
21、集成计数器的功能表构成 N 进制计数器的方法(置 0法、置数法、74LS160、74LS161、74LS162,注意同步、异步的区别)5、熟练掌握用 JK、D 触发器构成的同步时序逻辑电路的分析方法 6、熟练掌握用 JK、D 触发器设计同步计数器的方法 二、练习题举例 一概念题 1一个具体的时序电路,不管其结构形式如何,其中 电路是必不可少的。2为保证由反相器构成的多谐振荡器能正常工作,反相器的反应电阻所选取的阻值,定要使电路的静态工作点位于反相器传输特性的 区。3在米利MENLY型电路中,输出信号不仅取决于存储电路的状态,而且取决于 。4某一多谐振荡器输出信号的频率为 1MHZ,其占空比为5
22、1,那么此信号一周期中高电平的宽度是 s。5根据输出信号的特点,将时序电路划分为 二种类型。二分析题:1、分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。实用文档.2分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。3分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。4分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。实用文档.5、分别用置数法和置 0 法将十进制
23、计数器 74LS160 接成九进制计数器。6、由 4 位同步二进制计数器 74LS162 组成的可变进制计数器如下图。试分析当控制变量 A 为 1 和 0 时电路各为几进制计数器,并画出状态转换图。7由 4 位同步二进制计数器 74LS161 和 4 位二进制数字比拟器 74LS85 组成的计数器如下图。试分析这是一个模几的计数器,并画出状态转换图。8、用 JK 触发器按 8421 码设计一个同步六进制加法计数器,以 000 为起始状态编码。思考:按 8421 码设计一个同步六进制减法计数器,或设计一个同步循环码八进制计数器,其状态 S0、S1、S2、S3、S4、S5、S6、S7的编码分别为
24、000、001、011、010、110、111、101、100。可参考 P277 例 5.4.1 实用文档.第七章 脉冲波形的产生和整形 一、本章知识点 1、用 CMOS 门构成的施密特电路的分析与计算。2、微分型和积分型二种单稳态电路的比拟,前者波形好但抗干扰差,后者波形差但抗干扰好。3、晶体振荡器的振荡频率等于晶体的固有频率。4、占空比的定义。5、用施密特电路构成的多谐振荡器的分析。6、555 定时器构成的施密特电路的分析与计算。7、555 定时器构成的单稳态电路的分析与计算。8、555 定时器构成的多谐振荡器的分析与计算。二、例题 一概念题 1在脉冲产生与变换电路中,没有稳态的电路是 ,
25、有一个稳态的电路是 ,有二个稳态的电路是 ,工作过程中不需要外触发信号的电路是 。2石英晶体多谐振荡器的振荡频率取决于 。3单稳态输出的脉冲宽度仅取决于 。4施密特触发器能将边沿变化缓慢的信号波形整形为 。5在微分型与积分型这二种类型的单稳态触发器中,单稳态触发器抗干扰能力较强。6某多谐振荡器输出信号频率为 1KHZ,q=0.4,输出信号低电平的宽度为 ms。二分析题 1 图示施密特电路中,R1=10K,R2=20K,G1 和 G2 是 CMOS 反相器,VDD=10V。求:1VT+、VT-及VT 实用文档.2画出 V0波形 2以下图是延迟报警器。当开关 S 断开后,经一定的延迟时间后扬声器发
26、声。试求延迟时间的具体数值和扬声器发出声音的频率。图中G1 是 CMOS 反相器,输出的高、低电平分别为 12V 和 0V。3图示电路中 RdCdR1C,twi=1.2s;试求:1对应 Vi画出图中 V2、V6、V3的波形,2LED 亮多长时间后自动熄灭,3如果 RdCdRdCd,试对应 Vi画出 V3的波形。实用文档.4二片 555 构成图示电路。试问:1在图示元件参数下,估算 V01、V02端的振荡周期 T 各为多少?2定性画出 V01、V02的波形,说明电路具备何种功能?5分析图示电路,假设要求开关 S 接通并立即断开后,扬声器能以 1.2KHz 的实用文档.频率持续响 10s,试简述电
27、路工作原理,并确定图中 R1、R2 的阻值。实用文档.Flash Memory:同 E2PROM 第八章 半导体存储器 一、本章知识点 1、存储器的分类及每种类型的特点 掩模 ROM:信息出厂时已固化在里面,用户无法更改。PROM:信息由用户写入,只能写一次,不能改写。ROM EPROM:信息由用户写入,可用光擦除后重写。E2PROM:信息由用户写入,可用电擦除后重写。SRAM:靠触发器存储信息,不需刷新。RAM DRAM:利用 MOS 管栅电容存储信息,需要刷新。2、掌握存储器电路的结构框图,对框内具体情况有一个大概的了解 3、了解存储器相关名词术语,如地址数、字数、字长、数据线及容量等 4
28、、掌握存储器容量扩展方法。5、掌握用 ROM 构成组合逻辑函数的方法及 ROM 构成的组合电路的分析。二、例题 一、概念题 1、某存储器标有 1K4 字样,答复以下问题:1该存储器有几条地址线?2该存储器能存储多少个字?3每个字长是几位?4该存储器有几条数据线?5该存储器的容量是多少位?2、ROM 由哪几局部组成?各局部的作用是什么?3、在 PROM、EPROM、E2PROM 及 Flash Memory 四种存储器中,可用光改写的是哪种?4、哪些类型的 ROM 可用来设计组合电路?组合电路的输入变量及输出变量如何安排?5、根据存储数据原理的不同,RAM 可分为哪几种?它们存储数据的原理分别是
29、什么?存储器 实用文档.6动态触发器存储数据的原理是什么?7掩模 ROM、PROM、EPROM、E2PROM、Flash Memory 这五种只读存储器中哪些可用电信号擦除?二分析题 1试用 4 片 2114 和译码器组成 4K4 的 RAM,其中 2114 是 1K4 的 RAM。2图示电路是用 ROM 组成的逻辑电路,分析其功能。3用 ROM 设计一个组合逻辑电路,用来产生以下一组逻辑函数 DCBAYABCDYDCADBADCBCBAYACDABDBCDABCY4321 实用文档.4试用 ROM 设计一个 1 位全加器电路。1列出全加器的真值表。2分别写出“和及“进位的最小项之和的表达式。
30、3画出 ROM 的点阵图。实用文档.第九章 可编程逻辑器件 一、本章知识点 PLD,PAL,GAL,FPGA,CPLDP445 下的中文含义是什么。PAL 编程的组合电路、时序电路分析 用 PAL 设计组合电路、时序电路 二、例题 1分析以下图由 PAL 构成的组合逻辑电路,输入 A1,A0;B1,B0;输出 Y3,Y2,Y1,Y0;试分析电路,画出真值表,总结电路功能。实用文档.2图示 PAL 编程电路,试分别分析 I1=1 及 I1=0 时电路的功能。用图示 PAL 设计以下逻辑函数。23012313QQQQQQQn 201301212QQQQQQQQn 010112311QQQQQQQQ
31、n 010nQQ 23QQC 实用文档.实用文档.第十章 数-模和模-数转换 一、本章知识点 权电阻、倒 T 形 D/A 转换器的原理 双极型 D/A 转换应用电路分析。(题 9.3)D/A 转换器 VO的计算,考虑线性误差后 VO的实际范围 A/D 转换的步骤;A/D 转换的分辨率(根本概念)采样定理的内容和物理含义 并联比拟型、计数型、逐次比拟型、双积分型 A/D 转换器转换速度的比拟 计数型、逐次比拟型 A/D 转换器转换时间的计算 二、例题 一概念题 1对于 n 位的权电阻网络 D/A 转换器,当求和运算放大器的反应电阻为2R时,输出电压的 公式为 V0=。2对于倒 T 型电阻网络 D
32、/A 转换器,其电阻网络中只有 两种阻值的电阻。3一个 4 位 D/A 转换器,满量程电压为 10V,其线性误差为21LSB,当输入为 1100 时,其输出电压实际值的范围为 。4一个 8 位 D/A 转换器,VREF=10V,其线性误差为1LSB,当输入为 10001000 时,其输出电压实际值的范围为 ;其中(10001000)B=()10。5设有一被测量温度的变化范围为 10 0C800 0C,要求分辨率为 1 0C,那么应选用的 A/D转换器的分辨率至少为 位。6某 8 位输出的逐次比拟型 A/D 转换器,假设它使用的时钟频率为 100KHz,那么该 A/D转换 器完成一次 A/D 转
33、换所需要的时间为 。7A/D 转换的过程可分为取样、保持、及编码四步。8采样定理 fs2fimax中的 fimax是指 。9计数式 A/D 转换器中,假设输出的数字信号为 12 位,时钟信号频率为 4MHz,那么完成一次转换的最长时间是 ms?如果希望最大转换时间小于 100us,那么时钟信号的频率应选用 HZ?10一个 8 位 D/A 转换器,假设最小分辨电压 VLSB=20mV,当输入代码为 10010111 时,输实用文档.出电压为 V?该转换器的分辨率是 用百分数表示?二分析题 1D/A 转换器如下图,当1iD时,对应的iS开关接运放-端,0iD时,对应的iS开关接运放端,kRVVREF10,10 (1)、试推算从REFV提供的电流 I;(2)、写出输出电压的表达式,并计算 V0的取值范围,;(3)、该 D/A 电路的分辨率是多少?2.图示由 D/A 转换器 CB7520 和 N 进制计数器构成的波形发生器电路。VVref10,74LS161是二进制加法计数器EP、ET 为选通端,LD为同步预置端,RD为异步清零端。1画出 N 进制计数器的状态转换图。2试对应 CP 波形画出 V0的波形,并标出波形图上各点的电压幅度。实用文档.
限制150内