《《数字电子技术基础》复习指导.docx》由会员分享,可在线阅读,更多相关《《数字电子技术基础》复习指导.docx(39页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实用文档第一章数制与码制第二章逻辑代数根底、本章知识点1数制及不同数制间的转换熟练掌握各种不同数制之间的互相转换。2码制定义、码的表示方法BCD码的定义,常用BCD码特点及表示十进制数的方法3原码、反码、补码的表示方法正数及负数的原码、反码、补码。4逻辑代数的根本公式和常用公式掌握逻辑代数的根本公式和常用公式。5逻辑代数的三个根本定理定义,应用6逻辑函数的表示方法及相互转换7逻辑函数最小项之和的标准形式8逻辑函数的化简公式法化简逻辑函数卡诺图法化简逻辑函数的根本原理及化简方法二、例题一概念题1数字信号是指在和数量上都是离散的信号。2BCD码是指用二进制数码表示一位十进制数。3一个三位十进制数的
2、余3BCD码是100100111010,那么与它相应的8421BCD码是。4.#aaY=AB+ABMffo5如果两个表达式相等,那么它们的对偶式也。6常用的逻辑函数的表示方法有及函数式、逻辑图、卡诺图等。7最简与或表达式的条件,不仅要求其中的乘积项最少,而且要求。8利用卡诺图化简逻辑函数的根本原理就是。9逻辑代数中逻辑变量的取值只有0和1两种可能,它们不再表示数量的大小,二数制转换1. (46.125)10=(2. (13.A)16=(3. (10011.1)2=(只代表二种不同的)2=()8=()16)2=()10)8=()10三写出以下数的八位二进制数的原码、反码、补码原码,就是用最高位表
3、示数符(0表示正数、1表示负数)。正数,原码=反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码+11. -3510=()原码=()反码=()补码2. (+35)10=()原码=()反码=()补码3. (-110101)2=()原码=()反码=()补码4. (+110101)2=()原码=()反码=()补码5. (-17)8=()原码=()反码=()补码四将以下三位BCD码转换为十进制数根据BCD码的编码规那么,四位一组展成对应的十进制数.余3码=2.8421码=1010五分别求以下函数的对偶式Y和反函数Y1. Y=(A+B)C+D2. Y=AB+C+AD六求以下函数的与非-与非
4、式。1. Y=AB+AB七将以下函数展成最小项之和的标准形式2. Y=AB+BC3. Y=S+RQ八用公式法化简以下函数1. Y(A,B,C)=AC+ABIC+BiC+ABC2. Y=AB+AC+BC+CD+D九用卡诺图化简以下逻辑函数1. Y(A,B,C,D)=Zm(2,4,5,6,10,11,12,13,14,15)2. Y(A,B,C,D)=Zm(2,4,6,7,12,15)+Zd(0,1,3,8,9,11)Y(A,B,C,D)=Zm(0,1,2,5,7,8,9)3.#:AB+AC=0/fW#its1各类门电路的符号及功能;2TTL电路的外特性及其应用3CMOS电路的外特性及其应用x,#
5、W(i)1、熟记各种功能门电路的逻辑符号。2、熟记TTL、CMOS门的主要电气参数上下电平的典型值、转折电压值。3、正确理解噪声容限的概念。4、正确理解哪些TTL门电路可以将输出端并联使用。5、正确理解门电路多余输入端的处理方法应该接什么逻辑电平。6、熟练掌握TTL门电路输入端的负载特性,开门电阻值、关门电阻值,会判断输入端在接不同负载电阻时所对应的相应逻辑值。7、熟练掌握TTL门电路的输入端电压电流关系特性在输入高、低电平时相应的电流方向及大小。8、熟练掌握TTL门电路的输出端电压电流关系特性在输出高、低电平时相应的电流方向及大小。9、会判断负逻辑的门电路转换成正逻辑时门电路新的逻辑功能。1
6、0、会比拟TTL电路系列产品74、74H、74S、74LS的性能工作速度、功耗。11、熟记集电极开路门、三态门、CMOS传输门的功能及逻辑符号。12、正确理解集电极开路的门电路OC门使用时时需要外接电源和限流电阻,输出端能并联使用实现“线与的工作特点。13、会根据使能端逻辑值判断三态门的工作状态,会根据控制端逻辑值判断CMOS传输门的工作状态。14、正确理解CMOS传输门输入、输出端可以互换使用、实现数据双向传输的特点;CMOS传输门又称为电子模拟开关,可用来传输连续变化的模拟电压信号,正确理解其电路的根本组成。(r)MWW熟练掌握各种功能门电路的逻辑功能。熟练掌握TTL门电路输入端的负载特性
7、、输入/输出端的电压电流关系特性,会判断各种情况下输入端的逻辑值。熟练掌握集电极开路门的线与结构、三态门工作状态的判断、CMOS传输门工作状态的判断。在掌握以上知识点的前提下,具备以下分析能力:1、根据各种门电路的给定接法,写出相应的输出逻辑表达式。2、根据各种门电路的给定接法,求出相应的输出逻辑值。3、根据各种门电路的给定接法、及输入波形,画出相应的输出波形。4、分析给定的各种门电路的接法,指出电路中存在的问题并改正。HJ一概念题1假设以输出的高电平表示逻辑1,以低电平表示逻辑0,那么称这种表示方法为逻辑。2TTL与非门多余输入端应该接。3TTL或非门多余的输入端应该接。4对于TTL门电路,
8、在保证输出高、低电平根本不变的条件下,输入电平的允许波动范围称之为。5利用三态门电路可以实现数据的传输。6集电极开路的门电路OC门能实现“线与,但这种门电路工作时需要外接才能正常工作。7在各种TTL门电路中,可以将输出端并联使用的是门。8TTL电路的74、74H、74S、74LS几个系列产品中,系列产品工作速度快,功耗小。9工厂在组装和调试由CMOS器件构成的电路时,把电烙铁接地的目的10CMOS传输门属于双向器件,所以它的可以互易使用。11电子模拟开关用来传输连续变化的模拟电压信号,它的根本电路是由组成的。二指出以下图中由TTL门电路组成的逻辑电路的输出是什么高电平、低电VillOkQ三以下
9、图电路均由TTL门组成,RON=2K,ROFF=0.7K,试分别写出输出函数的表达式。四图示TTL门电路的输入端波形,试分别画出Y1、Y2、Y3、Y4的输出波形五CMOS逻辑电路如下图,试写出输出逻辑函数Y1、Y2的表达式六TTL门电路如下图。1图中多余输入端B应接。2为使图中电路F1=f(A,C)正常工作,该电路是否还有错误?为什么?如有错误,请改正。在上述1、2问题解决后:3如A=1、C=0,1门输出Y,F=1,F=1七逻辑电路如下图,试分别写出Y1、Y2、Y3、Y4的输出逻辑值如A=1、C=1,1门输出Y第四章组合逻辑电路#(-)m1 .组合电路:电路在任一时刻输出仅取决于该时刻的输入,
10、而与电路原来的状态无关。电路结构特点:只有门电路,不含存储记忆单元。2 .编码器的逻辑功能:把输入的每一个高、低电平信号编成一个对应的二进制代码。优先编码器:几个输入信号同时出现时,只对其中优先权最高的一个进行编码。3 .译码器的逻辑功能:输入二进制代码,输出高、低电平信号。显示译码器:半导体数码管(LED数码管)、液晶显示器(LCD)4 .数据选择器:从一组输入数据中选出某一个输出的电路,也称为多路开关。5 .加法器半加器:不考虑来自低位的进位的两个1位二进制数相加的电路。全加器:带低位进位的两个1位二进制数相加的电路。超前进位加法器与串行进位加法器相比虽然电路比拟复杂,但其速度快。6 .数
11、值比拟器:比拟两个数字大小的各种逻辑电路。7 .组合逻辑电路中的竞争一冒险现象竞争:门电路两个输入信号同时向相反跳变(一个从1变0,另一个从0变1)的现象。竞争-冒险:由于竞争而在电路输出端可能产生尖峰脉冲的现象。消除竞争一冒险现象的方法:接入滤波电容、引入选通脉冲、修改逻辑设计(xwm&ia#分析步骤:1 .由图写出逻辑函数式,并作适当化简;注意:写逻辑函数式时从输入到输出逐级写出。2 .由函数式列出真值表;3 .#Wfc&:oc=wm&iwiw:1 .#m:m-#&i#AAA;(2)#M:Mt#!#MAUIMW#OJffi01AAo(3)mMA2 .*MAAAMtMAMA-MA,WAO3
12、.m可选用小规模门电路,中规模常用组合逻辑器件或可编程逻辑器件。4 .MWA(i)WW#awiAAMA-AmAfeMo(2)mSffimAwwmm5MAi?m#Aarnm(A)ffiSm#lAMtWMACFQiQiR-dEPLTetd0Djd2DhC6、由4位同步二进制计数器74LS162组成的可变进制计数器如下图。试分析当控制变量A为1和0时电路各为几进制计数器,并画出状态转换图。7由4位同步二进制计数器74LS161和4位二进制数字比拟器74LS85组成的计数器如下图。试分析这是一个模几的计数器,并画出状态转换图。8、用JK触发器按8421码设计一个同步六进制加法计数器,以000为起始状态
13、编码。思考:按8421码设计一个同步六进制减法计数器,或设计一个同步循环码八进制计数器,其状态S0、S1、S2、S3、S4、S5、S6、S7的编码分别为000、001、011、010、110、111、101、100。可参考P277例5.4.1第七章脉冲波形的产生和整形一、本章知识点1、用CMOS门构成的施密特电路的分析与计算。2、微分型和积分型二种单稳态电路的比拟,前者波形好但抗干扰差,后者波形差但抗干扰好。3、晶体振荡器的振荡频率等于晶体的固有频率。4、占空比的定义。5、用施密特电路构成的多谐振荡器的分析。6、555定时器构成的施密特电路的分析与计算。7、555定时器构成的单稳态电路的分析与
14、计算。8、555定时器构成的多谐振荡器的分析与计算。二、例题一概念题1在脉冲产生与变换电路中,没有稳态的电路是,有一个稳态的电路是,有二个稳态的电路是,工作过程中不需要外触发信号的电路是。2石英晶体多谐振荡器的振荡频率取决于。3单稳态输出的脉冲宽度仅取决于。4施密特触发器能将边沿变化缓慢的信号波形整形为。5在微分型与积分型这二种类型的单稳态触发器中,单稳态触发器抗干扰能力较强。6某多谐振荡器输出信号频率为1KHZ,q=0.4,输出信号低电平的宽度为ms。二分析题1图示施密特电路中,R1=10K,R2=20K,G1和G2是CMOS反相器,VDD=10V。求:1VT+、VT-及VT2画出V0波形2
15、以下图是延迟报警器。当开关S断开后,经一定的延迟时间后扬声器发声。试求延迟时间的具体数值和扬声器发出声音的频率。图中G1是CMOS反相器,输出的高、低电平分别为12V和0V。3图示电路中RdCdR1C,twi=1.2s;试求:1对应Vi画出图中V2、V6、V3的波形,2LED亮多长时间后自动熄灭,3如果RdCdRdCd,试对应Vi画出V3的波形5分析图示电路,假设要求开关S接通并立即断开后,扬声器能以1.2KHz的频率持续响10s,试简述电路工作原理,并确定图中R1、R2的阻值第八章半导体存储器一、本章知识点1、存储器的分类及每种类型的特点掩模ROM:信息出厂时已固化在里面,用户无法更改。RO
16、MPROM:信息由用户写入,只能写一次,不能改写。EPROM:信息由用户写入,可用光擦除后重写。存储器E2PROM:信息由用户写入,可用电擦除后重写。FlashMemory:同E2PROMRAMSRAM:靠触发器存储信息,不需刷新。DRAM:利用MOS管栅电容存储信息,需要刷新。2、掌握存储器电路的结构框图,对框内具体情况有一个大概的了解3、了解存储器相关名词术语,如地址数、字数、字长、数据线及容量等4、掌握存储器容量扩展方法。5、掌握用ROM构成组合逻辑函数的方法及ROM构成的组合电路的分析。二、例题一、概念题1、某存储器标有1K4字样,答复以下问题:1该存储器有几条地址线?2该存储器能存储
17、多少个字?3每个字长是几位?4该存储器有几条数据线?5该存储器的容量是多少位?2、ROM由哪几局部组成?各局部的作用是什么?3、在PROM、EPROM、E2PROM及FlashMemory四种存储器中,可用光改写的是哪种?4、哪些类型的ROM可用来设计组合电路?组合电路的输入变量及输出变量如何安排?5、根据存储数据原理的不同,RAM可分为哪几种?它们存储数据的原理分别是什么?6动态触发器存储数据的原理是什么?7掩模ROM、PROM、EPROM、E2PROM、FlashMemory这五种只读存储器中哪些可用电信号擦除?二分析题1试用4片2114和译码器组成4K4的RAM,其中2114是1K4的R
18、AM。2图示电路是用ROM组成的逻辑电路,分析其功能3用ROM设计一个组合逻辑电路,用来产生以下一组逻辑函数Y=ABC+BCD+ABD+ACD1 Y=ABC+BCD+ABD+ACD2Y=ABCD3 Y=ABCD44试用ROM设计一个1位全加器电路。1列出全加器的真值表2分别写出“和及“进位的最小项之和的表达式。3画出ROM的点阵图。第九章可编程逻辑器件一、本章知识点PLD,PAL,GAL,FPGA,CPLDP445下的中文含义是什么PAL编程的组合电路、时序电路分析用PAL设计组合电路、时序电路二、例题1分析以下图由PAL构成的组合逻辑电路,输入A1,A0;B1,B0;输出Y3,Y2,Y1,Y
19、0;试分析电路,画出真值表,总结电路功能。2图示PAL编程电路,试分别分析I1=1及I1=0时电路的功能用图示PAL设计以下逻辑函数。Qn+1=QQQQ+QQ3321032Qn+1=QQQ+Q+QQQ22103102Q+1=QQQ+QQ+QQ13211010qn+1=QoC=QQ32.Mi实用文档第十章数-模和模-数转换一、本章知识点权电阻、倒T形D/A转换器的原理双极型D/A转换应用电路分析。(题9.3)D/A转换器VO的计算,考虑线性误差后VO的实际范围A/D转换的步骤;A/D转换的分辨率(根本概念)采样定理的内容和物理含义并联比拟型、计数型、逐次比拟型、双积分型A/D转换器转换速度的比拟
20、计数型、逐次比拟型A/D转换器转换时间的计算二、例题一概念题1对于n位的权电阻网络D/A转换器,当求和运算放大器的反应电阻为R2时,输出电压的公式为V0=。2对于倒T型电阻网络D/A转换器,其电阻网络中只有两种阻值的电阻。3一个4位D/A转换器,满量程电压为10V,其线性误差为12LSB,当输入为1100时,其输出电压实际值的范围为。4一个8位D/A转换器,V=10V,其线性误差为1LSB,当输入为10001000时,其输出REF电压实际值的范围为;其中(10001000)B=()10。5设有一被测量温度的变化范围为100C8000C,要求分辨率为10C,那么应选用的A/D转换器的分辨率至少为
21、位。6某8位输出的逐次比拟型A/D转换器,假设它使用的时钟频率为100KHz,那么该A/D转换器完成一次A/D转换所需要的时间为。7A/D转换的过程可分为取样、保持、及编码四步。8采样定理fs2fimax中的fimax是指。9计数式A/D转换器中,假设输出的数字信号为12位,时钟信号频率为4MHz,那么完成一次转换的最长时间是ms?如果希望最大转换时间小于100us,那么时钟信号的频率应选用HZ?10一个8位D/A转换器,假设最小分辨电压VLSB=20mV,当输入代码为10010111时,输出电压为V?该转换器的分辨率是用百分数表示?二分析题1. D/ASTS,!D=1,WSffgstt-S,D=0,awSffgiiii&+,(V=-10V,R=10k)REF(1)、试推算从V提供的电流I;REF(2)、写出输出电压的表达式,并计算V0的取值范围,;(3)、该D/A电路的分辨率是多少?2. S*D/A#&SCB7520N#&SmWXK.V=-10V,74LS161ref是二进制加法计数器EP、ET为选通端,LD为同步预置端,RD为异步清零端。1画出N进制计数器的状态转换图。2试对应CP波形画出V0的波形,并标出波形图上各点的电压幅度。0000
限制150内