[精选]CMOS集成电路制造工艺教材.pptx
《[精选]CMOS集成电路制造工艺教材.pptx》由会员分享,可在线阅读,更多相关《[精选]CMOS集成电路制造工艺教材.pptx(93页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第6章 CMOS集成电路制造工艺第6章 CMOS集成电路制造工艺6.1 CMOS工艺6.2 CMOS幅员设计6.3 封装技术3木版年画画稿刻版套色印刷4半导体芯片制作过程5硅片wafer的制作6掩模版mask,reticle的制作7外延衬底的制作8集成电路加工的基本操作1、形成薄膜二氧化硅、多晶硅、金属等薄层2、形成图形器件和互连线3、掺 杂调整器件特性91、形成图形半导体加工过程:将设计者提供的集成电路幅员图形复制到硅片上光刻与刻蚀:半导体加工水平决定于光刻和刻蚀所形成的线条宽度10光刻photolithography11曝光exposure12刻蚀etch13光刻的基本原理14正胶和负胶的
2、差异152、薄膜形成:淀积162、薄膜形成:氧化173、掺杂:扩散和注入18从器件到电路:通孔19从器件到电路:互连线20从器件到电路:多层互连21从器件到电路:多层互连22从硅片到芯片:加工后端23从硅片到芯片:加工后端24从硅片到芯片:加工后端6.1 CMOS工艺6.1.1 基本工艺步骤6.1.2 n阱CMOS工艺流程6.1.3 硅基CMOS中的闩锁效应6.1.4 先进的CMOS工艺6.1.1 基本工艺步骤1 氧化CMOS集成电路中SiO2层的主要作用:做MOS晶体管的栅绝缘介质;做杂质扩散和离子注入的掩蔽层和阻挡层;做MOS晶体管之间的隔离介质;做多晶硅、金属等互连层之间的绝缘介质;做芯
3、片外表的钝化层。热氧化法:干氧、湿氧、干氧-湿氧-干氧交替氧化6.1.1 基本工艺步骤2 淀积通过物理或化学的方法把另一种物质淀积在硅片外表形成薄膜低温。物理气相淀积Physical Vapor Deposition,PVD蒸发溅射化学气相淀积Chemical Vapor Deposition,CVD6.1.1 基本工艺步骤3 光刻和刻蚀把掩膜版上的图形转移到硅片。生长一层SiO2薄膜;在硅外表均匀涂抹一层光刻胶以负胶为例;盖上掩膜版进行光照,使掩膜版上亮的Clear区域对应的光刻胶被曝光,而掩膜版上暗的Dark区域对应的光刻胶不能被曝光。6.1.1 基本工艺步骤3 光刻和刻蚀 把未被曝光的胶
4、去掉,显影后掩膜版上的图形转移到光刻胶上;采用湿法刻蚀或干法刻蚀去除没有光刻胶保护的SiO2;去除残留在硅片上的所有光刻胶,完成幅员图形到硅片图形的转移。6.1.1 基本工艺步骤3 光刻和刻蚀光刻胶负胶:曝光前可溶于某种溶液而曝光后变为不可溶;正胶:曝光前不溶于某种溶液而曝光后变为可溶;通常正胶的分辨率高于负胶。6.1.1 基本工艺步骤4 扩散和离子注入在硅衬底中掺入杂质原子,以改变半导体电学性质,形成pn结、电阻、欧姆接触等结构。扩散:杂质原子在高温下克服阻力进入半导体,并缓慢运动。替位式扩散、间隙式扩散离子注入:将具有很高能量的带电杂质离子射入硅衬底中。需高温退火6.1 CMOS工艺6.1
5、.1 基本工艺步骤6.1.2 n阱CMOS工艺流程6.1.3 硅基CMOS中的闩锁效应6.1.4 先进的CMOS工艺6.1.2 n阱CMOS工艺流程两种器件需要两种导电类型的衬底。在n型衬底上形成p阱,把NMOS管做在p阱里;或在p型衬底上形成n阱,把PMOS管做在n阱里。6.1.2 n阱CMOS工艺流程 准备硅片材料p型晶向硅片 形成n阱热氧化,形成掩蔽层光刻和刻蚀,开出n阱区窗口离子注入并高温退火,形成n阱6.1.2 n阱CMOS工艺流程 场区隔离局部氧化Local Oxidation of Silicon,LOCOS工艺利用有源区掩膜版进行光刻和刻蚀,露出场区场区注入去除光刻胶,场区热生
6、长一层厚的氧化层去除有源区上的保护层场区和有源区的氧化层台阶降低,平整度提高。6.1.2 n阱CMOS工艺流程 形成多晶硅栅热氧化生长栅氧化层CVD淀积多晶硅并离子注入光刻和刻蚀 源漏区n+/p+注入利用同一n+掩膜版,采用负胶和正胶进行两次光刻和刻蚀,分别进行n+注入和p+注入。6.1.2 n阱CMOS工艺流程 形成接触孔CVD淀积绝缘层光刻和刻蚀形成接触孔 形成金属互连淀积金属层光刻和刻蚀形成金属互连6.1.2 n阱CMOS工艺流程 形成钝化层淀积Si3N4或磷硅玻璃光刻和刻蚀,形成钝化图形铝栅工艺:源或漏区与栅之间形成缺口,无法形成连续的沟道。硅栅工艺:“自对准6.1 CMOS工艺6.1
7、.1 基本工艺步骤6.1.2 n阱CMOS工艺流程6.1.3 硅基CMOS中的闩锁效应6.1.4 先进的CMOS工艺6.1.3 硅基CMOS中的闩锁效应寄生晶体管Q1、Q2,寄生电阻Rnw、Rsub构成等效电路Q1和Q2交叉耦合形成正反响回路电流在Q1和Q2之间循环放大VDD和GND之间形成极大的电流,电源和地之间锁定在一个很低的电压维持电压Vh6.1.3 硅基CMOS中的闩锁效应发生闩锁效应后VDD和GND之间的电流-电压特性防止闩锁效应的方法:提高阱区和衬底掺杂浓度;加n+和p+保护环;采用p-外延工艺;采用SOISilicon On InsulatorCMOS工艺。42体硅体硅CMOSC
8、MOS中的闩锁效应中的闩锁效应43闩锁效应闩锁效应:等效电路等效电路Q1Q2Q3Q4VoutVoutRwRs44防止闩锁效应防止闩锁效应的措施的措施1.减小阱区和衬底的寄生电阻减小阱区和衬底的寄生电阻 2.降低寄生双极晶体管的增益降低寄生双极晶体管的增益 3.使衬底加反向偏压使衬底加反向偏压 4.加保护环加保护环5.用外延衬底用外延衬底6.采用采用SOICMOS技术技术 45抑制闩锁效应:抑制闩锁效应:n1、减小寄生电阻、减小寄生电阻n2、降低寄生晶体管增益、降低寄生晶体管增益n3、衬底加反向偏压、衬底加反向偏压464、保护环、保护环475、外延衬底、外延衬底6.1 CMOS工艺6.1.1 基
9、本工艺步骤6.1.2 n阱CMOS工艺流程6.1.3 硅基CMOS中的闩锁效应6.1.4 先进的CMOS工艺49深亚微米深亚微米CMOS结构和工艺结构和工艺50 深亚微米深亚微米CMOS工艺的主要改进工艺的主要改进浅沟槽隔离浅沟槽隔离双阱工艺双阱工艺非均匀沟道掺杂非均匀沟道掺杂 n+/p+两种硅栅两种硅栅极浅的源漏延伸区极浅的源漏延伸区硅化物自对准栅硅化物自对准栅-源源-漏结构漏结构多层铜互连多层铜互连511、浅沟槽隔离、浅沟槽隔离 常规常规CMOSCMOS工艺中的工艺中的LOCOSLOCOS隔离的缺点隔离的缺点外表有较大的不平整度外表有较大的不平整度 鸟嘴使实际有源区面积减小鸟嘴使实际有源区
10、面积减小 高温氧化热应力也会对硅片造成损伤和变形高温氧化热应力也会对硅片造成损伤和变形浅沟槽隔离的优势浅沟槽隔离的优势占用的面积小,有利于提高集成密度占用的面积小,有利于提高集成密度 不会形成鸟嘴不会形成鸟嘴 用用CVDCVD淀积绝缘层从而减少了高温过程淀积绝缘层从而减少了高温过程 52浅沟槽隔离浅沟槽隔离STI光刻胶氮化硅abcd53STI抑制抑制窄沟效应窄沟效应542、外延双阱工艺、外延双阱工艺 常规单阱常规单阱CMOS工艺,阱区浓度较高,使阱内的工艺,阱区浓度较高,使阱内的器件有较大的衬偏系数和源、漏区器件有较大的衬偏系数和源、漏区pn结电容结电容 采用外延双阱工艺的好处采用外延双阱工艺
11、的好处由于外延由于外延层电阻率很高,可以分阻率很高,可以分别根据根据NMOS和和PMOS性能性能优化要求化要求选择适当的适当的n阱和阱和p阱阱浓度度 做在阱内的器件可以减少受到做在阱内的器件可以减少受到粒子粒子辐射的影响射的影响 外延外延衬底有助于抑制体硅底有助于抑制体硅CMOS中的寄生中的寄生闩锁效效应55 3 沟道区的逆向掺杂和环绕掺杂结构沟道区的逆向掺杂和环绕掺杂结构n沟道掺杂原子数的随机涨落引起器件阈值电压参数起伏,因此希望沟道外表低掺杂;体内需要高掺杂抑制穿通电流n逆向掺杂技术利用纵向非均匀衬底掺杂,抑制短沟穿通电流n环绕掺杂技术利用横向非均匀掺杂,在源漏区形成局部高掺杂区56逆向掺
12、杂逆向掺杂n逆向掺杂杂质分布n0.25um工艺100个NMOS器件阈值电压统计结果n器件阈值分布的标准差减小57逆向掺杂:逆向掺杂:Delta沟道技沟道技术术nPMOS沟道区As离子注入nNMOS注硼,硼的氧化增强扩散效应影响杂质分布nDelta沟道技术可以获得较陡峭的纵向低高掺杂分布58横向沟道工程:横向沟道工程:HALO掺杂结构掺杂结构n横向高掺杂区可以抑制源漏pn结耗尽区向沟道内的扩展,减小短沟效应nHalo结构可以利用大角度注入实现59横向沟道工程:横向沟道工程:POCKET掺杂结构掺杂结构604 4、n n、p p两种硅栅两种硅栅 在在CMOS电路中希望电路中希望NMOS和和PMOS
13、的性能对称,这样有的性能对称,这样有利于获得最正确电路性能利于获得最正确电路性能 使使NMOS和和PMOS性能对称很重要的一点是使它们的阈值性能对称很重要的一点是使它们的阈值电压绝对值基本相同电压绝对值基本相同 在同样条件下,如果在同样条件下,如果NMOS和和PMOS都选用都选用n+硅栅,则硅栅,则PMOS的负阈值电压绝对值要比的负阈值电压绝对值要比NMOS的阈值电压大很多的阈值电压大很多 PMOS采用采用p硅栅减小其阈值电压的绝对值,从而获得硅栅减小其阈值电压的绝对值,从而获得和和NMOS采用采用n硅栅对称的性能硅栅对称的性能 615 5、SDESDE结构结构 减小源漏区减小源漏区结深有利于
14、抑制短深有利于抑制短沟效沟效应。问题:问题:简单地减小源、漏区地减小源、漏区结深将使源、漏区寄生深将使源、漏区寄生电阻增大阻增大造成造成MOS晶体管性能退化晶体管性能退化!解决方法:解决方法:使用使用SDE结构,在构,在沟道两端形成极浅的源、漏延沟道两端形成极浅的源、漏延伸区伸区。62SDESDE结深减小趋势结深减小趋势636、硅化物自对准结构、硅化物自对准结构 在在栅极两极两侧形成一定厚形成一定厚度的氧化硅或氮化硅度的氧化硅或氮化硅侧墙,然后淀,然后淀积难熔金属熔金属并和硅反响形成硅化物并和硅反响形成硅化物作用:作用:减小多晶硅减小多晶硅线和和源、漏区的寄生源、漏区的寄生电阻;阻;减小金属减
15、小金属连线与源、漏与源、漏区引区引线孔的接触孔的接触电阻阻硅化物同时淀积在栅电极上和暴露的源、漏区上,因此是自对准结构647、铜互连、铜互连 铜比比铝的的电阻率低阻率低40左右。用左右。用铜互互连代替代替铝互互连可以可以显著减小互著减小互连线的寄生的寄生电阻从而减小互阻从而减小互连线的的RC延延迟 铜易于易于扩散到硅中,会影响器件性能;散到硅中,会影响器件性能;铜还会会对加工加工设备造成造成污染,因此染,因此铜互互连不能用常不能用常规的淀的淀积和干法刻和干法刻蚀方法方法形成形成 铜互连技术特点:铜互连技术特点:显著减小互著减小互连线的寄生的寄生电阻阻与低与低k介介质材料材料结合减小寄生合减小寄
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 精选 CMOS 集成电路 制造 工艺 教材
限制150内