(6)--拓展阅读:加法器电路设计.doc
《(6)--拓展阅读:加法器电路设计.doc》由会员分享,可在线阅读,更多相关《(6)--拓展阅读:加法器电路设计.doc(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
拓展阅读 2 加法器电路设计加法器是计算机中的重要运算部件,其电路设计在硬件课程数字逻辑或电路原理与设计等有关课程中会讨论. 加法器分为半加法器和全加法器两种.1. 半加法器半加法器的输入是加数p和被加数q, 输出是“和”位数S和“进位”数C. 表1 半加法器的输入与输出输入输出pqSC1101101001100000根据真值表易知,S = (p q) (p q) = (p q) (p q), C = p q. 于是,半加法器的电路设计如图1.p qpqS = (p q)( p q)(p q)p qC = p q 图1 半加法器的电路设计 2. 全加法器全加法器的输入是加数p、被加数q和前进位数C, 输出是“和”位数S和新“进位”数D. 表2 全加法器的输入与输出输入输出pqCDS1111111010101101000101110010010010100000根据真值表易知,D = (p q C) (p q C) (p q C) (p q C), p qS = (p q C) (p q C) (p q C) (p q C). 于是,全加法器的电路设计如图2.(p q)( p q)Dpq半加法器SC半加法器图2 全加法器的电路设计
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 拓展 阅读 加法器 电路设计
限制150内