半导体工艺及芯片制造技术问题答案全 .doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《半导体工艺及芯片制造技术问题答案全 .doc》由会员分享,可在线阅读,更多相关《半导体工艺及芯片制造技术问题答案全 .doc(36页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、常用术语翻译active region 有源区2. active component有源器件 3. Anneal退火4. atmospheric pressure CVD (APCVD) 常压化学气相淀积5. BEOL(生产线)后端工序 6. BiCMOS双极CMOS7.bonding wire 焊线,引线8.BPSG 硼磷硅玻璃9.channel length沟道长度10.chemical vapor deposition (CVD) 化学气相淀积11.chemical mechanical planarization (CMP)化学机械平坦化12.damascene 大马士革工艺13.de
2、position淀积 14.diffusion 扩散15.dopant concentration掺杂浓度16.dry oxidation 干法氧化17.epitaxial layer 外延层18.etch rate 刻蚀速率19.fabrication制造20.gate oxide 栅氧化硅21.IC reliability 集成电路可靠性22.interlayer dielectric 层间介质(ILD)23.ion implanter 离子注入机24.magnetron sputtering 磁控溅射25.metalorganic CVD(MOCVD)金属有机化学气相淀积26.pc bo
3、ard 印刷电路板27.plasma enhanced CVD(PECVD) 等离子体增强CVD28.polish 抛光29.RF sputtering 射频溅射30.silicon on insulator绝缘体上硅(SOI)第一章 半导体产业介绍1. 什么叫集成电路?写出集成电路发展的五个时代及晶体管的数量?(15分)集成电路:将多个电子元件集成在一块衬底上,完成一定的电路或系统功能。集成电路 芯片/元件数 产业周期无集成 1 1960年前 小规模(SSI) 2到50 20世纪60年代前期 中规模(MSI) 50到5000 20世纪60年代到70年代前期大规模(LSI) 5000到10万
4、20世纪70年代前期到后期 超大规模(VLSI) 10万到100万 20世纪70年代后期到80年代后期甚大规模(ULSI) 大于100万 20世纪90年代后期到现在2. 写出IC 制造的个步骤?(15分) Wafer preparation(硅片准备) Wafer fabrication (硅片制造) Wafer test/sort (硅片测试和拣选) Assembly and packaging (装配和封装) Final test(终测)3. 写出半导体产业发展方向?什么是摩尔定律?(15分)发展方向:提高芯片性能提升速度(关键尺寸降低,集成度提高,研发采用新材料),降低功耗。提高芯片可靠
5、性严格控制污染。降低成本线宽降低、晶片直径增加。摩尔定律指:IC 的集成度将每隔一年翻一番。1975年被修改为: IC 的集成度将每隔一年半翻一番。4. 什么是特征尺寸CD?(10分)最小特征尺寸,称为关键尺寸(Critical Dimension,CD)CD常用于衡量工艺难易的标志。 5. 什么是More moore定律和More than Moore定律?(10分)“More Moore”指的是芯片特征尺寸的不断缩小。从几何学角度指的是为了提高密度、性能和可靠性在晶圆水平和垂直方向上的特征尺寸的继续缩小。 与此关联的3D结构改善等非几何学工艺技术和新材料的运用来影响晶圆的电性能。“More
6、 Than Moore”指的是用各种方法给最终用户提供附加价值,不一定要缩小特征尺寸如从系统组件级向3D集成或精确的封装级(SiP)或芯片级(SoC)转移。 6. 名词解释:high-k; low-k; Fabless; Fablite; IDM; Foundry;Chipless(20分)high-k:高介电常数。low-k:低介电常数。Fabless:IC 设计公司,只设计不生产。Fablite:轻晶片厂,有少量晶圆制造厂的IC公司。IDM:集成器件制造商 (IDM-Integrated Device Manufactory Co.),从晶圆之设计、制造到以自有品牌行销全球皆一手包办。Fo
7、undry:标准工艺加工厂或称专业代工厂商。Chipless:既不生产也不设计芯片,而是设计IP内核,授权给半导体公司使用。7. 例举出半导体产业的8种 不同职业 并简要描述. (15分)1.硅片制造技师:负责操作硅片制造设备。一些设备维护以及工艺和设备的基本故障查询。2.设备技师:查询故障并维护先进设备系统,保证在硅片制造过程中设备能正确运行。3.设备工程师:从事确定设备设计参数和优化硅片生产的设备性能。4.工艺工程师:分析制造工艺和设备的性能以确定优化参数设置。5.实验室技师:从事开发实验室工作,建立并进行试验。6:成品率/失效分析技师:从事与缺陷分析相关的工作,如准备待分析的材料并操作分
8、析设备以确定在硅片制造过程中引起问题的根源。7.成品率提高工程师:收集并分析成品率及测试数据以提高硅片制造性能。8.设施工程师:为硅片制造厂的化学材料、净化空气及常用设备的基础设施提供工程设计支持。第二章 半导体材料特性 第五章 半导体制造中的化学品 第六章 硅片制造中的玷污控制1.最通常的半导体材料是什么?该材料使用最普遍的原因是什么?(第二章)(10分)答:最通常的半导体材料是硅。原因:1.硅的丰裕度;2.更高的融化温度允许更高的工艺容限;3.更宽的工作温度范围;4.氧化硅的自然生成.2.砷化镓相对于硅的优点是什么?(第二章)(5分)答:砷化镓具有比硅更高的电子迁移率,因此多数载流子也移动
9、得比硅中的更快。砷化镓也有减小寄生电容和信号损耗的特性。这些特性使得集成电路的速度比由硅制成的电路更快。GaAs器件增进的信号速度允许它们在通信系统中响应高频微波信号并精确地把它们转换成电信号。硅基半导体速度太慢以至于不能响应微波频率。砷化镓的材料电阻率更大,这使得砷化镓衬底上制造的半导体器件之间很容易实现隔离,不会产生电学性能的损失。3.描述在硅片厂中使用的去离子水的概念。(第五章)(5分)答:去离子水:在半导体制造过程中广泛使用的溶剂,在它里面没有任何导电的离子。DIWater的PH值为7,既不是酸也不是碱,是中性的。它能够溶解其他物质,包括许多离子化合物和供价化合物。当水分子(H2O)溶
10、解离子化合物时,它们通过克服离子间离子键使离子分离,然后包围离子,最后扩散到液体中。4.例举出硅片厂中使用的五种通用气体。(第五章)(5分)答:氧气(O2)、氩气(Ar)、氮气(N2)、氢气(H2)和氦气(He)5.对净化间做一般性描述。(第六章)(10分)答:净化间是硅片制造设备与外部环境隔离,免受诸如颗粒、金属、有机分子和静电释放(ESD)的玷污。一般来讲,那意味着这些玷污在最先进测试仪器的检测水平范围内都检测不到。净化间还意味着遵循广泛的规程和实践,以确保用于半导体制造的硅片生产设施免受玷污。6.什么是硅片的自然氧化层?由自然氧化层引起的三种问题是什么?(第六章)(10分)答:自然氧化层
11、:如果曝露于室温下的空气或含溶解氧的去离子水中,硅片的表面将被氧化。这一薄氧化层称为自然氧化层。硅片上最初的自然氧化层生长始于潮湿,当硅片表面暴露在空气中时,一秒钟内就有几十层水分子吸附在硅片上并渗透到硅表面,这引起硅表面甚至在室温下就发生氧化。自然氧化层引起的问题是:将妨碍其他工艺步骤,如硅片上单晶薄膜的生长和超薄氧化层的生长。另一个问题在于金属导体的接触区,如果有氧化层的存在,将增加接触电阻,减少甚至可能阻止电流流过。对半导体性能和可靠性有很大的影响7.例举硅片制造厂房中的7种玷污源。(第六章)(10分)答:硅片制造厂房中的七中沾污源:(1)空气:净化级别标定了净化间的空气质量级别,它是由
12、净化室空气中的颗粒尺寸和密度表征的;(2)人:人是颗粒的产生者,人员持续不断的进出净化间,是净化间沾污的最大来源;(3)厂房:为了是半导体制造在一个超洁净的环境中进行,有必要采用系统方法来控制净化间区域的输入和输出;(4)水:需要大量高质量、超纯去离子水,城市用水含有大量的沾污以致不能用于硅片生产。去离子水是硅片生产中用得最多的化学品(5)工艺用化学品:为了保证成功的器件成品率和性能,半导体工艺所用的液态化学品必须不含沾污;(6)工艺气体:气体流经提纯器和气体过滤器以去除杂质和颗粒;(7)生产设备:用来制造半导体硅片的生产设备是硅片生产中最大的颗粒来源。8.解释空气质量净化级别。(第六章)(5
13、分)答:净化级别标定了净化间的空气质量级别,它是由净化室空气中的颗粒尺寸和密度表征的。这一数字描绘了要怎样控制颗粒以减少颗粒玷污。净化级别起源于美国联邦标准2009.如果净化间级别仅用颗粒数来说明,例如1级净化间,则只接受1个0.5um的颗粒。这意味着每立方英尺中尺寸等于或大于0.5um的颗粒最多允许一个。9.描述净化间的舞厅式布局。(第六章)(10分)答:净化间的舞厅式布局为大的制造间具有10000级的级别,层流工作台则提供一个100级的生产环境。10.解释水的去离子化。在什么电阻率级别下水被认为已经去离子化?(第六章)(10分)答:用以制造去离子水的去离子化过程是指,用特制的离子交换树脂去
14、除电活性盐类的离子。18M-cm电阻率级别下水被认为已经去离子化。11.描述RCA清洗工艺。(第六章)(10分)答:工业标准湿法清洗工艺称为RCA清洗工艺,由美国无线电公司(RCA)于20世纪60年代提出。RCA湿法清洗由一系列有序的浸入两种不同的化学溶液组成:1号标准清洗液(SC-1)和2号标准清洗液(SC-2)。SC-1的化学配料为NH4OH/H2O2/H2O这三种化学物按1:1:5到1:2:7的配比混合,它是碱性溶液,能去除颗粒和有机物质,SC-1湿法清洗主要通过氧化颗粒或电学排斥起作用。SC-2的组分是HCL/H2O2/H2O,按1:1:6到1:2:8的配比混合,用于去除硅片表面的金属
15、。改进后的RCA清洗可在低温下进行,甚至低到45摄氏度12.例出典型的硅片湿法清洗顺序。(第六章)(10分)硅片清洗步骤:(1)H2SO4/H2O2(piranha):有机物和金属;(2)UPW清洗(超纯水):清洗;(3)HF/H2O(稀HF):自然氧化层;(4)UPW清洗:清洗;(5)NH4OH/H2O2/H2O(SC-1):颗粒;(6)UPW清洗:清洗;(7)HF/H2O:自然氧化层;(8)UPW清洗:清洗;(9)HCL/H2O2/H2O(SC-2):金属;(10)UPW清洗:清洗;(11)HF/H2O:自然氧化层;(12)UPW清洗:清洗;(13)干燥:干燥第三章 器件技术基础1.按构成
16、集成电路基础的晶体管分类可以将集成电路分为哪些类型?每种类型各有什么特征?(40分)答:分为三种,双极集成电路,MOS集成电路,双极-MOS(BiMOS)集成电路。双极集成电路:采用的有源器件是双极晶体管,特点:速度高,驱动能力强,但功耗大,集成能力低。MOS集成电路:采用的有源器件是MOS晶体管,特点:输入阻抗高,抗干扰能力强,功耗小,集成度高。双极-MOS(BiMOS)集成电路:同时包含双极和MOS晶体管,特点:综合了速度高,驱动能力强,抗干扰能力强,功耗小,集成度高的优点,但制造工艺复杂。2. 什么是无源元件?例举出两个无源元件的例子。什么是有源元件?例举出两个有源元件的例子。(30分)
17、答:无源元件:在不需要外加电源的条件下,就可以显示其特性的电子元件。这些元件无论如何和电源相连,都可以传输电流。如电阻,电容。有源元件:内部有电源存在,不需要能量的来源而实行它特定的功能,而且可以控制电流方向,可放大信号。如二极管,晶体管。3. 什么是CMOS技术?什么是 ASIC?(30分答:CMOS(互补型金属氧化物半导体)技术:将成对的金属氧化物半导体场效应晶体管(MOSFET)集成在一块硅片上。使集成电路有功耗低,工作电压范围宽,逻辑摆幅大,使电路抗干扰能力强,隔离栅结构使CMOS器件的输入电阻极大,从而使CMOS期间驱动同类逻辑门的能力比其他系列强得多。ASIC:(Applicati
18、on Specific Integrated Circuits)专用集成电路,是指应特定用户要求或特定电子系统的需要而设计、制造的集成电路。优点是:体积小,重量轻,功耗低,可靠性好,易于获得高性能,保密性好,大批量应用时显著降低成本。第四章 硅和硅片制备1.例举得到半导体级硅的三个步骤。半导体级硅的纯度能达到多少?(50分)第一步:用碳加热硅石来制备冶金级硅第二步:通过化学反应将冶金级硅提纯以生成三氯硅烷第三步:利用西门子方法,通过三氯硅烷和氢气反应来生产半导体级硅纯度能达到99.%2. 将圆柱形的单晶硅锭制备成硅片需要哪些工艺流程?(30分)整形处理,切片,磨片和倒角,刻蚀,抛光,清洗,硅片
19、评估,包装3.什么是外延层?为什么硅片上要使用外延层?(20分)外延层是指在硅的外延中以硅基片为籽晶生长一薄膜层,新的外延层会复制硅片的晶体结构,并且结构比原硅片更加规则。外延为器件设计者在优化器件性能方面提供了很大的灵活性,例如可以控制外延层掺杂厚度、浓度、轮廓,而这些因素与硅片衬底无关的,这种控制可以通过外延生长过程中的掺杂来实现。外延层还可以减少CMOS器件中的闩锁效应。第七章 测量学和缺陷检查 第八章 工艺腔中的气体控制 第十九章 硅片测试 第二十章 装配与封装1.给出半导体质量测量的定义。例出在集成电路制造中12种不同的质量测量(第七章)(10分)半导体质量测量定义了硅片制造的规范要
20、求,以确保满足器件的性能和可靠性。 集成电路制造中的12种不同的质量测量:1.膜厚2.方块电阻3.膜应力4.折射率5.掺杂浓度6.无图形表面缺陷7.有图形表面缺陷8.关键尺寸9.台阶覆盖 10.套刻标记11.电容-电压特性12.接触的角度2.硅片关键尺寸测量的主要工具是什么?(第七章)(5分)硅片关键尺寸测量的主要工具是扫描电子显微镜(SEM),它能放大10万到30万倍,这明显高于光学显微镜,用扫描电子显微镜观测硅片的横截面部分能提供缺陷的信息,常与其他分析技术结合使用,如EDX或FIB。3.解释投射电子能显微镜。(第七章)(10分)TEM把加速和聚集的电子束投射到非常薄的样品上,电子与样品中
21、的电子碰撞而电子与样品中的原子的碰撞而改变方向,从而产生立体角散射,散射角的大小与样品的密度、厚度有关,因此可以形成明暗不同的影像。TEM是惟一定量测量硅片上一些非常小特征尺寸的测量工具4.例出并描述4种真空范围。(第八章)(5分)四种真空范围:(1)低级真空:气流主要是由分子间碰撞产生的(也称滞留),压强高得足以机械型压力测量仪测量。(2)中级真空:范围是1托到10e-3托。(3)高级真空:气体分子间很少有碰撞。(4)超高级真空:是高级真空的延伸,通过对真空腔的设计和材料的严格控制尽量减少不需要的气体成分。 5.给出使用初级泵和真空泵的理由。(第八章)(5分)答:当真空里的压强减低时,气体分
22、子间的空间加大了,这成为气体流过系统及在工艺腔内产生等离子体的重要因素。而初级泵可以去除腔内99.99%的原始空气或其他成分,高级真空泵用来获得压力范围10e-3托到10e-9托的高级和超高级真空。6.例举并描述IC生产过程中的5种不同电学测试。(第十九章)(5分)答:IC生产过程中的5种不同电学测试:(1)IC设计验证:描述、调试和检验新的芯片设计,保证符合规格要求,是在生产前进行的。(2)在线参数测试:为了监控工艺,在制作过程的早期(前端)进行的产品工艺检验测试。在硅片制造过程中进行。(3)硅片拣选测试(探针):产品功能测试,验证每一个芯片是否符合产品规格。在硅片制造后进行。(4)可靠性:
23、集成电路加电并在高温下测试,以发现早期失效(有时候,也在在线参数测试中进行硅片级的可靠性测试)。在封装的IC进行。(5)终测:使用产品规格进行的产品功能测试。在封装的IC进行。7.例举并解释5个进行在线参数测试的理由。(第十九章)(5分)答:五个进行在线参数测试的理由为:(1)鉴别工艺问题:硅片制造过程中工艺问题的早期鉴定(而不是等到已经完成了硅片制造才发现有问题进行测试。(2)通过/失效标准:依据通过/失效标准决定硅片是否继续后面的制造程序。(3)数据收集:为了改进工艺,收集硅片数据以评估工艺倾向(如沟道长度的改变)。(4)特殊测试:在需要的时候评估特殊性能参数(如特殊客户需求)。(5)硅片
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 半导体工艺及芯片制造技术问题答案全 半导体 工艺 芯片 制造 技术 问题 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内