产品硬件开发评审流程 .doc
《产品硬件开发评审流程 .doc》由会员分享,可在线阅读,更多相关《产品硬件开发评审流程 .doc(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、文件编号:产品硬件开发评审流程编制: 审核: 文档修改历史日期版本作者修改内容评审号变更控制号发布日期01.00.000目录1、 目的.42、 适用范围.43、 评审需求.44、 评审计划.45、 评审结果判定.46、 评审流程图.47、附录.51、目的:为规范产品硬件的研发评审工作制定此硬件研发评审流程。2、适用范围:适用公司产品硬件的研发评审。3、 评审需求: 产品硬件评审可分3部分:硬件原理图评审、PCB评审、PCBA评审。在硬件开发设计过程中,各个阶段完成后需填写硬件评审申请表提交硬件评审小组,提出评审需求。4、 评审计划: 硬件评审小组根据评审需求制定评审计划书,可参考附录及结合实际
2、情况制定具体的评审项目。5、 评审结果判定: 硬件评审小组在制定评审计划时,需根据相应的审查项目划分权重等级,并明确评定结果的判定标准。评审不通过,需返回开发设计改良或进行风险评估,之后再重新评审。6、 评审流程图:7、附录: 单元电路评审:针对产品硬件常规设计所涉及的单元电路进行常规性评审,审查各单元电路是否符合设计标准。请参照下表,审查通过项目请打(),审查未通过项目请打()。审查硬件板未涉及到的单元电路模块可不填写。单元电路审查一览表 审查项目 审查内容 审查结果 审查建议 滤波电路 1、 审查电路中是否设计电源滤波电路。 2、 审查电路中电源滤波器的形式是否有效,是否为单电容型或单电感
3、型,而未采用形电源滤波器。 3、 对单板的形电源滤波器参数进行审查。 ( ) ( ) ( ) ( ) ( ) ( ) ID电路 1、 审查ID电路的形式是否符合规范电路的要求。 2、 审查ID电路的参数是否正确。 3、 审查ID电路是否有隔离电阻或隔离芯片。 ( ) ( ) ( ) ( ) ( ) ( ) 复位、WDT(看门狗)电路 1、 硬件设计中不推荐使用可关闭的WDT系统,即计数器清零电路应是单稳电路而非锁存电路。如果设计为可关闭的WDT,刷新时应是关闭后立即开启,不可使watchdog处于长期关闭的状态。 2、 WDT设计中,坚决不可使用分离元件依靠电容充电实现WDT电路。 3、 在W
4、DT设计中,计数时钟应尽量取用本板时钟。防止因为其他单板更换,插拔导致时钟不正常时,本板WDT电路工作失常。 4、 上电时WDT计数器应可清零。 5、 单板设计中有无手动复位开关。 6、 设计中是否为重要芯片设计供软件单独调试的复位口。 7、 复位电路中消抖电容的容值是否过大。 8、 审查WDT输出的复位信号是否接在电源管理芯片的输入,通过电源管理芯片的输出对单板进行复位,而不是用WDT输出的信号直接对单板进行复位。 ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) 匹配电路 1、 审查高速信号长线传输中有无加入匹配
5、。 2、 审查匹配形式的正确性,有效性。 3、 审查匹配参数的正确性。 4、 不可在同一信号线上同时进行终端并接与始端串接匹配。 5、 审查终端匹配时,信号输出芯片的驱动能力是否满足。 6、 审查时要结合PCB布线图进行审查。 ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) 信号时序1、 在不考虑延时的情况下,分析单板的输出信号之间的时序关系是否满足整机时序指标,最好是符合理想的时序要求。2、 不考虑延时的情况下,单板对输入时钟的利用是否合理,所用芯片的输入信号的时序关系是否满足专用芯片对输入信号时序的要求。3、 CPU与外围芯片的时序是否能可靠
6、配合。包括外围芯片是否能很好支持CPU的读写时序和采用高速CPU时RAM、ROM等存储器件的速度是否与CPU匹配。4、 可编程逻辑器件接口逻辑设计是否能使输入信号可靠读入以及其输出信号是否能满足 其它芯片的时序要求。在可编程器件选用上,其速度是否与其他芯片匹配。5、 总线三态时序设计时是否考虑到各控制信号之间有足够的裕度,以防止总线冲突。( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )器件应用1、 审查所有芯片的外围电路的接法正确性。2、 审查对芯片无用脚的处理。3、 对芯片工作方式的审查。( ) ( )( ) ( )( ) ( )CPU应用1、 审查与外围器件的接法是否
7、依照器件手册推荐。2、 时钟审查。3、 控制信号审查。4、 I/O口用法审查。5、 外接存储器的速度匹配。6、 不用输入端的处理审查。( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )DSP审查1、 与外围接口器件的连接。2、 MP/ MC:Microprocessor/ microcomputer 方式选择端,当采用外部存储器时,应通过上拉电阻接VCC;当采用内部存储器或BOOT时,应通过下拉电阻接地。3、 BOOT实现:DSP程序引导共有多种方式,如果采用BOOT,审查实现程序引导的接口方法是否正确。4、 HOLD:总线占用请求,不用时应接上拉电阻。5、
8、中断输入端:INT1、INT2、INT3、INT4、NMI,不用时应接上拉电阻。6、 其它无用输入端是否有上拉电阻或下拉电阻/ 接地。( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )差分接口电路1、 如果是远距离点对点通讯,接口的保护非常重要,应是审查的重点。2、 近距离点对点接口方式,审查接口电路的参数。3、 一点对多点接口方式,审查接口电路的参数。( ) ( )( ) ( )( ) ( )光电耦合电路1、 直流电气参数审查。2、 审查光耦的反向电压和驱动能力是否满足要求。3、 对于单向输入的光电耦合器件,应在输入端并接反向二极管。4、 光电耦合器件的电流
9、传输比的离散性很大,电路应保证在这个参数范围内的所有光耦器件可正常的导通及截止。5、 对于大多数光电耦合器件,输出端提供了输出三极管的基极,应将它通过一个1M左右的电阻接地。6、 交流电气参数审查。7、 审查光耦合器件接口电路的响应速度是否满足系统要求。( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )( ) ( )变压器隔离电路1、 变压器的主要作用是电压、电流变换,原副边的变化比(线圈匝数比)必须满足接口电路的要求。2、 审查输入输出端的阻抗是否匹配。3、 电路中应有隔直电容,电容的大小应保证既能很好的隔离直流分量,有不对有用信号产生较大的衰减,也不因此而
10、带来阻抗的失配。4、 变压器接口电路通常用于传输远距离信号,审查时应留意电路中是否有保护电路,保护电路是否合理。( ) ( )( ) ( )( ) ( )( ) ( )电阻器审查1、 电阻器的阻值参数是否符合电路要求,通常使用电阻的数值与电路理想的数值有偏差,审查在此偏差范围内能否保证电路功能正常实现。2、 电阻器的精度等级是否符合要求。在使用中,应考虑电阻阻值的偏差是否符合电路要求,在精度要求特别高或较高的地方,如测量电路、倒相电路,应使用阻值偏差为2%以下的电阻器,一般的电路可使用允许偏差为10%的电阻器。3、 电阻器的额定功率是否符合要求。为满足可靠性的要求,应根据具体的电路计算电阻实际
11、消耗功率,选用电阻器的额定功率为实际消耗功率的1.52倍。4、 电阻器的最高工作电压是否符合要求。允许加在电阻两端的最高电压可由下式求得:工作电压=(电阻的额定功率*电阻值)平方根值。当电阻器两端的电压超过规定值时,电阻器内部会产生火花、引起噪声、甚至损坏。( ) ( )( ) ( )( ) ( )( ) ( )电容器审查1、 电容器的容量。审查电容器的容量数值是否合适。2、 耐压及工作电压。在实际使用中工作电压应小于标称的耐压数值,一般为工作电压为耐压的一半,以降低电容的故障率。3、 极性审查。审查中考虑即使电压的平均值的极性符合要求,也还必须叠加上交流和尖峰电压的负峰值后是否会出现反极性的
12、现象。4、 精度。中频变压器用的调谐电容,本机振荡用的垫整电容器,应选用I级精度的电容,作耦合、旁路的电容器可任意选用。( ) ( )( ) ( )( ) ( )( ) ( )稳压二极管1、 审查稳压管的稳定电压的值能否保证单元电路功能的正常实现。2、 稳定电压随工作电流和温度的不同而有所改变,同一型号的稳压管,其稳定电压的数值也不是固定的数值,审查误差为电路带来的影响。( ) ( )( ) ( )单板附加功能审查1、 单板有无自检功能。2、 设备升级是否方便。3、 单板维护是否方便。4、 单板的可测试性。( ) ( )( ) ( )( ) ( )( ) ( )负载驱动能力的审查1、 审查各类
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 产品硬件开发评审流程 产品 硬件 开发 评审 流程
限制150内